• 제목/요약/키워드: 무선 전원 발생

검색결과 66건 처리시간 0.019초

실시간 헬스케어 모니터링의 독립 구동을 위한 접촉대전 발전과 전자기 발전 원리의 융합 (Stand-alone Real-time Healthcare Monitoring Driven by Integration of Both Triboelectric and Electro-magnetic Effects)

  • 조수민;정윤수;김현수;박민석;이동한;감동익;장순민;라윤상;차경제;김형우;서경덕;최동휘
    • Korean Chemical Engineering Research
    • /
    • 제60권1호
    • /
    • pp.86-92
    • /
    • 2022
  • 최근 COVID-19 팬데믹 등 다양한 이유로 인해 바이오 헬스케어 시장이 전세계적으로 활성화되고 있다. 그 중, 생체정보 측정 및 분석 기술은 앞으로의 기술적 혁신성과 사회경제적 파급효과를 불러일으킬 것으로 예측된다. 기존의 시스템은 생체 신호를 받아 신호 처리를 하는 과정에서 신호 송×수신부, 운영체제, 센서, 그리고 인터페이스를 구동하기 위한 대용량 배터리를 필수적으로 요구한다. 하지만, 배터리 용량의 한계가 인해 시×공간적인 기기 사용의 제한을 야기하며, 이는 사용자의 헬스케어 모니터링에 필요한 데이터의 단절에 대한 원인으로 작용할 수 있으므로 헬스케어 디바이스의 큰 걸림돌 중의 하나이다. 본 연구에서는 생체정보 측정 장치에 접촉대전 효과(Triboelectric effects)와 전자기유도 효과(Electro-magnetic effects)를 융합하여, 외부 전원을 요구하지 않는 독립 구동이 가능한 시스템을 구성하여 시×공간적으로 사용 제한이 없는 소형 생체정보 측정 모듈을 설계 및 검증했다. 특히, 다양한 헬스케어 모니터링 중 족압 계측을 통해 사용자의 보행 습관 등을 파악할 수 있는 무선 족압 계측 모니터링 시스템을 검증했다. 보행 시 발생하는 접촉×분리 움직임에서 접촉대전 효과를 이용한 효과적인 압력 센서와 압력에 따른 전기적 출력신호를 통해 족압 센서를 만들고, 축전기를 이용한 신호처리 회로를 통해 이의 동적 거동을 계측할 수 있다. 또한, 출력된 전기신호의 무선 송×수신용 전원으로 사용하기 위해 전자기 유도 효과를 이용하여 보행 시 생기는 생체역학적 에너지를 전기에너지로 수확했다. 따라서, 이번 연구는 사용자가 제한적인 배터리 용량 때문에 생기는 충전에 대한 불편함을 줄일 수 있고, 뿐만 아니라 데이터 단절에 대한 문제점을 극복할 수 있는 방법으로서 큰 잠재력을 보여줌을 시사한다.

IoT 기술 기반의 산악지 모니터링 시스템 개발 (Development of a Mountainous Area Monitoring System based on IoT Technology)

  • 김균태
    • 한국산학기술학회논문지
    • /
    • 제18권3호
    • /
    • pp.437-446
    • /
    • 2017
  • 국토의 70%가 산지인 우리나라는 산악지 거동으로 인한 시설물 피해가 많이 발생한다. 그런데 최근에 모노레일 등 산악활동을 위한 시설물에 대한 건설수요가 증가하면서, 시설물 피해 가능성이 점점 더 증가하고 있다. 이에 본 연구에서는 기존의 유선기반 산악지 모니터링 시스템을 개선하여, IoT기술이 적용된 산악지 실시간 모니터링시스템을 구축하고, 현장 적용성을 평가하였다. 본 연구의 결과를 요약하면 다음과 같다. 첫째, 기존 산악지 시설물 현황과 모니터링 현황을 조사 분석하고, 기존 유선 모니터링 기술을 분석하였다. 둘째, IoT기반 모니터링을 위한 시나리오를 개발하고, 이에 적합한 RF통신모듈과 RF통신모듈 인터페이스, 전원부, 태양전지 등 센서노드를 개발하였다. 셋째, K대 현장에 테스트베드를 구축하고, 이에 대해서 현장적용성 실험을 수행하였다. 그 결과 초기 무선통신의 오류를 보완한 이후에는 유선시스템과 동일하게 데이터가 수집되는 것으로 나타났다. 넷째, 개발된 시스템을 활용하면, 약 25%(4시간)의 공기단축과 약 3~52%(8~119만원) 수준의 비용절감이 가능할 것으로 예상된다. 다섯째, 피복케이블 운반과 같이 위험한 작업환경인 사면현장에서 수행해야 하는 작업들 중 일부를 제거함으로써, 작업원의 안전도를 크게 향상시킬 수 있다. 본 연구의 한계로는, IoT환경에 최적화된 센서를 사용하지 못하였고, 센서노드의 수가 적다는 점을 들 수 있다.

방사선 측정장치의 저준위 방사선 측정과 방사선량의 급격한 변화에 따른 장치의 반응 속도개선에 관한 연구 (A Study On Low Radiation Measurement of Radiation Measuring Devices and Improvement of Reaction Speed according to the Rapid Change of Radiation Dose)

  • 이주현;이승호
    • 전기전자학회논문지
    • /
    • 제18권4호
    • /
    • pp.544-551
    • /
    • 2014
  • 본 논문에서는 방사선 측정장치의 저준위 방사선 측정 알고리즘과 방사선량의 급격한 변화에 따른 장치의 반응 속도개선을 위한 알고리즘 및 장치의 구성을 제안한다. 저준위 방사선 측정의 측정 정밀도를 개선하기 위한 알고리즘은 방사선 측정센서로부터 수집된 펄스의 누적평균을 기준으로 하는 듀얼 윈도우 방사선 수치 측정법을 사용한다. 방사선량의 급격한 변화에 따른 장치의 반응 속도개선을 위한 알고리즘은 신규로 입력된 6초 동안의 데이터 패턴분석을 통한 듀얼 윈도우 방사선 수치 측정법을 사용한다. 제안된 알고리즘의 검증을 위한 하드웨어 장치로는 센서 및 고전압 발생부, 제어부, 충전 및 전원회로부, 무선통신부, 디스플레이부 등으로 구성되어 있다. 제안된 알고리즘에서 사용한 듀얼 윈도우 방사선 수치 측정법을 실험한 결과, 기존 5uSv/h 수준의 저선량 한계에서 대체로 불확도가 낮아지고 선형성이 개선됨을 확인할 수 있었다. 또한 급격한 방사선량의 변화에 대한 장비의 반응속도 개선에 대해 실측실험을 통해 6초 이후에 변화된 수치가 반응함을 확인하였다. 따라서 제안된 알고리즘이 급격한 변화에 따른 장치의 반응속도가 개선됨을 확인할 수 있었다.

SDD 기반 OFDMA 시스템을 위한 간섭 완화 기법 (Mitigating Techniques for OFDMA System Based on SDD)

  • 박창환;고요한;김무철;박경원;전원기;백종호;이석필;조용수
    • 한국통신학회논문지
    • /
    • 제34권8C호
    • /
    • pp.742-749
    • /
    • 2009
  • 본 논문에서는 옥내환경의 무선전송을 위한 SDD(Synchronous Digital Duplexing)/OFDMA (Orthogonal Frequency Division Multiple Access) 시스템에서 AP(Access Point)와 SS(Subscriber Station)의 TDoA(Time Difference of Arrival)와 CFO(Carrier Frequency Offset)에 의해 발생하는 상 하향링크 OFDM 심볼의 IBI(Inter Block Interference)와 ICI(Inter Carrier Interference)의 영향을 극복하기 위한 TSF(Time-domain Shortening Filter)와 FSF(Frequency-domain Shortening Filter)를 제안한다. 제안된 TSF와 FSF는 상호 레인정 과정에서 획득한 AP와 각 SS 에 대한 채널응답 및 동기 정보를 이용하여, 시간영역과 주파수영역에서 SIRST(SIR for Shortening in Time)와 SINRSF(SINR for Shortening in Frequency)를 최대화한다. 제안된 TSF와 FSF는 SDD/OFDMA 시스템에서 TDoA에 따른 effective 채널응답과 CFO에 따른 ICI의 영향을 효과적으로 감쇄시키는 것을 모의실험을 통하여 확인한다.

높은 정확도를 가진 집적 커페시터 기반의 10비트 250MS/s $1.8mm^2$ 85mW 0.13un CMOS A/D 변환기 (A 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS ADC Based on High-Accuracy Integrated Capacitors)

  • 사두환;최희철;김영록;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.58-68
    • /
    • 2006
  • 본 논문에서는 차세대 디지털 TV 및 무선 랜 등과 같이 고속에서 저전압, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템을 위한 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 요구되는 10b 해상도에서 250MS/s의 아주 빠른 속도 사양을 만족시키면서, 면적 및 전력 소모를 최소화하기 위해 3단 파이프라인 구조를 사용하였다. 입력단 SHA 회로는 게이트-부트스트래핑 (gate-bootstrapping) 기법을 적용한 샘플링 스위치 혹은 CMOS 샘플링스위치 등 어떤 형태를 사용할 경우에도 10비트 이상의 해상도를 유지하도록 하였으며, SHA 및 두개의 MDAC에 사용되는 증폭기는 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용함으로써 10비트에서 요구되는 DC 전압 이득과 250MS/s에서 요구되는 대역폭을 얻음과 동시에 필요한 위상 여유를 갖도록 하였다. 또한, 2개의 MDAC의 커패시터 열에는 소자 부정합에 의한 영향을 최소화하기 위해서 인접신호에 덜 민감한 향상된 3차원 완전 대칭 구조의 커패시터 레이아웃 기법을 제안하였으며, 기준 전류 및 전압 발생기는 온-칩 RC 필터를 사용하여 잡음을 최소화하고, 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가할 수 있도록 설계하였다. 제안하는 시제품 ADC는 0.13um 1P8M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.24LSB, 0.35LSB 수준을 보여준다. 또한, 동적 성능으로는 200MS/s와 250MS/s의 동작 속도에서 각각 최대 54dB, 48dB의 SNDR과 67dB, 61dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.2V 전원 전압에서 최대 동작 속도인 250MS/s일 때 85mW이다.

DMB 응용을 위한 10b 25MS/s $0.8mm^2$ 4.8mW 0.13um CMOS A/D 변환기 (A 10b 25MS/s $0.8mm^2$ 4.8mW 0.13um CMOS ADC for Digital Multimedia Broadcasting applications)

  • 조영재;김용우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.37-47
    • /
    • 2006
  • 본 논문에서는 Digital Video Broadcasting (DVB), Digital Audio Broadcasting (DAB) 및 Digital Multimedia Broadcasting (DMB) 등과 같이 저전압, 저전력 및 소면적을 동시에 요구하는 고성능 무선 통신 시스템을 위한 10b 25MS/s $0.8mm^2$ 4.8mW 0.13um CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 요구되는 해상도 및 속도 사양을 만족시키면서 동시에 면적 및 전력 소모를 최소화하기 위해 2단 파이프라인 구조를 사용하였으며, 스위치 기반의 바이어스 전력 최소화 기법(switched-bias power reduction technique)을 적용하여 전체 전력 소모를 최소화하였다. 입력단 샘플-앤-홀드 증폭기는 낮은 문턱전압을 가진 트랜지스터로 구성된 CMOS 샘플링 스위치를 사용하여 10비트 이상의 해상도를 유지하면서, Nyquist rate의 4배 이상인 60MHz의 높은 입력 신호 대역폭을 얻었으며, 전력소모를 최소화하기 위해 1단 증폭기를 사용하였다. 또한, Multiplying D/A 변환기의 커패시터 열에는 소자 부정합에 의한 영향을 최소화하기 위해서 인접신호에 덜 민감한 3차원 완전 대칭 구조의 커패시터 레이아웃 기법을 제안하며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가할 수 있도록 설계하였다. 또한, 다운 샘플링 클록 신호를 사용하여 바이어스 전류를 제어함으로써 10비트의 해상도에서 응용 분야에 따라서 25MS/s 뿐만 아니라 10MS/s의 동작 속도에서 더 낮은 전력 사용이 가능하도록 하였다. 제안하는 시제품 ADC는 0.13um 1P8M CMOS 공정으로 제작되었으며 측정된 최대 DNL 및 INL은 각각 0.42LSB 및 0.91LSB 수준을 보인다. 또한, 25MS/s 및 10MS/s의 동작 속도에서 최대 SNDR 및 SFDR이 각각 56dB, 65dB이고, 전력 소모는 1.2V 전원 전압에서 각각 4.8mW, 2.4mW이며 제작된 ADC의 칩 면적은 $0.8mm^2$이다.