• Title/Summary/Keyword: 디지털 신호 제어

Search Result 380, Processing Time 0.028 seconds

A Variable Hysteresis Comparator Circuit Controlled by Serial Digital Bits Against Jamming (교란 방어를 위하여 히스테리시스가 시리얼로 제어되는 가변 비교기 회로)

  • Kim, Young-Gi
    • Journal of IKEEE
    • /
    • v.16 no.1
    • /
    • pp.20-27
    • /
    • 2012
  • In order to overcome jamming, a hysteresis tunable monolithic comparator circuit based on a 0.35 ${\mu}m$ CMOS process is suggested, designed, fabricated, measured and analyzed in this paper. To tune the threshold voltage of the hysteresis in the comparator circuit, two external digital bits are used with supply voltage of 3.3V. An improved variable hysteresis comparator circuit controlled by serial digital bits is suggested, designed and simulated to overcome jamming in modern warfare.

DSP를 이용한 음성 및 오디오 시스템 설계

  • 김성수;조성호
    • 전기의세계
    • /
    • v.46 no.5
    • /
    • pp.39-44
    • /
    • 1997
  • 현재 DSP는 음성 및 오디오 신호처리 시스템, 디지털 통신 시스템, 제어 시스템, 영상처리 시스템 등 많은 영역에 걸쳐 성공적으로 사용되고 있다. 몇가지 대표적인 활용분야를 살펴보면, 음성신호 압축 분야 [1-4], MPEG (moving picture expert group)과 같은 오디오신호 압축분야[5,6], 그리고 디지털 통신 시스템에서의 적응 반향제거기, 적응 동화기, 채널간섭 제거, 변복조기, 채널 코딩, 암호화기[7-14] 등에서도 DSP가 사용되고 있다. 그리고 수중 음향 신호처리[15], 디지털 필터 디자인, 전력 스펙트럼 추정, 수중 음향 신호처리 같은 디지털 신호처리 분야[16-23]와 적응 신호처리[24-26], 이외에도 능동 소음 제어기 및 적응 제어기와 같은 제어 시스템 [27]에도 유용하게 이용되고 있다. 또한 영상 압축, 디지털 방송, 의료기기 등과 같은 영상처리 분야[28-32] 및 그 밖의 많은 분야에서 DSP의 활용은 점점 커져가고 있는 추세이다.

  • PDF

Development of a Communication Protocol for a Digital Traffic Signal Controller (디지털 교통신호제어기 통신체계 개발)

  • Kim, Min-Sung;Ko, Kwang-Yong;Lee, Choul-Ki;Jeong, Jun-Ha;Heo, Nak-Won
    • The Journal of The Korea Institute of Intelligent Transport Systems
    • /
    • v.12 no.3
    • /
    • pp.1-10
    • /
    • 2013
  • Most of the current traffic signal controller use load switches to transmit high voltage power to the signal lamps. The direct transmission of high voltage power may cause a lot of problems like leakages of electric power, obstructions of pedestrian, environmental disfigurements. To overcome these problems, the development of digital type signal controller has been trying in the various methods. Digital communication between a master controller and signal lamps is the most important part to improve control performance in the digital type controller. A communication system for the digital signal controller was developed in this study. The system bases on CAN specification, includes ID structure for most peripheral devices like loops, signal lamps, push buttons, police switches. The operability of this system verified with a software based CAN simulation tool.

An Implementation of the Multichannel Digital Audio Signal Processing System (다채널 디지털 오디오 신호처리기 구현)

  • 이규하
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • 1998.06e
    • /
    • pp.39-42
    • /
    • 1998
  • 본 논문에서는 방송용 오디오 기기가 갖는 다채널의 특성과 각 채널에 대한 다양한 신호처리 기능의 특성을 고려하여 다채널 디지털 오디오 신호 처리기의 구조를 제안하고 범용 DSP를 이용하여 실시간 병렬 처리 시스템을 구현하였다. 구현된 시스템은 32비트 부동수소점 DSP를 이용하였으며 스테레오 채널의 48KHz 표본화 주파수를 지원하고 20비트 해상도를 갖는 시스템이다. 다채널 디지털 오디오 신호 처리 시스템의 구조는 디지털 신호 처리 과정을 수행하는 디지털 오디오 데이터 처리 부분과 시스템을 제어하기 위한 제어 정보 처리 부분으로 제안하였다. 이러한 구조에 적합한 실시간 시스템을 구현하기 위해 전체 시스템은 4부분의 모듈로 구성된다.

  • PDF

The Design of Digital Image Processing System Using I2C Control Scheme (I2C 제어기법을 이용한 디지털 영상처리 시스템의 설계)

  • 이성우;박진수;김종익;황재문
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2001.11a
    • /
    • pp.676-680
    • /
    • 2001
  • 본 논문에서는 2선식 양방향 통신이 가능한 I2C 제어기법을 이용하여 CCD 카메라와 Video 카메라로부터 아날로그 형태의 영상신호를 입력받아 다양한 포맷으로 디지털 영상을 지원하는 비디오 디코더를 설계하였고, 디지털화된 영상신호를 입력받아 NTSC와 S-VIDEO 방식으로 아날로그 영상신호를 재구성하는 stand-alone 시스템을 이용하여 비디오 엔코더를 설계하였다. 설계된 비디오 디코더와 엔코더를 이용하여 영상신호를 전송한 결과, EIA 포맷과 CCIR-xxx 포맷을 효율적으로 제어할 수 있음을 확인하였다.

  • PDF

A Study on the Development of the Digital Traffic Signal Controller (디지털 교통신호제어기 개발 연구)

  • Ko, Sejin;Lee, Jaekwan;Park, Sangmin;Gho, Gwang-Yong;Yun, Ilsoo
    • The Journal of The Korea Institute of Intelligent Transport Systems
    • /
    • v.18 no.6
    • /
    • pp.43-59
    • /
    • 2019
  • The Traffic controller currently used in Korea is a switch control system that directly transfers 220V of high voltage to traffic lights one to one. This method requires a lot of cables, and there are concerns about electric shock. Accordingly, Korea Road Traffic Authority added the digital communication signal controller standard using digital communication method to the standard specification of the communication signal controller of the National Police Agency. Based on these specifications, this paper intended to develop digital communication call controllers. In addition, it was verified that even if the digital communication signal controller and analogue communication call controller were mixed, they could operate in the signal control system currently in operation.

A Study on the Development of Welding System based on the Digital Technology (디지털 용접시스템 개발에 관한 연구)

  • Yu, Sang-Hun;Kim, Jong-Cheol;Kim, Jae-Gwon;Ji, Yeong-Eun
    • Proceedings of the KWS Conference
    • /
    • 2009.11a
    • /
    • pp.9-9
    • /
    • 2009
  • 기존 아날로그 SCR 타입의 용접시스템은 케이블 길이가 변화함으로써 신호 왜곡에 따른 와이어 송급이 일정하지 못하였다. 또한 신호선의 과다로 케이블의 무게와 보수에 어려움이 있었다. 이런 단점을 디지털 통신을 이용하여 모터제어의 신뢰성을 확보하여 정밀제어가 가능한 와이어 피더 및 통신선을 이용한 싱글케이블 단순화을 이루고자 한다. 본 연구에서는 케이블 길이에 따른 와이어 송급제어(송급모터 속도 제어)의 왜곡을 최소할 수 있는 디지털 통신기반의 용접시스템을 개발하고자 한다. 디지털 모터제어 및 용접기와의 통신장치를 개발하여 용접성능 테스트를 수행하면서 기능 보완 작업을 수행하였다. 성능테스트에는 송급모터 제어기능, 용접기와 통신 신뢰성, 용접 시��스 제어, 제어기의 신뢰성 및 용접 테스트가 포함된다. 본 연구에서 개발된 디지털 기반의 송급시스템을 당사 $CO_2$ 용접시스템에 적용하여 용접품질 향상, 케이블 경량화 및 신뢰성을 확보하여 타 용접 시스템에 확대 적용하고자 한다.

  • PDF

Design of Digital Automatic Gain Controller for the IEEE 802-11a Physical Layer (고속 무선 LAN을 위한 디지털 자동 이득 제어기 설계)

  • 이봉근;이영호;강봉순
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2001.06a
    • /
    • pp.101-104
    • /
    • 2001
  • In this paper, we propose the Digital Automatic Gain Controller for IEEE 802.11a High-speed Physical Layer in the 5 GHz Band. The input gain is estimated by calculating the energy of the training symbol that is a synchronizing signal. The renewal gain is calculated by comparing the estimated gain with the ideal gain. The renewal gain is converted into the controlled voltage for GCA to reduce or amplify the input signals. We used a piecewise-linear approximation to reduce the hardware size. The gain control is performed seven times to provide more accurate gain control. The proposed automatic gain controller is designed with VHDL and verified by using the Xilinx FPGA.

  • PDF

A Hysteresis Controllable Monolithic Comparator Circuit for the Radio Frequency Identification (RFID 히스테리시스 제어용 CMOS 비교기 IC 회로)

  • Kim, Young-Gi
    • Journal of IKEEE
    • /
    • v.15 no.3
    • /
    • pp.205-210
    • /
    • 2011
  • A novel hysteresis tunable monolithic comparator circuit based on a 0.35 ${\mu}m$ CMOS process is suggested in this paper. To tune the threshold voltage of the hysteresis in the comparator circuit, two external digital bits are used with supply voltage of 3.3V. The threshold voltage of the suggested comparator circuit is controlled by 234mV by change of 4 digital control bits in the simulation, which is a close agreement to the analytic calculation.

Design of Digital Automatic Gain Controller for the High-speed Processing (고속 동작을 위한 디지털 자동 이득 제어기 설계)

  • 이봉근;이영호;강봉순
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.2 no.4
    • /
    • pp.71-76
    • /
    • 2001
  • In this paper we propose the Digital Automatic Gain Controller for IEEE 802.11a-High-speed Physical Layer in the 5 GHz Band. The input gain it estimated by calculating the energy of the training symbol that it a synchronizing signal. The renewal gain is calculated by comparing the estimated gain with the ideal gain. The renewal gain is converted into the controlled voltage for GCA to reduce or amplify the input signals. We used a piecewise-linear approximation to reduce the hardware size. The gain control is performed seven times to provide more accurate gain control. The proposed automatic gain controller is designed with VHDL and verified by using the Xilinx FPGA.

  • PDF