• 제목/요약/키워드: 디지털신호 처리기

검색결과 345건 처리시간 0.034초

TP 케이블을 이용하는 이더넷 수신기를 위한 디지털 신호 처리부 설계 (Design of Digital Signal Processor for Ethernet Receiver Using TP Cable)

  • 홍주형;선우명훈
    • 한국통신학회논문지
    • /
    • 제32권8A호
    • /
    • pp.785-793
    • /
    • 2007
  • 본 논문에서는 TP 케이블을 이용하여 100Mbps의 전송 속도를 지원하는 100Base-TX Ethernet 수신기의 디지털 신호 처리부를 제안하였다. 제안하는 디지털 신호 처리부는 자동 이득 조절기, 심볼 동기 복원기, 적응 등화기, BLW 보정기로 구성되어 있으며 초기 위상에 상관없이 150m까지 $10^{-12}BER$이하의 성능을 보였다. 제안하는 신호 처리부는 일부 블록을 제외한 모든 부분을 디지털로 구현하였으며 적응 등화기와 BLW 보정기 연동 구조는 기존의 적응 등화기 에러 값을 이용하는 구조에 비하여 MSE가 약 1dB정도의 성능 향상을 가져왔다. 설계한 디지털 신호 처리부는 Verilog-HDL로 구현되었으며 삼성 $0.18{\mu}m$ 라이브러리를 사용하여 합성 결과 동작 속도는 7.01ns 이며 총 게이트 수는 128.528 게이트였다.

광섬유 자이로스코프의 위상추적 신호처리 분석 (Analysis of the Digital Phase Tracking Technique for Fiber-Optic Gyroscope)

  • 예윤해;조성묵;김종호
    • 센서학회지
    • /
    • 제6권2호
    • /
    • pp.95-105
    • /
    • 1997
  • 디지털 위상추적 신호처리방식은 개회로 구성의 광섬유 자이로스코프를 위한 방식이면서도 개회로 방식 신호 처리의 한계로 지적되고 있는 다이내믹 레인지의 한계 및 광원의 세기변화 또는 신호처리상에서의 이득 변화에 대한 의존성 등의 단점을 해결할 수 있는 것으로 발표되었다. 본 논문에서는 디지털 위상추적 방식 신호처리기의 성능을 제한하는 요소로서 신호처리기의 구현 과정에서 도입될 수 있는 위상변조신호에 내포된 고조파 성분 및 이의 크기, 위상차, 변조진폭 변화, 신호 경로의 대역폭 제한, mixer의 구현방법 등을 찾아낸 후 각 요소의 영향을 정량적으로 분석하였다. 마지막으로 $1{\mu}rad$급의 분해능을 갖춘 신호처리기가 가져야할 조건을 계산함으로서 디지털 위상추적 신호처리기의 구현과정에서의 주의 사항을 제시하였다.

  • PDF

초소형 광파이버 패브리페로 간섭계의 디지털 신호처리 (Digital Signal Processing for a Fiberoptic Fabry-Perot Interferometry)

  • 김광수;이홍식;임근희
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 C
    • /
    • pp.1820-1822
    • /
    • 2001
  • 광파이버 패브리페로 간섭계에서 동작영역을 넓히기 위해 공진기의 길이를 1mm보다 짧은 초소형 간섭계를 구성하고자 하였을 경우, 광출력의 위상변화에 대한 감도가 낮아 전달함수로부터 변화된 위상을 복원하는 과정이 까다로워진다. 이러한 신호복원 과정에는 대부분 신호잡음비를 높여주는 신호처리 수단을 포함하게 되므로 간섭계가 겪은 위상변화를 보다 높은 신뢰성으로 검출하고자 할 때 어떠한 신호처리 방법이 적절한가하는 선택의 문제가 발생된다. 이는 각각의 신호처리방법이 장단점을 가지므로 응용목적에 따른 trade-off가 필요하기 때문이다. 본 연구에서는 참조 간섭계와 센서 간섭계 간의 correlation으로부터 위상을 검출하여 시스템의 잡음을 common mode 잡음으로 처리할 수 있었으며, 디지털 신호처리기법을 응용하여 짧은 공진기로 구성된 센서 간섭계의 위상변화분을 보다 안정적으로 검출하게 되었다.

  • PDF

소프트웨어 정의 라디오를 이용한 디지털 방송 송수신 시스템 구현 (Implementation of Digital Broadcasting Modulation / Demodulation system using Software-Defined Radio)

  • 류영빈;이현;김재윤;박창민;지영근;오혁준
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송∙미디어공학회 2020년도 하계학술대회
    • /
    • pp.596-600
    • /
    • 2020
  • 본 논문에서는 Xilinx 사(社)의 Spartan-6 FPGA 와 Analog Devices 社의 Transceiver 칩인 AD9361 을 이용한 소프트웨어 정의 라디오 장비인 Universal Software Radio Peripheral(USRP) B210 를 이용하여 디지털 방송 표준인 ATSC 의 실시간 영상 송수신 시스템을 신호 처리 소프트웨어인 그누 라디오로 구현하였다. ATSC 에서 사용하는 MPEG 트랜스포트 스트림 영상 신호가 송신부에서 소프트웨어로 디지털 신호 처리되고 Digital-to-Analog Conversion(DAC) 과정을 거쳐 영상 신호가 송출된다. 본 논문은 디지털 방송 수신부에서 핵심 기능을 하는 등화기 알고리즘을 소프트웨어를 통해 구현하여 신호의 왜곡을 보상하는 방법을 제안한다. 수신부에서는 신호를 수신하여 튜너, 매치 필터, 위상 고정루프, 등화기, 비터비 복호 알고리즘 등의 과정을 거쳐 수신한 후 영상을 확인하였다.

  • PDF

차량용 FMCW 레이더의 탐지 성능 분석 및 신호처리부 개발 (The analysis of the detection probability of FMCW radar and implementation of signal processing part)

  • 김상동;현유진;이종훈;최준혁;박정호;박상현
    • 한국정보통신학회논문지
    • /
    • 제14권12호
    • /
    • pp.2628-2635
    • /
    • 2010
  • 본 논문에서는 차량용 FMCW(Frequency Modulated Continuous Wave) 레이더의 도플러 주파수와 아날로그-디지털 변환기 비트 수에 따른 탐지 성능 분석 및 신호처리부 개발을 진행하고자 한다. 성능 평가를 위한 FMCW 레이더의 시스템 모델은 송신부와 수신부로 구성되어 있으며 채널은 가우시안 잡음 환경을 사용한다. 이론과 시뮬레이션을 통해서 시스템 모델을 검증한다. 수신부에서는 수신 신호와 기준 신호사이의 부정합으로 인한 주파수 오차가 발생하게 된다. 75cm의 분해능를 갖는 FMCW 레이더에서 도플러 주파수가 약 38KHz이하인 경우 탐지 성능의 열화가 발생하지 않음을 알 수 있다. 아날로그-디지털 변환기 비트에 따른 탐지 성능은 6비트가 최소의 비트로 결정될 수 있음을 알 수 있다. 그리고 FPGA를 이용하여 디지털 송신 파형 발생기를 위한 집적 디지털 신디사이저(Direct Digital Synthesis) 칩을 기반한 FMCW 레이더 신호처리부를 설계 및 구현을 진행한다.

스펙트럼 기반 여기신호 추출을 통한 HMM기반 음성합성기의 음질 개선 방법 (Spectrum Based Excitation Extraction for HMM Based Speech Synthesis System)

  • 이봉진;김성우;백순호;김종진;강홍구
    • 한국음향학회지
    • /
    • 제29권1호
    • /
    • pp.82-90
    • /
    • 2010
  • 본 논문에서는 HMM기반 음성합성시스템에서 합성음의 음질 개선을 위한 방법으로 스펙트럼 정보에 기반한 여기신호 추출방법을 제안한다. 제안된 방법은 스펙트럼 정보와 여기신호를 함께 통계적 모델로 만든 후에 합성 과정에서 스펙트럼 정보를 기반으로 여기신호를 추출해 냄으로써 스펙트럼 파라메터에 가장 적합한 여기신호를 사용할 수 있다. 제안된 방법으로 합성음의 음질을 MUSHRA 테스트 및 WB-FESQ점수를 통해 확인해 본 결과, 비슷한 조건에서 기존에 사용되는 STRAIGHT 방법을 이용한 합성음보다 좋은 음질을 얻을 수 있었다.

디지털 마이크로파 수신기에서의 선형 증폭기와 ADC 접속 해석 (Analysis of the Linear Amplifier/ADC Interface in a Digital Microwave Receiver)

  • 이민혁;김성곤;최희주;변건식
    • 한국항행학회논문지
    • /
    • 제3권1호
    • /
    • pp.52-59
    • /
    • 1999
  • 선형 증폭단, ADC 그리고 디지털 신호 처리기로 이루어진 디지털 광대역 마이크로파 수신기는 시스템의 감도와 동적 범위로 성능 평가를 해석할 수 있다. 시스템의 감도와 동적 범위는 시스템의 이득, 3차 상호변조적과 ADC 특성으로 결정되어지며 선형 증폭단의 설계 방법 또한 중요한 영향을 미친다. 그리고 수신기로 입력되는 두 신호의 주파수가 인접한 경우 디지털 신호 처리기는 두 신호를 분리할 수 있어야 한다. 본 논문에서는 증폭단의 이득을 변화시켜 동적 범위를 측정한 다음, 가장 적절한 감도와 동적 범위를 선택할 수 있는 이득 값을 결정하고, 인접한 두 신호의 분리를 위해 고해상도 스펙트럼 추정법을 사용하였다.

  • PDF

능동스피커를 위한 네트워크기반 디지털 크로스오버 (Network-based Digital Crossover for Active Speakers)

  • 김변곤;김관웅;김대익
    • 한국전자통신학회논문지
    • /
    • 제10권2호
    • /
    • pp.227-232
    • /
    • 2015
  • 최근 IT기술의 진보에 힘입어 프로오디오분야에 IT기술이 접목된 혁신적인 제품이 개발되고 있다. DSP는 SR 오디오 장비의 고품질 오디오 신호를 처리하는 중요한 역할을 수행한다. IT기술과 디지털오디오기술의 융합은 프로 오디오산업 종사자들에게 새로운 사용자 경험을 제공한다. 본 논문에서는 능동스피커시스템을 위한 인터넷기술과 DSP기술이 접목된 디지털크로스오버를 소개한다. 본 논문에서 구현된 디지털크로스오버는 디지털오디오신호를 처리하기 위한 필터, 딜레이, 위상제어기능을 가지고 있으며, 크로스오버의 동작상태 모니터링과 다수의 파라미터를 제어하기 위해 인터넷 연결기능을 가진다.

디지털 통신위성 중계기 기술

  • 이대일;김기근;이규하
    • 정보와 통신
    • /
    • 제26권6호
    • /
    • pp.37-44
    • /
    • 2009
  • 오늘날 다수의 빔과 주파수를 사용하는 통신위성은 고속 디지털 신호 처리를 응용한 부채널 단위의 OBS(On-board Switching) 기술과 원하지 않는 간섭신호를 일정부분 제거하는 기능을 필요로 하게 될 전망이다. 본고에서는 위성통신 분야에서 현재 활발히 연구가 진행되고 있는 부채널 수준의 스위칭이 가능한 수동형 디지털 통신위성에 대하여 소개한다. 아울러 위성 선진국의 디지털 통신위성 개발 현황, 부채널 증폭 및 스위칭을 위한 소요기술, 그리고 간섭신호 제거가 가능한 디지털 통신위성 기술에 대하여 기술한다.

SDR(Software Defined Radio)시스템을 위한 디지털 IF수신기 구현 (An Implementation of Digital IF Receiver for SDR System)

  • 송형훈;강환민;김신원;조성호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.951-954
    • /
    • 2001
  • 본 논문에서는 SDR (Software Defined Radio)시스템을 위한 디지털 IF (Intermediate Frequency)수신기를 구현하였다[1][2]. 구현된 수신기의 하드웨어 구조는 AD변환부, PDC(Programmable Down Converter)부, DSP (Digital Signal Processing)부분으로 이루어졌다. AD변환부는 Analog Devices사의 AD6644를 이용하여 아날로그 신호를14bit의 디지털 신호로 변환된다. PDC부분은 Intersil사의 HSP 50214B를 이용하여 14bit 샘플 된 IF(Intermediate Frequency)입력을 혼합기와 NCO(Numerically Controlled Oscillator)에 의해 기저대역으로 다운 시키는 역할을 한다. PDC는 CIC (Cascaded Integrator Comb)필터, Halfband 필터 그리고 프로그램할 수 있는 FIR필터로 구성되어 있다. 그리고 PDC부분을 제어하고 PDC부분에서 처리할 수 없는 캐리어, 심볼 트래킹을 위해 Texas Instrument사의 16비트의 고정소수점 DSP인 TMS320C5416과 Altera사의 FPGA를 사용하였다. 그러므로 중간주파수 대역과 기저대역 간의 신호변환을 디지털 신호처리를 수행함으로써 일반적인 아날로그 처리방식보다 고도의 유연성과 고성능 동작이 가능하고 시간과 환경 변화에 우수한 동작 특성을 제공한다.

  • PDF