• Title/Summary/Keyword: 디지털신호처리칩

Search Result 59, Processing Time 0.021 seconds

The Rotor Position Sensing Method of BLAC Motor using a Magnetic and Digital Signal Processing Chip (자석과 디지털 신호처리 칩을 이용한 BLAC모터의 회전자 위치검출 방법)

  • Shin, Yun-Su;Oh, Tae-Seok;Kim, Il-Hwan
    • Proceedings of the KIEE Conference
    • /
    • 2008.10b
    • /
    • pp.439-440
    • /
    • 2008
  • 모터의 정밀한 제어를 위해서 홀센서와 모터의 회전자 위치를 검출해내는 엔코더의 사용이 필수적이라 할 수 있다. 본 논문에서는 BLAC모터의 회전자 위치검출 방법으로 자석과 디지털 신호처리 칩을 이용하여 엔코더와 홀센선의 기능을 구현하였다. 이러한 방법의 장점은 기구적인 구조가 단순하여 저가로 구현할 수 있다는 것이다. 단순 2극 자석이 칩의 중심점을 축으로 회전하면 칩 중심 부위의 통합적 홀소자가 칩 표면 자기장을 전압으로 변환한다. 이 신호를 받아 DSP의 아날로그/디지털 변환 기능을 이용하여 절대각도 위치 정보를 검출해내어 기존의 엔코더 성능을 대치하는 연구과정을 본 논문에서 보였다.

  • PDF

디지털 TV용 칩 세트

  • 서철교;박희복
    • The Magazine of the IEIE
    • /
    • v.25 no.5
    • /
    • pp.71-78
    • /
    • 1998
  • 디지털 TV 방송을 수신하기 위한 디지털 TV 수신기의 핵심 부품을 5개의 IC로 개발하였다. 5개의 칩 세트는 VSB로 변조된 신호를 수신하기 위한 2개의 채널 디코더 IC와 3개의 비디오 신호처리 IC로 구성되어 있다. VSB 수신용 IC는 Syne 및 Timing 복구와 채널 등화 기능을 수행하는 SyncEq와 전송시의 오류를 정정하는 VSB 채널 디코더로 구성되며, 비디오 신호 처리부는 MPEG2 다중화 방식의 Transport Stream을 디코딩하기 위한 역다중화용 IC와 MPEG2 비디오 압축/신장 규격의 MP@HL의 비트스트림을 디코딩하기 위한 비디오 디코더 및 18가지 비디오 포맷을 단일한 출력 포멧으로 변환하여 주며 OSD 등 디스플레이 기능을 위한 비디오 디스플레이 처리용 IC로 구성되어 있다. 이 칩 세트는 VHDL로 설계되었으며 RTL 시뮬레이션과 하드웨어 Emulator로 시스템 레벨에서 검증되었고 0.6u, TLM, CMOS 공정을 이용하여 제작되었다.

  • PDF

Development of SoC Sensor Chip based on PLC technology for Distribution Automation System (배전자동화를 위한 전력선통신 제어 칩 개발)

  • Kim Young-Hyun;Park Byung-Seok;Choi Moon-Seok;Ju Sung-Ho;Choi In-Ji
    • Proceedings of the KIPE Conference
    • /
    • 2006.06a
    • /
    • pp.31-33
    • /
    • 2006
  • 최근 IT 기술의 발달로 배전자동화 시스템에 많은 통신방식들이 적용되고 있다. 이 중에서 기존 인프라를 사용하는 방식인 전력선통신 기술은 가장 효율적인 통신방식으로 언급되고 있다. 이를 배전자동화 시스템에 적용하기 위해서는 별도의 신호처리 장치와 통신장치가 필요하나, 비용, 설치 및 운영의 불편함으로 확대 적용에 많은 애로점을 가지고 있다. 본 논문에서는 이러한 문제점을 해결하기 위해 SoC 기술을 이용 전력선 통신을 위한 통신 모듈과 고해상도 아나로그 디지털 변환기, 제어용 신호를 처리하는 전용 디지털 신호처리 장치를 결합, 하나의 칩으로 설계하여 경량, 박막화를 실현하였다. 이로 인해 구성부품이 최소화되면서 개발과정이 단축되고, 성능, 전력 소비면에서 유리하며, 다양한 기능을 구비한 전력선통신기반 제어 시스템을 설계할 수 있다.

  • PDF

A Study on Real Time Implementation of an Adaptive Digital Filter Using a Sub-band Structure (SUB-BAND 적응 디지털 필터 실시간 시스템 구현에 관한 연구)

  • 류차희;윤대희;유재하;차일환
    • The Journal of the Acoustical Society of Korea
    • /
    • v.12 no.6
    • /
    • pp.13-20
    • /
    • 1993
  • 충격 응답 시간이 긴 시스템을 모델링하기 위한 실시간 적응 디지털 필터를 구현하였다. 대상 시스템의 충격 응답 시간이 길 때, 일반적인 적응 디지털 필터를 사용하는 경우 발생하는 수렴 속도 저하와 계산량 증가 문제를 해결하기 위해서 서브밴드 구조를 갖는 적응 디지털 필터를 구성하였다. 실시간 처리 시스템에서는 GQMF을 사용하여 입력 신호를 4개 대역으로 분할하여 각 대역별로 적응 필터링을 수행함으로써 수렴 속도를 향상시킨다. 또한 대역별 신호를 동시에 분산 처리하기 때문에 계산량 면에서 효율적이므로 시스템의 충격 응답이 긴 경우에는 실시간 처리가 가능하다. 하드웨어 구성은 범용 신호 처리 프로세서인 DSP56001을 호스트 프로세서로 사용하며, 적응 디지털 필터 칩 DSP56200을 사용하여 각 대역 적응 필터를 구성하였다. 실험은 충격 응답 시간이 16 kHz 필터링 시 2000 탭 길이로 가정된 시스템을 대상으로 부동 소수점 시뮬레이션 결과와 실시간 처리 시스템의 결과를 비교하였다. 밴드를 나누지 않은 기존의 방법과 서브밴드 시스템의 비교 실험 결과 입력이 백색 잡음인 경우 대역별 간섭에 의한 성능 저하가 있었으나, 음성과 유사한 특성을 갖는 유색 잡음인 경우 서브밴드 시스템이 단일 시스템에 비해 성능 향상을 보였다.

  • PDF

Implementation of Digital Broadcasting Modulation / Demodulation system using Software-Defined Radio (소프트웨어 정의 라디오를 이용한 디지털 방송 송수신 시스템 구현)

  • Ryu, Yeongbin;Lee, Hyun;Kim, Jaeyoon;Park, Changmin;Ji, Younggun;Oh, Hyukjun
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2020.07a
    • /
    • pp.596-600
    • /
    • 2020
  • 본 논문에서는 Xilinx 사(社)의 Spartan-6 FPGA 와 Analog Devices 社의 Transceiver 칩인 AD9361 을 이용한 소프트웨어 정의 라디오 장비인 Universal Software Radio Peripheral(USRP) B210 를 이용하여 디지털 방송 표준인 ATSC 의 실시간 영상 송수신 시스템을 신호 처리 소프트웨어인 그누 라디오로 구현하였다. ATSC 에서 사용하는 MPEG 트랜스포트 스트림 영상 신호가 송신부에서 소프트웨어로 디지털 신호 처리되고 Digital-to-Analog Conversion(DAC) 과정을 거쳐 영상 신호가 송출된다. 본 논문은 디지털 방송 수신부에서 핵심 기능을 하는 등화기 알고리즘을 소프트웨어를 통해 구현하여 신호의 왜곡을 보상하는 방법을 제안한다. 수신부에서는 신호를 수신하여 튜너, 매치 필터, 위상 고정루프, 등화기, 비터비 복호 알고리즘 등의 과정을 거쳐 수신한 후 영상을 확인하였다.

  • PDF

Implementation of A Real Time Watermark Embedding System for Copyright Protection of Digital Broadcasting Contents (디지털 방송 콘텐츠 저작권 보호를 위한 실시간 워터마크 삽입 시스템 구현)

  • Jeong, Yong-Jae;Park, Sung-Mo;Kim, Jong-Nam;Moon, Kwang-Seok
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.10 no.2
    • /
    • pp.100-105
    • /
    • 2009
  • A watermarking for copyright protection of digital contents for broadcasting have to be made for a real-time system. In this paper, we propose a real-time video watermarking chip and system which is hardware based watermark embedding system of SD/HD video. Our chip is implemented by FPGA which is STRATIX device from ALTERA, and our system is implemented by GS1560A and GS1532 devices from GENNUM for HD/SD video signal processing. There was little visual artifact due to watermarking in subjective quality evaluation between the original video and the watermarked one. Embedded watermark was all extracted after a robustness test called natural video attacks such as A/D conversion and MPEG compression. Our implemented watermarking hardware system can be useful in movie production and broadcasting companies that requires real-time based copyright protection system.

  • PDF

Design of a Charge-Redistribution ADC Using Bit Extension (비트 확장을 이용한 전하재분배 방식 ADC의 설계)

  • Kim, Kyu-Chull;Doh, Hyung-Wook
    • Journal of IKEEE
    • /
    • v.9 no.1 s.16
    • /
    • pp.65-71
    • /
    • 2005
  • Physical signals generated in the real world are transformed into electrical signals through sensors and fed into electronic circuits. The electrical signals input to electronic circuits are in analog form, thus they must be converted to digital signals using an ADC(Analog-Digital Converter) for digital processing. Signal processing circuits and ADCs that are to be integrated on a single chip together with silicon micro sensors should be designed to have less silicon area and less power consumption. This paper proposed a charge redistribution ADC which reduces silicon area considerably. The proposed method achieves 8 bit conversion by performing 4-bit conversion twice. It reduced the area of capacitor array, which takes most of the ADC area, by 1/16 when compared to a conventional method. Though it uses twice the number of clocks as a conventional method, it would be appropriate to be integrated with a silicon pressure sensor on a single chip since it does not demand high conversion rate.

  • PDF

The analysis of the detection probability of FMCW radar and implementation of signal processing part (차량용 FMCW 레이더의 탐지 성능 분석 및 신호처리부 개발)

  • Kim, Sang-Dong;Hyun, Eu-Gin;Lee, Jong-Hun;Choi, Jun-Hyeok;Park, Jung-Ho;Park, Sang-Hyun
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.14 no.12
    • /
    • pp.2628-2635
    • /
    • 2010
  • This paper analyzes the detection probability of FMCW (Frequency Modulated Continuous Wave) radar based on Doppler frequency and analog-digital converter bit and designs and implements signal processing part of FMCW radar. For performance evaluation, the FMCW radar system consists of a transmitted part and a received part and uses AWGN channel. The system model is verified through analysis and simulation. Frequency offset occurs in the received part caused by the mismatching between the received signal and the reference signal. In case of Doppler frequency less than about 38KHz, performance degradation of detection does not occur in FMCW radar with 75cm resolution The analog-digital converter needs at least 6 bit in order not to degrade the detection probability. And, we design and implement digital signal processing part based on DDS chip of digital transmitted signal generator for FMCW radar.

Fabrication of a Low Power Parallel Analog Processing Viterbi Decoder for PRML Signal (PRML 신호용 저 전력 아날로그 병렬처리 비터비 디코더 개발)

  • Kim Hyun-Jung;Son Hong-Rak;Kim Hyong-Suk
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.6 s.348
    • /
    • pp.38-46
    • /
    • 2006
  • A parallel analog Viterbi decoder which decodes PRML signal of DVD has been fabricated into a VLSI chip. The parallel analog Viterbi decoder implements the functions of the conventional digital Viterbi decoder utilizing the analog parallel processing circuit technology. In this paper, the analog parallel Viterbi decoding technology is applied for the PRML signal decoding of DVD. The benefits are low power consumption and less silicon consumption. The designed circuits are analysed and the test results of the fabricated chip are reported.

A study on digital sound reception systems for ships (선박용 디지털 음향수신장치 연구)

  • Kim, Hyungjong;Kim, Jeongchang
    • Journal of Advanced Marine Engineering and Technology
    • /
    • v.38 no.9
    • /
    • pp.1125-1130
    • /
    • 2014
  • In this paper, we propose a sound reception system against surrounding noise for ships based on digital signal processing technologies. In order to suppress unwanted surrounding noises, a digital band-pass filter is designed, which the pass-band of the filter is between 70Hz to 820Hz. Also, we develope a sound direction indicating algorithm with 4 microphones. After filtering the audio signals from 4 microphones, the developed sound direction indicating algorithm can indicate 8 directions. In addition, we implement prototype board for the sound reception using a digital signal processor chip and audio codecs, and verify the proposed algorithm.