• 제목/요약/키워드: 동작모드

검색결과 1,217건 처리시간 0.025초

보조회로를 이용한 영전압 스위칭 플라이백 컨버터 (ZVS Flyback Converter Using a Auxiliary Circuit)

  • 김태웅;강창수
    • 대한전자공학회논문지TE
    • /
    • 제37권5호
    • /
    • pp.11-116
    • /
    • 2000
  • 본 논문에서는 영전압 스위칭에 의해 스위칭 손실과 전압 스트레스로 줄이는 토폴로지를 제안하였다. 일반적으로 스위칭 모드 변환시에는 과도한 전압과 전류가 기생 성분에 의해서 발생하는데 이것은 전압 스트레스와 전력 손실을 발생시켜 전원 장치의 성능에 영향을 미치어 전체 효율이 감소한다. 실제로 플라이백 컨버터에서 스위치의 천이 첨두 전압과 전류는 기생성분에 의해서 발생한다. 이러한 문제를 보완하기 위하여 보조회로를 이용한 영전압 스위칭 플라이백 컨버터를 제안한다. 기존의 플라이백 토폴로지에 보조 회로를 추가하여 전력 손실을 감소시키고 스위칭 전압 스트레스를 최소로 하였다. 보조 회로 내에 스너버 캐패시터는 주 스위치의 온·오프시 제어 전압 변화시간에 의해 영전압 스위칭을 가능하게 하여 전압 스트레스 및 전력 손실을 감소시킨다. 본 논문에서는 회로의 세부적인 분석을 하고 동작과정을 설명하였고 500W, 100㎑ 대의 보조회로를 사용한 영전압 스위칭 플라이백 컨버터를 설계하여 기존의 하드 스위칭 플라이백 컨버터와의 효율을 비교하였다.

  • PDF

Rib 도파로 기반 집적 마흐젠더 간섭계 센서 (An Integrated Mach-Zehnder Interferometric Sensor based on Rib Waveguides)

  • 추성중;박정호;신현준
    • 대한전자공학회논문지SD
    • /
    • 제47권4호
    • /
    • pp.20-25
    • /
    • 2010
  • 평판형 rib 도파로의 설계 및 공정기술을 바탕으로 632.8 nm에서 동작하는 집적 마흐젠더 간섭계 센서(Mach-Zehnder interferometric sensor)를 제작하였다. 단일모드와 높은 감도의 두 가지 조건을 고려하여 실리카 계열($SiO_2-SiO_xN_y-SiO_2$) rib 도파로를 설계하였고 박막증착, 사진제판, RIE (Reactive Ion Etching)와 같은 반도체 공정들을 이용해 그 기하학적 구조를 구현하였다. 제작된 rib 도파로의 광출력을 cut-back방법으로 분석한 결과, 약 4.82 dB/cm의 전파손실을 측정하였다. 동시에 크롬 식각방지 층 공정을 도입하여 마흐젠더 간섭계 칩 위에 감지영역(sensing zone)을 형상화할 때 발생하는 코어 층 손상을 방지하였다. 제작된 마흐젠더 간섭계 센서를 이용한 증류수/에탄올 혼합물 굴절률 측정실험을 통해 약 $\pi$/($4.04{\times}10^{-3}$)의 소자 감도(sensitivity)를 최종 확인하였다.

장거리 사물 인터넷 기기를 위한 간섭에 강인한 ACK 기술 (Robust Acknowledgement Transmission for Long Range Internet of Things)

  • 이일구
    • 한국융합학회논문지
    • /
    • 제9권9호
    • /
    • pp.47-52
    • /
    • 2018
  • 와이파이 기반의 사물인터넷 장치는 사회, 경제, 산업에 막대한 영향을 미치고 있다. 그러나 와이파이와 같은 비면허 대역에서 동작하는 무선 전송 기술은 간섭에 취약하다. 장거리의 밀집 네트워크에서 무선 연결을 시도하는 경우에는 동적으로 변하는 간섭 상황과 비대칭적인 간섭 조건 때문에 성능 열화가 발생한다. 본 논문에서는 장거리 사물인터넷을 위한 ACK 전송 방법을 제안한다. 본 연구 논문에서 제안한 방법에 따르면, 송신 장치와 수신 장치의 간섭 상황이 다른 비대칭적 간섭 환경에서 송신 장치가 간섭 레벨을 측정한 후 응답 프레임의 전송 속도를 추천해 응답 프레임의 전송 성공률을 향상시킨다. 그리고 고품질의 무선 채널 환경이 보장되는 경우에는 더 높은 전송 속도로 전송할 수 있다. 성능 평가 결과에 따르면 제안하는 방법에 의해 비대칭 간섭 상황에서 20 MHz 대역폭 전송 모드에서 스루풋이 최대 9 Mbps 향상됨을 알 수 있다.

VHDL을 이용한 프로그램 가능한 스택 기반 영상 프로세서 구조 설계 (Design of Architecture of Programmable Stack-based Video Processor with VHDL)

  • 박주현;김영민
    • 전자공학회논문지C
    • /
    • 제36C권4호
    • /
    • pp.31-43
    • /
    • 1999
  • 본 논문의 주요 목표는 고성능 SVP(Stack-based Video Processor)를 설계하는 것이다. SVP는 과거에 제안된 스택 머신과 영상 프로세서의 최적의 측면만을 선택함으로써 더 좋은 구조를 갖도록 하는 포괄적인 구조이다. 본 구조는 객체 지향형 프로그램의 소규모의 많은 서브루틴을 가지고 있기 때문에 스택 버퍼를 갖는 준범용 S-RISC(Stack-based Reduced Instruction Set Comuter)를 이용하여 객체 지향형 영상 데이터를 처리한다. 그리고 MPEG-4의 반화소 단위 처리와 고급 모드 움직임 보상, 움직임 예측, SA-DCT(Shape Adaptive-Discrete Cosine Transform)가 가능하며, 절대값기, 반감기를 가지고 있어서 부호화하기로 확장할 수 있도록 하였다. SVP는 0.6㎛ 3-메탈 계층 CMOS 표준 셀 기준을 이용하여 설계되었으며, 110K 로직 게이트와 12Kbit SRAM 내부 버퍼로 이루어지고 50 MHz의 동작 속도를 가진다 . MPEG-4의 VLBL(Very Low Bitrate Video) 최대 전송율인 QCIF 15fps(frame per second)로 영상 재생 알고리즘을 수행한다.

  • PDF

밀리미터파 탐색기를 위한 Ka-대역 수신기 모듈의 설계 및 제작 (Design and Fabrication of the Ka-Band Receive Module for Millimeter Wave Seeker)

  • 양승식;임주현;송성찬
    • 대한전자공학회논문지TC
    • /
    • 제49권1호
    • /
    • pp.78-84
    • /
    • 2012
  • 본 논문에서는 밀리미터파 탐색기에 사용되는 Ka-대역 수신기 모듈 설계 및 제작 기법을 제시하였다. 수신기 모듈은 안테나 연결을 위한 도파관, 순환기(Circulator) 및 모드 변환기, 수신기 보호를 위한 리미터 및 이득 제어 증폭기를 포함한다. 또한 모노 펄스 수신을 위한 합, 고각 및 방위각 채널로 구성되며 재밍 신호 확인을 위한 SLB(Sidelobe Blankin) 채널로 구성된다. 본 논문에서는 ADC(Analog to Digital Converter)의 비선형 특성에 따른 수신기 이득 및 이득 제어 범위를 분석하고, 넓은 수신기 동작 영역을 가지도록 설계되었다. 제작된 Ka-대역 수신기 측정 결과, 주파수 대역은 1 GHz, 잡음 지수는 8.2 dB 이하, 이득은 $56{\pm}2dB$, 동적 영역은 135 dB, 이득 제어 86 dB 이상, 채널간 격리도 35 dB 이상이다.

HF/UHF 멀티밴드 RFID 리더의 SiP 설계 및 구현 (Design and Implementation of System in Package for a HF/UHF Multi-band RFID Reader)

  • 안광덕;이경일;김지곤;조정현;김시호
    • 대한전자공학회논문지SD
    • /
    • 제45권10호
    • /
    • pp.59-65
    • /
    • 2008
  • UHF 대역과 13.56MHz를 동시에 지원하는 단일 패키지의 Multi band RFID 리더를 설계하고 SIP (System in Package)로 구현하였다. 제안된 리더 시스템은 UHF 대역에서 많이 사용되는 EPC Class1 Gen.2 표준과 HF대역인 13.56MHz에서 사용하는 ISO14443 A/B, ISO15693 프로토콜을 지원하고, RISC 코어에 탑재된 내장형 S/W에 의하여 동작 모드를 선택하도록 설계되었다. 제작된 시스템은 $40mm{\times}40mm$, 4 layer의 SiP 위에 구성되어 있으며 3.3V의 단일 공급전압으로 최대 210mA의 전류소모를 통해 13.56MHz의 경우 최대 5cm, UHF 대역의 경우 최대 20cm 인식거리를 실현하였다.

부하전류 추정기법에 의한 단상능동전력필터 제어 (A Single-Phase Active Power Filter Control with Load Current Estimation Method)

  • 곽상신;이무영;최연호;임성운;권우현
    • 전력전자학회논문지
    • /
    • 제5권4호
    • /
    • pp.335-342
    • /
    • 2000
  • 단상 능동전력필터에 있어서 비선형 부하전류를 직접 검출하지 않고 능통전력필터의 직류측 커패시터 전압을 이용해 추정하여 제어하는 방법을 제안한다. 이는 부하전류와 능동전택필터의 직류측 커패시터 전압을 봉사에 검출하는 기존의 방식에 비해 부하전류 검출단을 제거할 수 있음으로써 설치가 간편할 뿐만 아니라 가격을 낮출 수 있으면서도 동일한 성능의 능동전력필터의 구현을 가능하게 한다. 또한 직류측 커패시터 전압제어를 위해 샘플-흘드와 비례제어빙식을 사용하므로 기존의 저역통괴필터와 PI 제어시 적분기로 인한 지연을 없앨 수 있어 빠르고 우수한 과도응답특성을 나타낸다. 전원전압과 보상전류, 스위치 상태에 따라 8개의 모드로 나누어 능동전력필터의 동작을 설명하였으며, 제안한 방법의 성능을 실험을 통해 확인하였다.

  • PDF

고역률 단일 전력단 고주파 공진 AC-DC 컨버터의 특성해석 (A Characteristic Analysis of Single-Power-Stage High Frequency Resonant AC-DC Converter with High Power Factor)

  • 남승식;원재선;황계호;오경섭;박재욱;김동희;오승훈
    • 전력전자학회논문지
    • /
    • 제9권4호
    • /
    • pp.372-380
    • /
    • 2004
  • 본 논문은 기존의 2개의 전력 처리단을 갖는 컨버터를 단일 전력단으로 구성하고, ZVS기법을 이용한 고역률 단일전력단 고주파 공진 AC-DC 컨버터를 제안하고 있다. 입력단에 승압형 역률개선 인덕터를 연결하여 일정 듀티비와 가변 스위칭 주파수로 입력전류를 불연속 모드로 제어함으로써 입력 역률을 개선하는 것이 가능하였다. 종래의 2개 전력 처리단을 가지는 컨버터의 경우 역률 제어용 스위치가 별도로 필요하지만 전력 처리단을 하나로 단일화 시키므로써 컨버터의 구성이 간략화 되어져, 비용의 저감과 신뢰성을 증가시킬 수 있는 등의 장점이 있다. 본 연구는 고역률 단일전력단 AC-DC 컨버터의 동작원리와 무차원화 파라미터를 이용한 특성평가를 범용성 있게 행하여, 특성평가에서 산출한 특성값을 기초로 하여 실험장치를 제작하였으며, 실험치와 이론치를 비교ㆍ검토하여 제안 회로의 특성해석의 정당성을 입증하고 있다.

효율적인 파이프라인 구조와 스케줄링 기법을 적용한 고속 8-병렬 FFT/IFFT 프로세서 (High Speed 8-Parallel Fft/ifft Processor using Efficient Pipeline Architecture and Scheduling Scheme)

  • 김은지;선우명훈
    • 한국통신학회논문지
    • /
    • 제36권3C호
    • /
    • pp.175-182
    • /
    • 2011
  • 본 논문에서는 고속 데이터 전송을 위해 OFDM 시스템에 적용 가능한 고속 FFT/IFFT 프로세서를 제안하였다. 제안하는 프로세서는 높은 데이터 처리율을 만족하기 위해서 MDC 구조와 다중 병렬 처리 기법을 채택하였다. 하드웨어 복잡도를 줄이기 위해서 본 논문에서는 연산에 필요한 연산기의 수를 줄이는 구조로 버터플라이 연산기의 수를 줄인 MRMDC 구조와 효율적인 스케줄링 기법을 적용하여 복소 곱셈기의 수를 줄이는 구조를 제안한다. 제안하는 구조를 적용함으로써 연산 싸이클을 증가시키지 않고 하드웨어 복잡도를 줄일 수 있다. UWB, WiMAX, O-OFDM과 같은 고속 OFDM 시스템을 위해 제안하는 프로세서는 128-포인트와 256-포인트 두 가지 모드를 지원 가능하다. 제안하는 프로세서는 IBM 90nm 공정으로 합성하여 메모리를 제외한 전체 게이트 수가 760,000개를 보이며, 동작속도는 430MHz를 나타내었다.

Cognitive Radio 기술 기반의 TV Whitespace대역 WRAN 시스템의 RF 송.수신기 구현 (Implementation of a RF transceiver for WRAN System Using Cognitive Radio Technology in TV Whitespace Band)

  • 민준기;황성호;김기홍;박용운
    • 한국통신학회논문지
    • /
    • 제35권5A호
    • /
    • pp.496-503
    • /
    • 2010
  • 본 논문은 IEEE802.22 표준을 바탕으로 하는 무선인지(Cognitive Radio) 기반의 WRAN (Wireless Regional Area Network) 시스템의 RF 송 수신기 구현에 관한 것이다. 본 시스템 단말 구현에 있어 VHF/UHF (54~862MHz)의 광대역에서 동작하는 CMOS RF 송 수신기 IC는 이중경로 직접변환 구조를 가지고 광대역 특성에 따른 대역내 고조파를 효과적으로 억압하였다. 64QAM(3/4 coding rate) OFDM신호에 대해 -31.4dB(2.7%) 이하의 EVM 특성을 얻었으며 전체 칩의 사이즈는 12.95mm2 이다. 그리고 제안된 CMOS RF 송 수신기 IC는 TDD(Time Division Duplex) 모드의 WRAN 시스템 적용에 만족하는 우수한 성능을 얻었다.