• Title/Summary/Keyword: 기가비트 이더넷

Search Result 60, Processing Time 0.022 seconds

차세대기가비트 이더넷 스위치 기술

  • 백정훈;주범순
    • The Magazine of the IEIE
    • /
    • v.31 no.8
    • /
    • pp.83-95
    • /
    • 2004
  • 이더넷 특유의 범용성과 라인 속도의 포워딩 기능을 제공하는 고성능 네트워크 프로세서의 등장으로 메트로 이더넷의 핵심 장비로 선보인 이더넷 스위치는 메트로 영역에서의 성공 여세를 몰아코어 영역까지 적용범위를 확장하고 있다. 이러한 이더넷 스위치의 시장 변화에 따라 세계 유수의 이더넷 스위치 벤더는 스위칭 용량에 있어서는 수 Tbps ∼ 수 십 Tbps, 라인 인터페이스 및 패킷 처리 능력에 있어서는 10 기가비트 이더넷을 넘어 이것의 후속 버전인 40 기가비트 이더넷 혹은 100 기가비트 이더넷을 수용하면서 캐리어 수준의 신뢰도를 제공하는 차세대 이더넷 스위치 개발을 가속화하고 있는 실정이다.(중략)

  • PDF

10기가비트 이더넷 기술과 응용

  • 강성수;강태규;정해원
    • The Magazine of the IEIE
    • /
    • v.28 no.12
    • /
    • pp.61-73
    • /
    • 2001
  • 근거리 통신 네트워크(LAN : Local Area Network), 원거리 통신 네트워크(WAN : Wide Area Network), 대도시 지역 네트워크(MAN : Metro Area Network)는 서로 다른 표준의 전송 속도 및 프로토콜을 사용하기 때문에 네트워크 연동 등에 있어서 비용 대비 성능을 최적화 하기에 매우 어려운 상황이다. 최근에는 서로 다른 이들의 네트워크에 소요되는 대역폭의 증가에 따라 통신사업자 및 장비업체에서는 각 네트워크의 전송속도가 초당 10기가비트로 수렴될 것으로 예상하고 있다. 10기가비트 이더넷 기술은 IEEE 802.3 그룹에서 표준화가 진행중인 초고속 LAN 기술로서 기가비트에 그쳤던 LAN의 속도 개선과 아울러 MAN-WAN의 종단 네트워크 일부로써 LAN을 사용할 수 있도록 하는 차세대 기간 네트워크 기술이다. 인터넷 서비스 제공자(Internet Service Provider)들이 10기가비트 이더넷 기술을 사용되면 LAN과 MAN/WAN으로 분리되었다. 네트워크 경계가 허물어질 것으로 예상된다. 특히 급증하는 향후 트래픽의 대부분이 인터넷 트래픽임을 감안하면 이에 적합한 해결책이 절실하게 요구된다. 본 고에서는 이러한 10기가비트 이더넷 기술과 관련된 국제 표준화 동향과 기술 요소 및 10기가비트 이더넷 기술을 이용하는 경우의 응용 사례를 살펴보고자 한다.

  • PDF

트랜드리포트 / 꿈의 속도 10기가비트..'폭발적 네트웍 수용량 대안으로 등장'

  • Korea Database Promotion Center
    • Digital Contents
    • /
    • no.7 s.98
    • /
    • pp.64-67
    • /
    • 2001
  • 네트워크 매니저들은 서서히 10기가비트 이더넷을 준비하려는 움직임들을 보이고 있다. 이들의 최초 준비 작업은 구리선을 버리는 것이다. 새로운 이더넷은 광섬유가 필요하지만 기존 광 네트워크와는 달리 커버할 수 있는 거리가 매우 짧다. 그리고 이미 구축된 광 인프라가 존재한다 하더라도 그것은 10기가비트 이더넷과는 차이가 있다는 것이다.

  • PDF

Design and Implementation of 10Gigabit Ethernet System with IPC and Frame MUX/DEMUX Architecture (10기가비트 이더넷 인터페이스를 위한 프레임 다중화기/역다중화기와 IPC를 갖는 10기가비트 이더넷 시스템의 설계 및 구현)

  • 조규인;김유진;정해원;조경록
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.41 no.5
    • /
    • pp.27-36
    • /
    • 2004
  • In this paper, we propose the ethernet Inter-Processor Communication (IPC) network architecture and 10gigabit ethernet frame multiplex/demultiplexer architecture for the edge switch system based on Linux that has 10 Gigabit Ethernet (10Gigabit Ethernet) port with 72Gbps capacities. we discuss the ethernet IPC with ethernet switch and we propose design and implementation of ethernet Inter-Processor Communication (IPC) network architecture and multiple gigabit ethernet frame rnultiplexing/demultiplexing scheme to handle 10gigabit ethernet frame instead of using 10gigabit network processor. And then ethernet Inter-Processor Communication (IPC) network architecture and 10gigabit ethernet frame MUX/DMUX architecture is designed verified and implemented.

고속 인터페이스 기술과 표준화 동향

  • 정태식;주범순;정해원
    • The Magazine of the IEIE
    • /
    • v.31 no.8
    • /
    • pp.73-82
    • /
    • 2004
  • SONET/SDH 전송망에서의 데이터 전송율은 10Gb/s급인 OC-192에서 40Gb/s급인 OC-768 로 발전하였으며, 이더넷 (Ethernet)에서의 데이터 전송율은 1998년 1기가비트 이더넷 기술이 표준화된데 이어 2002년에 10기가비트 이더넷기술의 표준화가 완료되었고 조만간 후속 기술로서 40Gb/s또는 100Gb/s급의 이더넷에 대한 논의가 대두될 것으로 예측된다.(중략)

  • PDF

A Design of Running Disparity error detection circuit for Gigabit Ethernet 8B/10B Line coding (기가비트 이더넷 8B/10B 선로부호의 Running Disparity 에러 검출 회로 설계)

  • 이승수;송상섭
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.10B
    • /
    • pp.1470-1474
    • /
    • 2001
  • 8B/10B 선로부호를 채택한 기가비트 이더넷 PCS 수신측에서는 동기부의 바이트 동기획득과 수신부의 디코딩을 위해 Running Disparity(RD) 에러인 데이터열을 검출해야 한다. 기존의 RD 에러 검출 방법은 직렬 입력 비트에서 RD 에러를 검출하였으나 제안하는 RD 에러 검출 방법은 125MHz 속도의 10비트 데이터열을 받아 4비트열과 6비트열로 나누어 바이트 클럭에 따라 RD를 계산하고 계산된 이전의 RD값과 현재의 RD값을 비교하며 RD 위반 에러 데이터를 검출한다. 이는 기존의 RD 에러 검출 방법이 비트 클럭과 니블 클럭에 따라 RD 에러를 검출하기 때문에 야기되는 초고속 처리에 대한 한계를 해결한 것이며 기가비트 이더넷에 적합한 새로운 RD 에러 검출 방법이다.

  • PDF

HVIA-GE: A Hardware Implementation of Virtual Interface Architecture Based On Gigabit Ethernet (HVIA-GE: 기가비트 이더넷에 기반한 Virtual Interface Architecture의 하드웨어 구현)

  • 박세진;정상화;윤인수
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.31 no.5_6
    • /
    • pp.371-378
    • /
    • 2004
  • This paper presents the implementation and performance of the HVIA-GE card, which is a hardware implementation of the Virtual Interface Architecture (VIA) based on Gigabit Ethernet. The HVIA-GE card is a 32-bit/33MHz PCI adapter containing an FPGA for the VIA protocol engine and a Gigabit Ethernet chip set to construct a high performance physical network. HVIA-GE performs virtual-to-physical address translation, Doorbell, and send/receive completion operations in hardware without kernel intervention. In particular, the Address Translation Table (ATT) is stored on the local memory of the HVIA-GE card, and the VIA protocol engine efficiently controls the address translation process by directly accessing the ATT. As a result, the communication overhead during send/receive transactions is greatly reduced. Our experimental results show the maximum bandwidth of 93.7MB/s and the minimum latency of 11.9${\mu}\textrm{s}$. In terms of minimum latency HVIA-GE performs 4.8 times and 9.9 times faster than M-VIA and TCP/IP, respectively, over Gigabit Ethernet. In addition, the maximum bandwidth of HVIA-GE is 50.4% and 65% higher than M-VIA and TCP/IP respectively.

M-VIA Implementation on a Gigabit Ethernet Card (기가비트 이더넷상에서의 M-VIA 구현)

  • 윤인수;정상화
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.29 no.12
    • /
    • pp.648-654
    • /
    • 2002
  • The Virtual Interface Architecture(VIA) is an industry standard for communication over system area networks(SANs). M-VIA is a software implementation of VIA technology on Linux. In this paper, we implemented the M-VIA on an AceNIC Gigabit Ethernet by developing a new AceNIC driver for the M-VIA. We analyzed the M-VIA data segmentation processes. When a Gigabit Ethernet MTU is larger than 1514 bytes, M-VIA data segmentation size leaves much room for improvement. So we experimented with various MTU and M-VIA data segmentation size and compared the performances.

Frame security method in physical layer using OFB over Gigabit Ethernet Network (기가비트 이더넷 망에서 OFB 방식을 이용한 물리 계층 프레임 보안 기법)

  • Im, Sung-yeal
    • Journal of Internet Computing and Services
    • /
    • v.22 no.5
    • /
    • pp.17-26
    • /
    • 2021
  • This paper is about a physical layer frame security technique using OFB-style encryption/decryption with AES algorithms on Gigabit Ethernet network. We propose a data security technique at the physical layer that performs OFB-style encryption/decryption with AES algorithm with strong security strength when sending and receiving data over Gigabit Ethernet network. Generally, when operating Gigabit Ethernet network, there is no security features, but data security is required, additional devices that apply this technique can be installed to perform security functions. In the case of data transmission over Gigabit Ethernet network, the Ethernet frames conform to IEEE 802.3 specification, which includes several fields to ensure proper reception of data at the receiving node in addition to the data field. When encrypting, only the data field should be encrypted and transmitted in real time. In this paper, we show that only the data field of the IEEE802.3 frame is encrypted and transmitted on the sending node, and only the data field is decrypted to show the plain text on the receiving node, which shows that the encryption/decryption is carried out correctly. Therefore, additional installation of devices that apply this technique can increase the reliability of the system when security for data is required in Ethernet network operating without security features.

A method of Implementation in 1000BASE-X PCS layer (1000BASE-X PCS 구현 방안)

  • 이승수;정인택;송상섭
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.5A
    • /
    • pp.873-878
    • /
    • 2001
  • 광케이블을 이용한 기가비트 이더넷은 8B/10B 선로부호 방식을 채택하여 전이중 통신뿐만 아니라 CSMA/CD 방식의 반이중 통신을 지원토록 규정되어 있다. 또한 링크를 공유하고 있는 2대의 1000BASE-X 장치 사이에 구성정보를 교환하여 가장 적합한 통신모드로 동작시킬 수 있는 자동절충 기능을 지원해야 한다. 본 논문에서는 비교적 기능이 간단하고 구현이 용이한 기존의 전이중 방식만의 PCS 설계 방법과 비교하여 반이중 방식까지 지원할 수 있는 PCS 부계층을 기가비트 이더넷 스위치 시스템의 ASIC 칩 안에 구현한 적용 예를 바탕으로 PCS 설계 규격, 구조 및 방법 등을 제시한다.

  • PDF