• 제목/요약/키워드: 금속-반도체 전계 효과 트랜지스터

검색결과 23건 처리시간 0.027초

Technology Computer-Aided Design과 결합된 SPICE를 통한 금속-강유전체-반도체 전계효과 트랜지스터의 전기적 특성 해석 (Electrical analysis of Metal-Ferroelectric - Semiconductor Field - Effect Transistor with SPICE combined with Technology Computer-Aided Design)

  • 김용태;심선일
    • 마이크로전자및패키징학회지
    • /
    • 제12권1호
    • /
    • pp.59-63
    • /
    • 2005
  • 금속-강유전체-반도체 전계효과 트랜지스터 (MFS/MFISFET)의 동작 특성을 technology computer-aided design (TCAD)과 simulation program with integrated circuit emphasis (SPICE)를 결합하여 전산모사하는 방법을 제시하였다. 복잡한 강유전체의 동작 특성을 수치해석을 이용하여 해석한 다음, 이를 이용하여 금속-강유전체-반도체 구조에서 반도체 표면에 인가되는 표면 전위를 계산하였다. 계산된 TCAD 변수인 표면 전위를 전계효과 트랜지스터의 SPICE 모델에서 구한 표면 전위와 같다고 보고게이트 전압에 따른 전류전압 특성을 구할 수 있었다. 이와 같은 방법은 향후 MFS/MFISFET를 이용한 메모리소자의 집적회로 설계에 매우 유용하게 적용될 수 있을 것이다.

  • PDF

금속-산화막 반도체 전계효과 트랜지스터의 우주방사선에 의한 총이온화선량 시험을 위한 테스트 베드 (Test-bed of Total Ionizing Dose (TID) Test by Cosmic Rays for Metal Oxide Semiconductor Field Effect Transistor (MOSFET))

  • 신구환;유광선;강경인;김형명;정성인
    • 한국항공우주학회지
    • /
    • 제34권11호
    • /
    • pp.84-91
    • /
    • 2006
  • 최근에 인공위성용 전자소자는 우주방사선에 좀 더 강한 소자를 요구되어진다. 왜냐하면, 인공위성의 수명과 기능은 우주방사선으로부터 영향을 받기 때문이다. 또한, 과거에는 부품단위의 우주방사선 시험을 수행하지 않고 유닛 또는 서브시스템 단위의 우주방사선 시험을 수행하였다. 게다가, 발사된 인공위성이 작동오류 상태에 있을 때 그 이유를 분석하기에는 그다지 쉬운 일은 아니다. 따라서, 발사 전 부품 단위 우주방사선 시험을 수행하여 주요 소자에 대한 우주방사선에 의한 영향을 분석 할 필요가 있으며, 지상에서 데이터를 확보할 필요가 있다. 그러므로, 본 논문에서는 모든 전자소자의 기본이라 할 수 있는 금속-산화막 반도체 전계효과 트랜지스터의 총이온화선량에 대한 영향 시험을 수행하기 위한 테스트 베드를 제안한다.

전자소자에서의 $\frac {1}{f}$잡음에 관한 연구 (A Study on the Theory of $\frac {1}{f}$ Noise in Electronic Devies)

  • 송명호
    • 한국통신학회논문지
    • /
    • 제3권1호
    • /
    • pp.18-25
    • /
    • 1978
  • 반도체 소자에서 생기는 1/f 형의 잡음의 근원이 무엇인가에 대해 지금까지 여러 이론이 나왔다. 그중에도 Mcwhorter's Surface model이 대표적인 이론이었다. 그러나 Hooge는 이론에 반기를 들고 나왔다. Hooge의 이론에 의하면 thermo cell이나 Concentration cell에서의 1/f-형의 잡음이 표면효과(surface effect)가 아니라는 것이다. 본 논문에서는 이 두 대표적인 이론을 종합검토할 수 있는 Langenvin type의 Boltzmann transport equation에 입각하여 새로운 일반이론을 세웠다. 본 논문에서는 N형 채널을 갖고 있는 금속산화물반도체 전계효과 트랜지스터에서 단일준의 Shockley-Read-Hall recombination center에 의한 단락회로에서 드레인의 1/f-형 잡음스펙트럼을 계산하기 위해 시간에 따라 변화하는 양을 포함시키므로써 각 에너지대의 케리어에 대해 준-페르미준위를 정의할 수 없다고 가정했으므로, 1/f-형의 잡음은 다수케리어 효과에 기인한다고 가정했다. 이러한 가정하에서 유도된 1/f-형의 잡음은 금속산화물반도체 전계효과 트랜지스터에서 1/f-형의 잡음에 중요한 요인들을 모두 보여주었다. : 적주파에서 플렛티유를 나타내지 않았고 채널의 면적 A와 드레인 바이어스 전압 V에 비례하고 체널의 길이 L에 반비례한다. 본 논문의 모델에서는 1/f-응답에서 1/f2에 대한 잡음스트럼의 전이주파수와 P-n 합다이오우드의 surfact center에 관계되는 완화시간(relaxation time)에 대응하는 주파수 사이를 구별하여 설명할 수 있었다. 본 논문의 결과에서 1/f-형 잡음스펙트럼은 격자산란이 주원인이 된다. 금속산화물반도체 전계효과 트랜지스터를 살펴보면 격자산란이 주로 표면에서 일어나기 때문에 1/f-형 잡음이 표면효과라고 말할 수 있다.

  • PDF

Fabrication of Graphene FETs Using BN Dielectrics

  • 정대성;정우성;김유석;고용훈;박종윤
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제45회 하계 정기학술대회 초록집
    • /
    • pp.271.2-271.2
    • /
    • 2013
  • 열화학 기상 증착법은 반도체 산업에서 대면적으로 소자를 양산할 수 있는 방법 중의 하나로서, 그래핀, 이황화 몰리브덴과 같은 이차원 물질의 합성법으로 널리 이용되고 있다. 이런 이차원 물질은 층수에 따라 그 물성이 변화하므로, 층수 조절이 가능한 합성법의 필요성이 대두되고 있다. 열화학 기상 증착법으로 이차원 물질을 합성할 경우, 주요 변수로 성장 온도와 촉매 금속이 있으며 이를 적절히 조절함으로서 합성되는 그래핀의 결정성과 층수의 조절이 가능하다[1-3]. 또한, 이차원 반도체 물질로 전계효과 트랜지스터를 제작하는 경우, 얇은 두께로 인하여 표면의 환경에 민감하게 되므로 게이트 절연체가 중요한 문제로 대두되고 있으며, 이런 현상을 해결하고자 질화붕소(BN)과 같은 이차원 절연물질에 관심이 집중되고 있다. 본 연구에서는 이차원 절연체인 질화붕소의 표면 위에 그래핀을 합성하고자 하였다. 반데발스 성장법(van der Waals epitaxy growth method)으로 1. "BN/ SiO2" 2. "BN/ Ni" 3. "BN/ Cu"의 세 가지 기판을 이용하여 그래핀을 합성하였다. 합성된 그래핀의 결정성 및 층수를 확인하기 위해 라만 스펙트럼과 투과전사 현미경을 통하여 분석하였다. 또한, 이 방법으로 "그래핀/ 질화붕소/ 그래핀"과 같은 구조의 소자를 제작하여 전계효과 트랜지스터 특성을 살펴보았다.

  • PDF

금속-산화막-반도체 전계효과 트랜지스터의 불순물 분포 변동 효과에 미치는 이온주입 공정의 영향 (Effect of Random Dopant Fluctuation Depending on the Ion Implantation for the Metal-Oxide-Semiconductor Field Effect Transistor)

  • 박재현;장태식;김민석;우솔아;김상식
    • 전기전자학회논문지
    • /
    • 제21권1호
    • /
    • pp.96-99
    • /
    • 2017
  • 본 연구에서는 금속-산화막-반도체 전계효과 트랜지스터의 불순물 분포변동 효과에 미치는 halo 및 LDD 이온주입 공정의 영향을 3차원 소자 시뮬레이션을 통하여 확인하였다. 정확한 시뮬레이션 계산을 위해 kinetic monte carlo 모델을 적용하여 불순물 입자와 결함 낱낱의 거동을 계산하는 원자단위 시뮬레이션을 수행하였다. 문턱전압 및 on-current의 산포를 통해 확인한 결과 halo 이온주입 공정이 LDD 이온주입 공정보다 문턱전압 산포의 경우 약 6.45배 그리고 on-current 산포의 경우 2.46배 더 큰 영향을 미치는 특성을 확인하였다. 그리고 문턱전압과 on-current 산포를 히스토그램으로 나타내어 그 산포를 정규분포로 확인하였다.

실리콘 나노시트 피드백 전계효과 트랜지스터의 준비휘발성 메모리 특성 연구 (Quasi-nonvolatile Memory Characteristics of Silicon Nanosheet Feedback Field-effect Transistors)

  • 류승호;허효주;조경아;김상식
    • 전기전자학회논문지
    • /
    • 제27권4호
    • /
    • pp.386-390
    • /
    • 2023
  • 본 연구에서는 기존 상보성 금속 산화막 반도체 공정을 활용하여 제작된 실리콘 나노시트(SiNS) 피드백 전계효과 트랜지스터(FBFET)의 준비휘발성 메모리 특성을 분석하였다. 과노광공정을 이용하여 형성된 SiNS 채널층의 폭은 180 nm이고 높이는 70 nm이었다. 양성 피드백 루프를 기반으로 동작하는 SiNS FBFET의 낮은 문턱전압이하 기울기는 1.1 mV/dec, ON/OFF 전류비는 2.4×107이었다. 또한 SiNS FBFET는 50 초 동안 상태를 유지하는 메모리 특성을 보여 준휘발성메모리 소자로 활용 가능성을 제시하였다.

Selective Elimination of Metallic Single-walled Carbon Nanotubes via Microwave Irradiation

  • 김성환;김유석;송우석;박종윤
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.492-492
    • /
    • 2011
  • 단일벽 탄소나노튜브(Single-Walled Carbon Nanotubes, SWCNTs)는 매우 우수한 전기적, 광전자적 특성을 가지고 있어 차세대 나노 전자소자 물질로 각광받고 있다. 특히, 이들의 전기적 특성은 직경과 카이랄리티(chirality)에 따라 금속성(metallic)과 반도체성(semiconducting)으로 구분된다. 각 특성에 따라 금속성은 투명전극, 반도체성은 전계효과 트랜지스터(CNT-FET)로 활용가능성이 높다. 하지만, 일반적으로 단일벽 탄소나노튜브는 이 두 가지의 특성이 혼재되어 합성되기 때문에, 그들의 선택적 분리는 나노튜브 기반 전자소자 응용을 위해 매우 중요한 과정 중 하나이다. 최근에는 반응 가스를 이용한 선택적 제거, 밀도차를 이용한 원심분리법(density gradient ultracentrifugation) 등 다양한 방법들이 보고된 바 있다. 본 연구는 대기 중에서 마이크로웨이브 조사하여 금속성 나노튜브만을 선택적으로 제거하였다. 마이크로웨이브 조사는 CVD 방법과 전기 방전법으로 성장된 단일벽 탄소나노튜브에 800W로 조사 시간을 변화하며 수행하였다. 실험 결과, 조사 시간이 증가할수록 두 종류의 나노튜브에서 반도체성 나노튜브는 남아있는 반면 금속성 나노튜브는 점차 제거되었다. 이러한 원인은 각 전기적 특성에 따른 유전상수 차이에 의하여 기인한 것이다. 전기적 특성과 결정성은 라만 분광법(Raman spectroscopy)을 통하여 분석하였으며, 직경 및 분산정도는 주사전자현미경(scanning electron microscope), 투과전자현미경(tunneling electron microscope)으로 관찰하였다.

  • PDF

UV를 이용한 IGZO 표면 상태 변화 및 전기적 특성 변화

  • 조영제;최덕균;문영웅
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2011년도 춘계학술발표대회
    • /
    • pp.242.1-242.1
    • /
    • 2011
  • 산화물 반도체는 높은 이동도와 낮은 공정 온도, 넓은 밴드갭으로 인한 투명성등 많은 장정을 가지고 있어 최근 많이 연구되고 있다. 그 중에서도 InGaZnO (IGZO)는 In, Ga 함유량으로 박막의 전기적 특성을 쉽게 조절할 수 있고 상온에서 비정질 상태로 증착되어 균일성에 장점이 있다. IGZO 박막을 TFT에 적용 시 MOSFET과는 다르게 축적 상태에서 채널이 형성되기 때문에 산화물 반도체 내에 캐리어 농도는 TFT 특성에 많은 영향을 미친다. 또한, 실리콘 기반의 트랜지스터는 이온 주입 및 확산 공정을 통해서 선택적으로 $10^{20}/cm^3$ 이상의 고농도 도핑을 실시하여 좋은 트랜지스터 특성을 확보할 수 있으나 IGZO 박막에는 이러한 접근이 불가능하다. 따라서 IGZO 박막의 캐리어 농도를 조절할 수 있으면 소스/드레인과 반도체의 접촉 저항 감소 및 전계 효과 이동도등 많은 특성을 개선할 수 있다. 본 연구에서는 UV light를 이용하여 IGZO 박막의 캐리어 농도를 조절하였다. IGZO 박막은 UV light 조사로 인해 Mo와 IGZO박막의 접촉저항이 $3{\times}10^3\;{\Omega}^*cm$에서 $1{\times}10^2\;{\Omega}^*cm$로 감소하였다. 이는 UV 조사로 표면에 금속-OH 결합이 생성되어 IGZO 박막의 캐리어 농도가 ${\sim}5{\times}10^{15}/cm^3$에서 ${\sim}3{\times}10^{17}/cm^3$까지 증가하기 때문이다. 또한 표면에 생성된 OH기는 강한 친수성 성질을 보여주고 표면의 높은 에너지 상태는 Self-Assembly Monolayer (SAM) 공정 적용이 가능 하다. 본 실험에서는 SAM 공정을 적용하여 IGZO-based TFT 제작에 성공하였고, 이 TFT는 UV 조사 시간에 따라 전계 효과 이동도가 0.03 $cm^2/Vs$에서 2.1 $cm^2/Vs$으로 100배 정도 증가하였다.

  • PDF