• 제목/요약/키워드: 구성유닛

Search Result 178, Processing Time 0.025 seconds

The Realization of Panoramic Infrared Image Enhancement and Warning System for Small Target Detection (소형 표적 탐지를 위한 파노라믹 적외선 영상 향상 장치 및 경보시스템 구현)

  • Kim Ki Hong;Kim Ju Young;Jung Tae Yeon;Jeon Byung Gyoon;Lee Eui Hyuk;Kim Duk Gyoo
    • Journal of Korea Multimedia Society
    • /
    • v.8 no.1
    • /
    • pp.46-55
    • /
    • 2005
  • In this paper, we realize the panoramic infrared warning system to detect the small threaten object and propose the infrared image enhancement method to improve the warning ability of this system. This system composes of the sense head unit, the signal processing unit, and so on. In the proposed system, the sense head unit acquires the panoramic IR image with 360 degree field of view(FOV) by rotating the thermal sensor. The signal processing unit divides panoramic image into four sub-images with 90 degree FOV and computes the adaptive plateau value by using statistical characteristics of each subimage. Then the histogram equalization is performed for each subimage by using the adaptive plateau value. We realize the signal Processing unit by using the DSP and FPGA to perform the proposed method in real time. Experimental results show that the proposed method has better discrimination and lower false alarm rate than the conventional methods in this warning system.

  • PDF

Temporal attention based animal sound classification (시간 축 주의집중 기반 동물 울음소리 분류)

  • Kim, Jungmin;Lee, Younglo;Kim, Donghyeon;Ko, Hanseok
    • The Journal of the Acoustical Society of Korea
    • /
    • v.39 no.5
    • /
    • pp.406-413
    • /
    • 2020
  • In this paper, to improve the classification accuracy of bird and amphibian acoustic sound, we utilize GLU (Gated Linear Unit) and Self-attention that encourages the network to extract important features from data and discriminate relevant important frames from all the input sequences for further performance improvement. To utilize acoustic data, we convert 1-D acoustic data to a log-Mel spectrogram. Subsequently, undesirable component such as background noise in the log-Mel spectrogram is reduced by GLU. Then, we employ the proposed temporal self-attention to improve classification accuracy. The data consist of 6-species of birds, 8-species of amphibians including endangered species in the natural environment. As a result, our proposed method is shown to achieve an accuracy of 91 % with bird data and 93 % with amphibian data. Overall, an improvement of about 6 % ~ 7 % accuracy in performance is achieved compared to the existing algorithms.

Parallel Pipeline Architecture of H.264 Decoder and U-Chip Based on Parallel Array (병렬 어레이 프로세서 기반 U-Chip 및 H.264 디코더의 병렬 파이프라인 구조)

  • Suk, Jung-Hee;Lyuh, Chun-Gi;Roh, Tae Moon
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2013.11a
    • /
    • pp.161-164
    • /
    • 2013
  • 본 논문에서는 다양한 멀티미디어 코덱을 고속으로 처리하기 위하여 전용하드웨어가 아닌 병렬 어레이 프로세서 기반의 U-Chip(Universal-Chip) 구조를 제안하고 TSMC 80nm 공정을 사용하여 11,865,090개의 게이트 수를 가지는 칩으로 개발하였다. U-Chip은 역양자화(IQ), 역변환(IT), 움직임 보상(MC) 연산을 위한 $4{\times}16$ 개의 프로세싱 유닛으로 구성된 병렬 어레이 프로세서와 문맥적응적 가변길이디코딩(CAVLC)을 위한 비트스트림 프로세서와 인트라 예측(IP), 디블록킹필터(DF) 연산을 위한 순차 프로세서와 DMAC의 데이터 전송 및 각 프로세서를 제어하여 병렬 파이프라인 스케쥴링을 처리하는 시퀀서 프로세서 등으로 구성된다. 1개의 프로세싱 유닛에 1개의 매크로블록 데이터를 맵핑하여 총 64개의 매크로블록을 병렬처리 하였다. 64개 매크로블록의 대용량 데이터 전송 시간과 각 프로세서들의 연산을 동시에 병렬 파이프라인 함으로서 전체 연산 성능을 높일 수 있는 이점이 있다. 병렬 파이프라인 구조의 H.264 디코더 프로그램을 개발하였고 제작된 U-Chip을 통해 $720{\times}480$ 크기의 베이스라인 프로파일 영상에 대하여 코어 192MHz 동작, DDR 메모리 96MHz 동작에서 30fps의 처리율을 가짐을 확인하였다.

  • PDF

A Study on the Deceleration Techniques in an Industrial drive (산업용 인버터의 감속 기법에 관한 연구)

  • Kim, Jung Han;Jeon, Jong Wook;Kim, Jeong Bin
    • Proceedings of the KIPE Conference
    • /
    • 2012.11a
    • /
    • pp.69-70
    • /
    • 2012
  • 유도 전동기를 제어하기 위한 일반적인 상용인버터는 다이오드 정류부, 평활용 Cap부, 인버터부로 구성된다. 시스템의 설계에 따라 가감속을 선정 할 수 있으며 산업현장에서는 부하의 관성이 큰 경우에 빠른 감속이 요구되는 경우가 있다. 상용 인버터는 감속 시 소비되는 에너지 외에 회생에 사용되며 회생 에너지에 비례하여 DC 링크 전압이 커지는데 이는 인버터의 소손 원인이 된다. DB유닛으로 이 문제를 해결해 줄 수 있지만 가격적인 부담을 가지고 있다. 부하의 관성이 크고 감속시간이 짧은 경우 DC 링크 과전압 방지를 위해 모터 출력의 정격에 맞는 출력지령을 내보내는 기술에 경제형 상용 인버터 시스템에 맞게 지령을 조정하는 부분을 추가하여 본 논문의 감속기법을 제안하였다. 이 방법은 DB유닛을 사용하지 않았으며, 실험을 통해 검증하였다.

  • PDF

A Study on the Plan Formation of University Dormitory's Living Unit by Modular Unit (모듈러 유닛에 의한 대학 기숙사 단위 생활공간의 평면 구성에 대한 고찰)

  • Kim, Jung-Heon;Kim, Jin-Mo
    • Journal of the Korean Institute of Educational Facilities
    • /
    • v.16 no.2
    • /
    • pp.37-45
    • /
    • 2009
  • The purpose of this study is to suggest the plan formation for university dormitory's living unit by the modular unit of the pre-fabricated architecture, Pursuing this, this study conducts the investigation of present domestic situation of prefabricated construction and practices plan formation for living unit concentrating on the dweller's satisfaction by solving the problems which hitherto constructed dormitory had, especially collapse of dweller's territoriality. Consequently, this study presents the feasibility of modular unit of present prefabricated construction as a new method of dormitory's living unit construction, and suggests the pertinent plan formation for the improvement of the dweller's territoriality.

Method of Unit Test Oliver Automatic Generation Based on Architecture Model (아키텍처 모델 기반의 유닛 테스트 자동 생성 방법)

  • Yoon Seokjin;Lee Seungyeon;Jeong Yangjae;Shin Gyusang
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2005.11b
    • /
    • pp.388-390
    • /
    • 2005
  • 본 연구는 컴포넌트로 구성된 일반 아키텍처 모델에서 개별 컴포넌트의 기능성을 컴포넌트 개발 시에 확인할 수 있도록 유닛 테스트 기반의 테스트 드라이버 코드를 자동으로 생성하는 장치 및 방법에 관한 것이다. 즉, 본 연구는 아키텍처 모델에서 컴포넌트의 인터페이스에 대해서 아키텍처 설계자가 인터페이스에 대한 예상 기대값, 컴포넌트의 상태 정보, 특정 시점에서의 인터페이스의 입력정보들을 입력하면 이 정보를 이용하여 테스트를 수행하기 전에 컴포넌트의 상대를 설정하는 테스트 준비 코드와 테스트를 수행한 후에 발생하는 결과값과 예상 기대값을 비교하여 확인하게 하는 테스트 악인 코드를 포함하는 테스트 드라이버 코드를 자동으로 생성한다. 본 연구에 의하면, 아키텍처 설계 단계에서 아키텍처 설계자가 컴포넌트 개발자에게 테스트 드라이버 코드를 제공하게 함으로써 아키텍처 설계에서 요구하는 컴포넌트의 기능이 개별 컴포넌트 별로 제대로 개발되는지 개발시에 자동으로 검증하게 할 수 있다.

  • PDF

Design of the Pipelined Scan Conversion Unit based on Tile Traversal Method for High Performance 3D Graphics Accelerator (고성능 3차원 그래픽 가속기를 위한 타일 트래버설 방식의 파이프라인된 스캔 컨버젼 유닛 설계)

  • 전원호;최문희;박우찬;한탁돈;김신덕
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2001.10c
    • /
    • pp.16-18
    • /
    • 2001
  • 3차원 영상을 처리하는데 있어 래스터라이제이션은 프레임 버퍼에 저장될 픽셀을 구하는 과정이다. 여러 개의 픽셀로 구성되는 폴리곤을 렌더링하기 위해서 스캔라인 방식 또는 반 평면 함수를 이용한 타일 트래버설 방식 등이 사용되고 있다. 본 논문에서 기반으로 하고 있는 타일 트래버설 방식은 스캔라인 방식에 비해 메모리 효율 및 텍스쳐 캐쉬의 지역성에서 이점을 가지고 있으나 복잡한 탐색 과정 때문에 파이프라인 구조로 구현하기는 어렵다. 본 논문에서 제안하는 구조는 분기 예측 기법을 적용하여 트래버설 과정에서의 분기로 인해 발생되는 파이프라인 지연을 기존의 트래버설 구조에 비해 약 30% 정도 줄임으로써 고성능 3차원 그래픽 가속기에 적합한 스캔 컨버젼 유닛을 제안하였다

  • PDF

Optical transceiver Design Using Optical Multiplexing Method of Ethernet Base (Ethernet 기반의 광다중화 방식을 이용한 광 송수신기 설계)

  • 염진수;임재산;이영우;허창우
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.7 no.7
    • /
    • pp.1569-1574
    • /
    • 2003
  • 최근에 VOD, HDTV, 라이브 스트리밍 등의 서비스가 늘어나면서 가입자들은 광대역 서비스를 요구하고 있다. 이를 가입자에게 제공하기 위해서는 광대역폭을 지원할 수 있는 FTTH(Fiber to The Home)의 실현이 필수적이며, FTTH의 고비용과 설비 문제를 해결하기 위한 대안으로 PON(Passive Optical Network)이 부상하고 있다. PON은 네트워크를 시스템이 아닌 소자로 구성해, 일정거리까지는 하나의 광 회선을 설치하고 스플리터를 중심으로 여러 개로 회선을 분배하는 것이다. 이 또한 스플리터의 한계로 분배할 수 있는 회선이 제한적이며, 이를 해결하기 위한 방법으로 WDM(Wavelength Division Multiplexing)-PON이 고려되고 있다. 이에 본 논문에서는 WDM-PON에 적용할 수 있는 Ethemet 기반의 광 송수신 채널 유닛을 설계하였다. 채널 유닛은 1000BASE-T Ethernet 신호를 입력받아 파장별 DFB-LD에 직접 변조하는 방식을 사용하여 구현하였다

Hardware Module for Real-time Integer Pel Motion Estimation of H.264 (H.264 의 실시간 부호화를 위한 정수 단위 화소 움직임 예측 모듈 구조)

  • Shin, Ji-Yong;Lee, In-Jik;Kim, Shin-Dug
    • Annual Conference of KIPS
    • /
    • 2007.05a
    • /
    • pp.330-332
    • /
    • 2007
  • 본 논문에서는 정수 단위 화소 움직임 예측(ME: Motion Estimation)을 위한 Unsymmetrical-cross Multi-Hexagon-grid Search (UMHexagonS) 알고리즘을 기반으로, CIF 크기의 영상을 실시간으로 부호화 하기 위한 정수 단위 화소 움직임 예측 모듈을 제안한다. 제안하는 정수 단위 화소 움직임 예측 모듈은 32 개의 1 차원 연산유닛(PE: Processing Element) 배열, 데이터 선택/재배열 유닛, 내부버퍼, 그리고 트리 구조의 덧셈기로 구성되며, CIF 크기의 영상 100 프레임을 부호화 하기 위한 클럭 사이클을 계산하여 실험결과로 제시하였다. 그 결과 제안하는 구조는 400MHz 의 클럭 속도에서 CIF 크기의 영상을 실시간으로 부호화 할 수 있다.

Earthquake Resistance of Modular Building Units Using Load-Bearing Steel Stud Panels (내력벽식 스터드패널을 적용한 모듈러건물유닛의 내진성능)

  • Ha, Tae Hyu;Cho, Bong-Ho;Kim, Tae Hyeong;Lee, Doo Yong;Eom, Tae Sung
    • Journal of Korean Society of Steel Construction
    • /
    • v.25 no.5
    • /
    • pp.519-530
    • /
    • 2013
  • Cyclic tests on modular building units for low-rise buildings composed of stud panels and a light-weight steel perimeter frame, were performed to evaluate the earthquake resistance such as stiffness, load-carrying capacity, ductility, and energy dissipation per load cycle. The strap-braced and sheeted stud panels were used as the primary lateral load-resistant element of the modular building units. Test results showed that the modular building units using the strap-braced and sheeted stud panels exhibited excellent post-yield ductile behaviors. The maximum drift ratios were greater than 5.37% and the displacement ductility ratios were greater than 5.76. However, the energy dissipation per load cycle was poor due to severe pinching during cyclic loading. Nominal strength, stiffness, and yield displacement of the modular building units were predicted based on plastic mechanisms. The predictions reasonably and conservatively correlated with the test results. However, the elastic stiffness of the strap-braced stud panel was significantly overestimated. For conservative design, the elastic stiffness of the strap-braced stud panel needs be decreased to 50% of the nominal value.