• 제목/요약/키워드: 고속 회로

검색결과 1,944건 처리시간 0.035초

신호 검증을 통한 고속 다층 인쇄회로기판의 설계 (A Design of a High-Speed Multilayer Printed Circuit Board though signal Verification)

  • 최철용
    • 한국정보처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.249-257
    • /
    • 1998
  • 다층 인쇄회로기판에서 고속 신호를 정확하고 신속하게 배선 설계하려면, 물리적 설계 규칙과 신호 잡음을 고려한 전기적 설계 규칙을 정립하고, 적용할 신호 검증 도구를 사용하여 신호의 충실성을 검증하여야 한다. 본 논문은 현재 개발 제작되어 동작 중에 있는 HIPSS(High Performance Storage System)보드에 대한 전기적 설계 규칙과 고속 신호의 배선에 따른 일부 고속 신호의 신호 검증 방법을 설명한다. 또한 전기적 설계 규칙을 적용하여 인쇄회로기판을 설계하는 경우, 발생하는 신호 지연, 반사 그리고 누화 등의 신호 잡음을 검증 도구를 이용하여 시뮬레이션 하고, 분석한 결과를 보이며, 수정된 고속 신호의 배선 설계를 확인한다.

  • PDF

고속 곱셈연산을 위한 고속 4-2 compressor 설계 (Design of a high-speed 4-2 compressor for fast multiplication)

  • 이성태;김정범
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2009년도 추계학술발표대회
    • /
    • pp.401-402
    • /
    • 2009
  • 4-2 compressor는 곱셈기의 부분 곱 합 트리(partial product summation tree)의 기본적인 구성요소이다. 본 논문은 고속 연산이 가능한 4-2 compressor 구조를 제안한다. 제안한 회로는 최적화된 XORXNOR와 MUX로 구성하였다. 이 회로는 기존의 회로와 비교하였을 때 회로 구성에 필요한 트랜지스터수가 12개 감소하였으며, 지연시간이 32.2% 감소하였다. 제안한 회로는 Samsung 0.18um CMOS 공정을 이용하여 HSPICE로 시뮬레이션 하였다.

전동기의 고속 운전 영역에서의 전류 제어 안정화에 대한 연구 (A Research on the Stability of the Current Controller at High Speed Region)

  • 임정식;설승기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2005년도 전력전자학술대회 논문집
    • /
    • pp.424-426
    • /
    • 2005
  • 운전 속도 영역이 넓은 응용분야에서 극수가 많은 전동기를 설계하는 경우, 고속 운전 영역에서는 동기 좌표계 회전 주파수가 샘플링 및 스위칭 주파수에 가까워진다. 이 경우 하위 전류 제어 회로(inner current control loop)가 불안정해지면서 전류가 발산하는 현상이 발생한다. 본 논문에서는 전동기의 고속 운전 영역에서 하위전류 제어 회로가 불안정해지는 이유를 분석하고, 기존에 쓰이던 전류 제어기의 구조를 개선하여 고속에서도 전류 제어를 안정화시키는 방법을 제안한다.

  • PDF

다층 퍼셉트론 신경회로망을 사용한 구간 검출 알고리즘 (Section Detection Algorithm using Multi-layer Perceptron Neural Network)

  • 최재승
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 추계학술대회
    • /
    • pp.274-277
    • /
    • 2010
  • 본 논문에서는 다층 퍼셉트론 신경회로망을 사용하여 각 프레임에서 유성음, 무성음, 그리고 묵음 구간을 검출하는 구간검출 알고리즘을 제안한다. 신경회로망의 입력으로는 고속 푸리에변환에 의한 전력스펙트럼 및 고속 푸리에변환 계수가 사용되어 네트워크가 학습된다. 본 실험에서는 원 음성에 백색잡음이 중첩된 음성을 신경회로망에 입력함으로서 각 프레임에서의 유성음, 무성음, 묵음 구간의 검출성능 결과를 나타낸다.

  • PDF

Transistor에 의한 고속도계수회로에 관하여

  • 정만영
    • 전기의세계
    • /
    • 제10권
    • /
    • pp.62-71
    • /
    • 1963
  • 공업계측분야에 대한 계수기술은 최근획기적인 발전을 거두고있다. 계수화된 계측기는 측정정도에 있어서 개인차나 오산이 없으므로 과거의 눈금식의 계측방식은 이로 대치되어 갈것인데 그 계측 가능한 속도에 있어서 종래의 진공관보다 Transistor식이 되면 훨씬 고속도까지도 계수가 쉽게 되고 장치 및 계수표시용소비전력도 개량되어가고 있다. 이러한것이 되므로서 높은 주파수측정, 짧은 시간측정은 물론이고 전기적인 진폭의 크기를 Analog to Digital 변환기로서 정밀도가 높은 계측을 가능하게 하고 특히 방사능 측정에 있어서 종래의것보다 더 고속화되므로서 방사능의 완전한 성질을 파악할 수 있을 것이다. 그것은 1Cure의 방사능이 3.7*$10^{10}$dps의 붕괴수를 갖고 있으나 현재는 약 2.8*$10^{7}$ cps정도의 계측이 가능할 따름이다. 따라서 계측속도를 더 향상시키므로서 강한 방사능계측도 가능하게 된다. 이러한 고속계수문제의 해결을 하기 위하여 Transistor회로로서 두가지면으로 추구되고 있다. 그 하나는 고속도용 Transistor자체의 개발이며 또하나는 회로적인 개량연구이다. 여기서는 후자에 관해서만 생각하고, 거기에 적합한 Transistor를 얻었을때의 설계기준과 기본적인 실험결과에 관해서 논하기로 한다.

  • PDF

고속 방전·충전 스위칭 전원차단회로 설계 제작 및 특성분석 (Implementation of crowbar circuit for high-speed discharge·charge switching and its characteristic analysis)

  • 이민웅;조성익;이남호;정상훈
    • 한국정보통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.885-892
    • /
    • 2017
  • 본 논문에서는 기존 전원차단회로의 공급전원 차단 복귀 시간 지연 문제를 해결하기 위하여 고속 방전 충전 스위칭 기능을 갖는 새로운 전원차단회로를 제안하였다. 제안된 전원차단회로는 공급전원 고속 차단 후 복귀(충전) 속도를 증가시키도록 설계함으로써 전자시스템의 방사선 노출 시간과 펄스 방사선이 지나간 후 정상동작하기 위한 시간을 줄였다. 하드웨어를 구현하기 전 방전 충전 시간의 시뮬레이션은 Cadence 사의 pspice tool을 이용하여 진행하였으며 소자레벨에서 DUT(Device Under Test) 보드를 제작하였다. 전원차단회로의 비교 측정은 24V용 인공위성 전자소자를 대상으로 수행되었다. 그 결과, 제안된 회로는 기존 회로에 비하여 방전속도 96.8%, 복귀속도 27.3% 향상으로 고속 기능이 구현됨을 확인하였다.

고속 부동소수점 근사연산용 로그변환 회로 (High Precision Logarithm Converters for Binary Floating Point Approximation Operations)

  • 문상국
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.809-811
    • /
    • 2010
  • 3차원 그래픽 응용이 가능한 소형 모바일 기기에서의 부동소수점 연산 처리는 전력소모가 많고 하드웨어 비용이 많이 들며 연산 해상도가 너무 정확한 연산보다는 적절한 해상도를 확보하되 하드웨어 자원을 적게 소모하고 전력소모가 낮을수록 바람직하다. 비용이 많이 소요되는 부동소수점 연산은 곱셈과 나눗셈이며, 로그 변환을 이용하면 곱셈과 나눗셈을 덧셈과 뺄셈으로 변환하여 고속 동작을 구현할 수 있으며, 이는 로그 함수값을 얼마나 실제값에 근사화 시킬 수 있는지에 따라 성능이 좌우된다. 본 연구에서는 이러한 고속 부동소수점 연산에 적용될 수 있는 로그변환 회로에 대한 동향을 조사하되, 설계 시 중요하게 고려해야 할 점과 로그변환 회로가 어떻게 근사화되고 적용될 수 있는지에 대하여 상세히 분석한다.

  • PDF

Telescopic 증폭기를 이용한 고속 LVDS I/O 인터페이스 설계 (Design of a High-Speed LVDS I/O Interface Using Telescopic Amplifier)

  • 유관우;김정범
    • 대한전자공학회논문지SD
    • /
    • 제44권6호
    • /
    • pp.89-93
    • /
    • 2007
  • 본 논문은 3.3V, $0.35{\mu}m$ CMOS 기술을 이용하여 I/O 인터페이스를 설계, 검증하였다. LVDS (low-voltage differential signaling)는 차동전송 방식과 저 전압의 스윙으로 저 전력 고속의 데이터를 전송할 수 있다. 본 논문은 기존의 차동증폭기나 감지 증폭기를 사용한 LVDS와 달리 telescopic 증폭기를 이용하여 2.3 Gbps의 빠른 전송속도를 갖는 LVDS 고속 인터페이스를 구현하였다. LVDS의 표준을 모두 충족하였고 25.5mW의 전력소모를 갖는다. 이 회로는 삼성 $0.35{\mu}m$ CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

고속 회로를 위한 비트 단위의 연산 최적화 (Optimal Bit-level Arithmetic Optimization for High-Speed Circuits)

  • 엄준형;김영태;김태환;여준기;홍성백
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2000년도 봄 학술발표논문집 Vol.27 No.1 (A)
    • /
    • pp.21-23
    • /
    • 2000
  • 고속 회로 합성에 있어서, Wallace 트리 스타일은 연산을 위한 가장 효율적인 수행방식의 하나로 인식되어 졌다. 그러나, 이러한 방법은 빠른 곱셈기의 수행이나 여러 가지 연산수행에 있어, 입력 시그널을 고려하지 않은 일반적인 구조로 수행되어졌다. 본 논문은 연산기에 있어서 이러한 제한점을 극복하는 문제를 다룬다. 우리는 캐리-세이브 방법을 덧셈, 뺄셈, 곱셈이 혼합되어 일T는 일반적인 연산 회로에 적용한다. 그 결과 효율적인 회로를 생성하며, 시그널들이 임의의 도달시간에 대해 회로의 도달시간을 최적화 한다. 또한, 우리는 최적 지연시간의 캐리-세이브 가산회로를 생성하는 효율적인 알고리즘을 제안하였다. 우리는 이러한 최적화 방법을 여러 고속 디지털 필터에 적용시켜 보았고 이는 기존의 비트 단위가 아닌 캐리-세이브 수행방법보다 5%에서 30%사이의 수행시간 향상을 가져왔다.

  • PDF

전기도금용 전원장치구동을 위한 DSP 탑재 제어보드의 개발 (Development of a DSP Control Board for Electroplating Power System)

  • 송호신;이대희;배종문;이오걸;노성채
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 하계학술대회 논문집 D
    • /
    • pp.2551-2553
    • /
    • 2000
  • 고속 신호처리 및 실시간 제어 분야에 적합한 제어성능을 발휘하기 위해서는 신호처리전용 마이크로프로세서인 DSP(Digital Signal Processor)를 이용한 제어용 보드가 널리 활용되고 있다. 본 연구를 통하여 전기도금용 전원장치의 고성능화를 위하여 DSP제어용 보드를 개발하였으며, 전체구성은 고속 신호처리를 위한 메인 마이크로프로세서로서 경제성과 응용범위가 넓은 TMS320C32 DSP CHIP, Wait없는 프로그램 및 데이터 처리를 위한 고속 SRAM, 외부 디지털 입출력을 위한 인터페이스 회로, 아나로그 입출력 회로 및 PC 혹은 다른 마이크로컴퓨터와의 통신을 위한 직렬 통신 회로 등으로 구성하였다. 개발된 DSP 보드는 시제품 제작을 완료하여 그 성능 및 신뢰성을 검증하였으며, 전기도금장치의 고성능 제어처리를 위하여 채용하여 상품화 개발을 완료하였다.

  • PDF