DOI QR코드

DOI QR Code

실리콘 산화막에서 저레벨누설전류 특성

The Characteristics of LLLC in Ultra Thin Silicon Oxides

  • 강창수 (유한대학교 전자정보과)
  • Kang, C.S. (Department of Electronic and Information Engineering, Yuhan University)
  • 투고 : 2013.04.22
  • 발행 : 2013.08.15

초록

본 논문은 금속 산화물 반도체의 산화막 두께, 채널 폭과 길이에 따른 실리콘 산화막의 신뢰성 특성을 연구하였다. 스트레스전류와 전이전류는 스트레스 전압에 의하여 발생된다. 스트레스 유기 누설전류는 스트레스 전압 인가 동안과 인가 후의 실리콘 산화막에 나타난다. 이때 저레벨 스트레스 전압에 의한 저레벨 누설전류는 저전압 인가 동안과 인가 후의 얇은 실리콘 산화막에서 발생한다. 저레벨 누설전류는 각각 스트레스 바이어스 조건에 따라 스트레스전류와 전이전류를 측정하였다. 스트레스 채널전류는 일정한 게이트 전압이 인가동안 측정하였고 전이 채널전류는 일정한 게이트 전압을 인가한 후에 측정하였다. 본 연구는 소자의 구동 동작 신뢰성을 위하여 저레벨 스트레스 바이어스 전압에 의한 스트레스 전류와 전이전류가 발생되어 이러한 저레벨 누설전류를 조사하였다.

In this paper, MOS-Capacitor and MOSFET devices with a Low Level Leakage Current of oxide thickness, channel width and length respectively were to investigate the reliability characterizations mechanism of ultra thin gate oxide films. These stress induced leakage current means leakage current caused by stress voltage. The low level leakage current in stress and transient current of thin silicon oxide films during and after low voltage has been studied from strss bias condition respectively. The stress channel currents through an oxide measured during application of constant gate voltage and the transient channel currents through the oxide measured after application of constant gate voltage. The study have been the determination of the physical processes taking place in the oxides during the low level leakage current in stress and transient current by stress bias and the use of the knowledge of the physical processes for driving operation reliability.

키워드

참고문헌

  1. C. S. Kang, D. J. Dumin, "The Search for Cathode and Anode Traps in High Voltage Stressed Silicon Oxides", Journal of Elect. Society, Vol. 145, No. 4, pp. 1292-1296, 1998 https://doi.org/10.1149/1.1838453
  2. J.C. Jackson, D.J. Dumin, "Electric Breakdowns and Breakdown Mechanisms in Ultrathin Silicon Oxides", Microelectronics Reliability, Vol. 39, pp. 171-179, 1999 https://doi.org/10.1016/S0026-2714(98)00236-4
  3. Borkar, Ajay, Gaikwad, Snehal, "Leaky Deep Submicrometer Transistor Mechanism and It's Analytical Estimation", Advances in Computational Sciences & Technology, Vol. 4, pp. 239-242, 2011
  4. Suñe, Jordi, Jimenez, David Miranda, Enrique, "Breakdown Modes and Breakdown Statistics of Ultrathin SiO Gate Oxides", International Journal of High Speed Electronics & Systems, Vol. 11, Issue 3, pp. 789-848, 2011
  5. Samantaray, Malay M., Gurav, Abhijit, Dickey, Elizabeth C., Randall, Clive A., Ching W.Y., "Electrode Defects in Multilayer Capacitors Part II : Finite Element Analysis of Local Field Enhancement and Leakage Current in Three Dimensional Microstructures", Journal of the American Ceramic Society, Vol. 95, pp. 264-268, 2012 https://doi.org/10.1111/j.1551-2916.2011.04768.x