DOI QR코드

DOI QR Code

언더필 재료를 사용하는 Cu/Low-K 플립 칩 패키지 공정에서 신뢰성 향상 연구

Reliability Improvement of Cu/Low K Flip-chip Packaging Using Underfill Materials

  • 투고 : 2011.07.25
  • 심사 : 2011.12.12
  • 발행 : 2011.12.30

초록

현대 전자 산업에서Cu/Low-K공정의 도입을 통해 반도체 칩의 소형화 및 전기적 성능 향상이 가능해졌으나, Cu/Low-K는 기존의 반도체 제조 공정에 사용된 물질에 비해 물리적으로 매우 취약해진 단점을 가지고 있어 칩 제조 공정 과 패키지 공정에서 많은 문제를 유발하고 있다. 특히, 온도 사이클 후, Cu 층과 Low-K 유전층 사이의 박리현상은 주요 불량 현상의 하나이다. Cu/Low-K층은 플립 칩 패드의 상부에 위치하기 때문에 플립 칩이 받는 스트레스가 직접적으로 Cu/Low-K층에 영향을 주고 있다. 이런 문제를 해결하기 위한 언더필 공정이나 언더필 물질의 개선이 필요하게 되었고 특히, 플립 칩에 대한 스트레스를 줄이고 솔더 범프를 보호하기 위한 언더필의 선택이 중요하게 되었다. 90 nm Cu/Low-K 플립 칩 패키지의 온도 사이클 후 발생한 박리 문제를 적합한 언더필 선택을 통해 해결하였다.

The size reduction of the semiconductor chip and the improvement of the electrical performance have been enabled through the introduction of the Cu/Low-K process in modern electronic industries. However, Cu/Low-K has a disadvantage of the physical properties that is weaker than materials used for existing semiconductor manufacture process. It causes many problems in chip manufacturing and package processes. Especially, the delamination between the Cu layer and the low-K dielectric layer is a main defect after the temperature cycles. Since the Cu/Low-K layer is located on the top of the pad of the flip chip, the stress on the flip chip affects the Cu/Low-K layer directly. Therefore, it is needed to improve the underfill process or materials. Especially, it becomes very important to select the underfill to decrease the stress at the flip-chip and to protect the solder bump. We have solved the delamination problem in a 90 nm Cu/Low-K flip-chip package after the temperature cycle by selecting an appropriate underfill.

키워드

참고문헌

  1. L. L. Mercado, C. Goldberg, S. -M. Kuo, T. -Y. Lee and S. K. Pozder, "Analysis of Flip-Chip Packaging Challenges on Copper/Low-K Interconnects", IEEE Trans. Device Mat. Reliab., 3(4), 111 (2003). https://doi.org/10.1109/TDMR.2003.821541
  2. K. Buchanan, "The Evolution of Interconnect Technology for Silicon Integrated Circuitry", Proc. 2002 GaAs MANTECH Conference, San Diego, CS ManTech Media (2002).
  3. N. Kao, J. Y. Lai, Y. P. Wang and C. S. Hsiao, "Underfill Assessments and Validations for Low-K FCBGA", Proc. International Microsystems, Packaging, Assembly Confer-ence (IMPACT), Taipei, 1, IEEE CPMT (2006).
  4. Semiconductor Industry Association, International Technology Roadmap for Semiconductor (ITRS) (2001).
  5. W. G. M. V. D. Hoek, "45nm Node Integration of Low-K and ULK Porous Dielectrics", Solid State Technology, 48(11) (2005).
  6. Semiconductor Industry Association, International Technology Roadmap for Semiconductor (ITRS) (2007).
  7. B. -I. Noh, J. -B. Lee and S. -B. Jung, "Characteristic of Underfill with Various Epoxy Resin(in Kor.)", J. Microelectron. Packag. Soc.,13(3), 39 (2006).
  8. C. -H. Yu and K. -S. Kim, "Thermal Cycling Analysis of Flip- Chip BGA Solder Joints(in Kor.)", J. Microelectron. Packag. Soc., 10(1), 45 (2003).
  9. W. H. Lee, D. S. Jiag, Y. P. Wand and C. S. Hasio, "Underfill Selection Strategy For Low K, High Lead/Lead-free Flip-chip Application", Proc. International Microsystems, Packaging, Assembly Conference (IMPACT), Taipei, 338, IEEE CPMT (2007).
  10. L. T. Manzione, Plastic packaging of Microelectronic Devices, Van Nostrand Reinhold, New York (1990).
  11. J. H. Lau and S. -W. R. Lee, "Effects of Build-Up Printed Circuit Board Thickness on the Solder Joint Reliability of a Wafer Level Chip Scale Package (WLCSP)", IEEE Trans. Comp. Packag. Technol., 25(1), 3 (2002). https://doi.org/10.1109/6144.991169