DOI QR코드

DOI QR Code

Fractional 스퍼 감쇄 위상/주파수검출기를 이용한 fractional-N 주파수 합성기

A Fractional-N Phase Locked Loop with Multiple Phase Frequency Detector

  • 투고 : 2011.08.10
  • 심사 : 2011.09.22
  • 발행 : 2011.11.30

초록

본 논문에서는 다중 위상주파수검출기를 사용하여 fractional 스퍼를 줄이는 주파수 합성기를 제안하였다. 기존의 fractional-N 위상고정루프에서 발생하는 스퍼를 줄여주는 구조의 위상주파수 검출기를 사용하여 fractional-N 위상고정루프에서 fractional 스퍼를 억제할 수 있는 주파수 합성기를 설계하였다. 제안된 구조는 두 가지의 에지 검출 방식을 갖는 새로운 구조의 위상주파수검출기를 사용하여 위상주파수검출기의 출력 신호의 최대 폭을 제한하여 fractional 스퍼의 크기를 줄이도록 하였다. 제안된 주파수 합성기는 $0.35{\mu}m$ CMOS 공정 파라미터들을 사용하여 HSPICE로 시뮬레이션 하였다. 시뮬레이션의 결과는 제안된 형태의 주파수 합성기는 빠른 위상고정시간을 가지고 fractional 스퍼를 감소시킬 수 있음을 보여준다.

In this paper, we propose the low fractional spur phase-locked loop(PLL) with multiple phase-frequency detector(PFD). The fractional spurs are suppressed by using a new PFD. The new PFD architecture with two different edge detection methods is used to suppress the fractional spur by limiting a maximum width of the output signals of PFD. The proposed PLL was simulated by HSPICE using a 0.35m CMOS parameters. The simulation results show that the proposed PLL is able to suppress fractional spurs with fast locking.

키워드

참고문헌

  1. Rizkalla, M. E., Gundrum, H. and Michel, H., "Design of a fractional phase locked-loop frequency synthesizer using a Motorola based microcontroller," Science, Measurement and Technology, IEE Proceedings-Volume 138, Issue 6,295 - 299 , Nov 1991.
  2. T. A. D. Riley, M. A. Copeland, and T. A. Kwasniewski, "Delta-sigma modulation in fractional-N frequency synthesis," IEEE J, Solid-State Circuits, vol. 28, pp. 553-559, May, 1993. https://doi.org/10.1109/4.229400
  3. H-U Jian, Zhiwei Xu Y-C Wu and M-C Frank Chang, "A fractional-N PLL for multiband(0.8-6GHz) communications using binary-weighted D/A differentiation and offset-frequency ${\Delta}{\Sigma}$ modulator," IEEE J. Solid-State Circuits, vol. 45, no. 4, pp. 768-780, April. 2010. https://doi.org/10.1109/JSSC.2010.2040232
  4. Yi-Da Wu, Chang-Ming Lai, C-C Lee and Po-Chiun Huang, "A Quantization error minimization method using DDS-DAC for wideband fractional-N frequency synthesizer," IEEE J. Solid-State Circuits, vol. 45, no. 11, pp. 2283-2291, Nov. 2010.
  5. J. Lee and B. Kim, "A low-noise fast lock phase-locked loop with adaptive bandwidth control," IEEE J. Solid-State Circuits, vol. 35, no. 8, pp. 1137-1145, Aug. 2000. https://doi.org/10.1109/4.859502