DOI QR코드

DOI QR Code

고성능 디스플레이 변환기의 FPGA 설계

FPGA Design of High-performance Display Converter

  • 투고 : 2010.04.01
  • 심사 : 2010.05.12
  • 발행 : 2010.08.31

초록

본 논문에서는 4개의 기능 블록들로 구성된 디스플레이 변환기의 구조를 제안하였다. 디스플레이 변환기의 4개의 기능 블록들은 각각 color space converter, de-interlacer, video display scaler, gamma corrector 등이다. 제안한 구조들은 실제 하드웨어로 구현한 후 정확한 동작을 검증하였다. 구현된 디스플레이 변환기는 Altera 사의 Stratix 디바이스에서 7,629개의 LUT, 6,800개의 Logic Register를 사용하였고, 최대 270 MHz에서 동작이 가능하였다.

In this paper, we propose the hardware architecture of a display converter which is consisted of four functional blocks. The four functional blocks consists of a set of color space converter, de-interacer, video display scaler, and gamma corrector. After the proposed architecture was implemented into hardware, we verified that it operated exactly. The designed hardware has 7,629 LUT and 6,800 Logic Register in Stratix device of Altera and operates in 270 MHz clock frequency.

키워드

참고문헌

  1. 정부연, "전세계 SoC 시장 전망", 정보통신정책, 제 17 권, 5 호, pp. 18-22, 2005.
  2. 김시환, "멀티 디스플레이 장치", 국내 특허 2001-54462, 2001.
  3. De Man, H., "System-on-chip design: impact on education and research", Design Test of Computers, IEEE, Vol. 16, pp. 11-19, 1999. https://doi.org/10.1109/54.785820
  4. Nava, M. D. et al., "An open platform for developing multiprocessor SoCs", Computer, Vol. 38, pp. 60-67, 2005.
  5. Jee-Hwan Ryu et al., "Sampled-and continuous-time passivity and stability of virtual environments", Vol. 20, pp. 772-776, 2004. https://doi.org/10.1109/TRO.2004.829453
  6. Bindal, A. et al., "An undergraduate system-on-chip (SoC) course for computer engineering students", IEEE Transactions on Education, Vol. 48, pp. 279-289, 2005. https://doi.org/10.1109/TE.2004.842911
  7. ARM Developer Suite - Version 1.0: Tools Guide, ARM, 1999.
  8. A. Tanenbaum and M. Steen, 2002, Distributed Systems Principles and Paradigms, Prentice Hall.