DOI QR코드

DOI QR Code

Characteristics of Si Floating Gate Nonvolatile Memory Based on Schottky Barrier Tunneling Transistor

쇼트키 장벽 관통 트랜지스터 구조를 적용한 실리콘 나노점 부유 게이트 비휘발성 메모리 특성

  • Son, Dae-Ho (Department of Nano Science and Technology, University of Seoul) ;
  • Kim, Eun-Kyeom (Department of Nano Engineering, University of Seoul) ;
  • Kim, Jeong-Ho (Department of Nano Science and Technology, University of Seoul) ;
  • Lee, Kyung-Su (Department of Nano Science and Technology, University of Seoul) ;
  • Yim, Tae-Kyung (Department of Nano Science and Technology, University of Seoul) ;
  • An, Seung-Man (Department of Nano Science and Technology, University of Seoul) ;
  • Won, Sung-Hwan (Department of Nano Science and Technology, University of Seoul) ;
  • Sok, Jung-Hyun (Department of Nano Science and Technology, University of Seoul) ;
  • Hong, Wan-Shick (Department of Nano Science and Technology, University of Seoul) ;
  • Kim, Tae-You (IT Fusion Department, Electronice and Telecommunications Research Institute) ;
  • Jang, Moon-Gyu (IT Fusion Department, Electronice and Telecommunications Research Institute) ;
  • Park, Kyoung-Wan (Department of Nano Science and Technology, University of Seoul)
  • 손대호 (서울시립대학교 나노과학기술학과) ;
  • 김은겸 (서울시립대학교 나노공학과) ;
  • 김정호 (서울시립대학교 나노과학기술학과) ;
  • 이경수 (서울시립대학교 나노과학기술학과) ;
  • 임태경 (서울시립대학교 나노과학기술학과) ;
  • 안승만 (서울시립대학교 나노과학기술학과) ;
  • 원성환 (서울시립대학교 나노과학기술학과) ;
  • 석중현 (서울시립대학교 나노과학기술학과) ;
  • 홍완식 (서울시립대학교 나노과학기술학과) ;
  • 김태엽 (한국전자통신연구원 IT융합기술연구소) ;
  • 장문규 (한국전자통신연구원 IT융합기술연구소) ;
  • 박경완 (서울시립대학교 나노과학기술학과)
  • Published : 2009.07.30

Abstract

We fabricated a Si nano floating gate memory with Schottky barrier tunneling transistor structure. The device was consisted of Schottky barriers of Er-silicide at source/drain and Si nanoclusters in the gate stack formed by LPCVD-digital gas feeding method. Transistor operations due to the Schottky barrier tunneling were observed under small gate bias < 2V. The nonvolatile memory properties were investigated by measuring the threshold voltage shift along the gate bias voltage and time. We obtained the 10/50 mseconds for write/erase times and the memory window of $\sim5V$ under ${\pm}20\;V$ write/erase voltages. However, the memory window decreased to 0.4V after 104seconds, which was attributed to the Er-related defects in the tunneling oxide layer. Good write/erase endurance was maintained until $10^3$ write/erase times. However, the threshold voltages moved upward, and the memory window became small after more write/erase operations. Defects in the LPCVD control oxide were discussed for the endurance results. The experimental results point to the possibility of a Si nano floating gate memory with Schottky barrier tunneling transistor structure for Si nanoscale nonvolatile memory device.

쇼트키 장벽 관통 트랜지스터에 실리콘 나노점을 부유 게이트로 사용하는 비휘발성 메모리 소자를 제작하였다. 소스/드레인 영역에 어븀 실리사이드를 형성하여 쇼트키 장벽을 생성하였으며, 디지털 가스 주입의 저압 화학 기상 증착법으로 실리콘 나노점을 형성하여 부유 게이트로 이용하였다. 쇼트키 장벽 관통 트랜지스터의 동작 상태를 확인하였으며, 게이트 전압의 크기 및 걸어준 시간에 따른 트랜지스터의 문턱전압의 이동을 관찰함으로써 비휘발성 메모리 특성을 측정하였다. 초기 ${\pm}20\;V$의 쓰기/지우기 동작에 따른 메모리 창의 크기는 ${\sim}5\;V$ 이었으며, 나노점에 충분한 전하 충전을 위한 동작 시간은 10/50 msec 이었다. 그러나 메모리 창의 크기는 일정 시간이 지난 후에 0.4 V로 감소하였다. 이러한 메모리 창의 감소 원인을 어븀 확산에 따른 결과로 설명하였다. 본 메모리 소자는 비교적 안정한 쓰기/지우기 내구성을 보여주었으나, 지속적인 쓰기/지우기 동작에 따라 수 V의 문턱전압 이동과 메모리 창의 감소를 보여주었다. 본 실험 결과를 가지고 실리콘 나노점 부유게이트가 쇼트키 장벽 트랜지스터 구조에 접목 가능하여 초미세 비휘발성 메모리 소자로 개발 가능함을 확인하였다.

Keywords

References

  1. R. F. Steimle, M. Sadd, R. Muralidhar, R. Rao, B. Hradsky, S. Straub, and B. E. White Jr, IEEE Transactions On Nanotechnology 2, 335 (2003) https://doi.org/10.1109/TNANO.2003.820817
  2. J. J. Lee and D.-L. Kwong, IEEE Transactions On Electron Devices 52, 507 (2005) https://doi.org/10.1109/TED.2005.844793
  3. C. Lee, T.-H. Hou, and E. Kan, IEEE Transactions On Electron Devices 52, 2697 (2005) https://doi.org/10.1109/TED.2005.859615
  4. E.-S. Hasaneen, E. Heller, R. Bansal, W. Huang, and F. Jain, Solid-State Electronics 48, 2055 (2004) https://doi.org/10.1016/j.sse.2004.05.073
  5. J. De Blauwe, IEEE Transactions On Nanotechnology 1, 72 (2002) https://doi.org/10.1109/TNANO.2002.1005428
  6. A. Thean and J. P. Leburton, IEEE Potentials 21, 35 (2002) https://doi.org/10.1109/45.985327
  7. T. Lutz, M. Specht, L. Risch, C. Friederich, L. Dreeskornfeld, J. Kretz, W. Weber, and W. Rosner, Microelectronic Engineering 84, 1578 (2007) https://doi.org/10.1016/j.mee.2007.01.255
  8. K. K. Likharev, Applied Physics Letter 73, 2137 (1998) https://doi.org/10.1063/1.122402
  9. M. Jang, Y. Kim, J. Shin, S. Lee, and K. Park, Applied Physics Letter 84, 741 (2004) https://doi.org/10.1063/1.1645665
  10. C. Park, K. Kim, E. Kim, J. Sok, K. Park, and M. Hanb, Materials Science and Engineering B 140, 103 (2007) https://doi.org/10.1016/j.mseb.2007.04.009
  11. M. Jang, S. Lee, and K. Park, IEEE Transactions On Nanotechnology 2, 205 (2003) https://doi.org/10.1109/TNANO.2003.820801
  12. S. Zhu, J. Chen, M.-F. Li, S. J. Lee, J Singh, C. X. Zhu, A. Du, C. H. Tung, A Chin, and D. L. Kwong, IEEE Electron Devices Letters 25, 565 (2004) https://doi.org/10.1109/LED.2004.831582
  13. M. Jang, Y. Kim, M. Jeon, C. Choi, B. Park, and S. Lee, Japanese Journal of Applied Physics 45, 730 (2006) https://doi.org/10.1143/JJAP.45.730
  14. E. Kim, K. Kim, D. Son, J. Kim, S. Won, W.-S. Hong, J. Sok, and K. Park, Microelectronic Engineering 85, 2370 (2008) https://doi.org/10.1016/j.mee.2008.09.041
  15. S. Lombardo, B. D. Salvo, C. Gerardi, and T. Baron, Microelectronic Engineering 72, 388 (2004) https://doi.org/10.1016/j.mee.2004.01.020

Cited by

  1. Characteristics of Si Floating Gate Nonvolatile Memory Based on Schottky Barrier Tunneling Transistor vol.18, pp.4, 2009, https://doi.org/10.5757/JKVS.2009.18.4.302
  2. Colossal Resistivity Change of Polycrystalline NiO Thin Film Deposited by RF Magnetron Sputtering vol.19, pp.6, 2010, https://doi.org/10.5757/JKVS.2010.19.6.475