Design and Development of VDL Mode-2 D8PSK Modem

VDL Mode-2 D8PSK 모뎀 설계 및 개발

  • 김종만 ((주)파인텔레콤 연구 2팀) ;
  • 최승덕 ((주)파인텔레콤 연구 2팀) ;
  • 은창수 (충남대학교 전기정보통신공학부)
  • Published : 2009.11.30

Abstract

We present a structure and design method of the D8PSK modem compatible with the VDL mode-2 standard and performance test results of the developed modem. In VDL mode-2, the raised cosine filter is used only in the transmitter and a general low pass filter is used in the receiver. Consequently, we can not achieve ISI reduction but can have better spectrum characteristics. Although there is 1~2 dB performance degradation with an un-matched filter compared to that with a matched filter, it is more important to minimize adjacent channel interference in narrow band communications. The transmit signal is generated digitally to avoid the problems(I/Q imbalance and DC offset etc.) of analog modulators. In addition the digital down converter using digital IF sampling technique is adopted for the receiver. This paper contains the overall configuration, design method and simulation results based in part on the previously proposed structures and algorithms. It is confirmed that the modem transmits and receives messages successfully at a speed of max. 870 km/h over ranges of up to 310 km through the ground and in-flight communication tests.

본 논문에서는 VDL 모드-2 규격을 따르는 송신기와 수신기의 구조 및 설계방법 그리고 개발한 모뎀의 성능시험 결과에 대해 기술한다. VDL 모드-2에서 송신기 필터는 올림 코사인 필터를 사용하고 수신기에서는 일반 저역 통과 필터(LPF)를 사용(비 정합필터)하기 때문에 ISI 경감 효과는 없으나 스펙트럼 특성은 더 좋다. 이는 정합필터를 적용했을 경우보다 1~2 dB 정도의 BER 성능은 저하되나 협 대역 통신에서 이웃 채널에 간섭을 최소화하는 것이 더 중요하기 때문이다. 송신기에서 변조신호 생성 시 발생되는 아날로그 방식의 단점(I/Q 이득 불균형, DC 오프셋 등)을 최소화하기 위해 디지털 방식으로 생성하였으며 수신기도 디지털 IF 샘플링 기법을 통하여 디지털 하향변환기를 적용하였다. 본 논문은 기 제안된 일부 구조 및 알고리듬을 포함하며 모뎀 구성에 필요한 전반적인 구조와 설계 방법 그리고 모의실험 결과가 추가되었다. 개발된 모뎀은 VDR 장비에 통합되어 각종 기능 실험과 환경시험을 거친 후 지상통신시험을 실시하였고 비행통신시험결과 시속 870 km/h로 310 km까지 메시지 송수신이 정상적으로 이루어짐을 확인하였다.

Keywords

References

  1. ICAO, 'VHF air-ground digital link (VDL)', International Standards and Recommended Practices, Annex 10, Volume III, Part I, Chap. 6, 2000
  2. Honeywell, 'VHF Digital Link (VDL) Primer', http://www.honeywellcommnav.com/documents/technical/vhf_primer.pdf
  3. IATA, 'VHF Digital Link Mode 2', http://www.iata.org/NR/rdonlyres/4F42598A-951F-4FC3-A419-E160E0FD961F/0/VLD_Modes2.pdf
  4. RTCA, 'Signal-in-space minimum aviation system performance standards for advanced VHF digital data communications including compatibility with digital voice techniques', RTCA D0-244A, Chap 3.0, 2000
  5. 김종만 외, 'VDL Mode-2 송.수신기 성능분석 및 협대역 디지털 변조신호 생성', 한국항행학회 논문지 11권 1호, pp.9-16. 2007
  6. 김종만 외, 'VDL Mode-2에 적용 가능한 버스트모드 심벌 타이밍 복원기', 한국항행학회 논문지 13권 3호, pp.337-343. 2009
  7. 김종만 외, 'VDL Mode-2를 위한 버스트 모드AGC 루프 및 프리앰블 검출기', 한국통신학회 논문지 Vol.34. 7호, pp.706-714. 2009
  8. Product Specification, '1 GSPS Quadrature Digital Upconverter with 18-Bit IQ Data Path and 14-Bit DAC', Analog Devices, 2007
  9. Product Specification, 'AD6620, 67 MSPS Digital Receive Signal Processor', Analog Devices, 2001
  10. F.M.Gardner, 'A BPSK/QPSK timing-error detector for sampled receivers', IEEE Trans. Commun., Vol. COM-34, pp.423-429, May, 1986
  11. W.G. Cowley and L.P. Sabel, 'The performance of two symbol timing recovery algorithms for PSK demodulators', IEEE Trans. Commun., vol. 42, pp. 2345-2355, June 1994 https://doi.org/10.1109/26.293686
  12. N. Sheikholeslami and P. Kabal, 'Generalized Raised-Cosine Filters', in IEEE Trans. Vol.47, No.7, pp.993, July., 1999 https://doi.org/10.1109/26.774849
  13. Product Specification, 'AHA4012B, 1.5M Bytes/sec Reed-Solomon Error Correction Device', Comtech
  14. Product Specification, 'CORDIC v3.0', Xilinx, DS249, April, 28, 2005
  15. RTCA DO-160D, 'Environmental Conditions and Test Procedures for Airborne Equipment', 1997
  16. J.W. Bae, H.K. Kim, et al, 'Development of prototype VDL Mode 2 system in Korea', Integrated Communications, Navigation and Surveillance Conference, 2009. ICNS. 13-15 May, 2009 https://doi.org/10.1109/ICNSURV.2009.5172842