An Area-Efficient DC-DC Converter with Poly-Si TFT for System-On-Glass

System-On-Glass를 위한 Poly-Si TFT 소 면적 DC-DC 변환회로

  • Lee Kyun-Lyeol (Div. Electrical and Computer Eng., Hanyang Univ.) ;
  • Kim Dae-June (Div. Electrical and Computer Eng., Hanyang Univ.) ;
  • Yoo Changsik (Div. Electrical and Computer Eng., Hanyang Univ.)
  • 이균렬 (한양대학교 전자전기컴퓨터공학부) ;
  • 김대준 (한양대학교 전자전기컴퓨터공학부) ;
  • 유창식 (한양대학교 전자전기컴퓨터공학부)
  • Published : 2005.02.01

Abstract

An area-efficient DC-DC voltage up-converter in a poly-Si TFT technology for system-on-glass is described which provides low-ripple output. The voltage up-converter is composed of charge-pumping circuit, comparator with threshold voltage mismatch compensation, oscillator, buffer, and delay circuit for multi-phase clock generation. The low ripple output is obtained by multi-phase clocking without increasing neither clock frequency nor filtering capacitor The measurement results have shown that the ripple on the output voltage with 4-phase clocking is 123mV, while Dickson and conventional cross-coupled charge pump has 590mV and 215mV voltage ripple, respectively, for $Rout=100k\Omega$, Cout-100pF, and fclk=1MHz. The filtering capacitor required for 50mV ripple voltage is 1029pF and 575pF for Dickson and conventional cross-coupled structure, for Iout=100uA, and fclk=1MHz, while the proposed multi-phase clocking DC-DC converter with 4-phase and 6-phase clocking requires only 290pF and 157pF, respectively. The efficiency of conventional and the multi-phase clocking DC-DC converter with 4-phase clocking is $65.7\%\;and\;65.3\%$, respectively, while Dickson charge pump has $59\%$ efficiency.

System-on-glass를 위해 poly-Si TFT로 면적이 작으면서도 리플전압을 최소화한 DC-DC 전압 변환회로를 개발하였다. 전압 변환회로는 전하 펌핑 회로, 문턱전압 변화를 보상한 비교기, 오실레이터, 버퍼, 다중 위상 클럭을 만들기 위한 지연 회로로 구성된다. 제안한 다중 위상 클럭킹을 적용함으로써 클럭 주파수 또는 필터링 캐패시터의 증가 없이도 낮은 출력 리플전압을 얻음으로써 DC-DC 변환기의 면적을 최소화 하였다. 제안한 DC-DC 변환회로를 제작하여 측정한 결과 $R_{out}=100k\Omega,\;C_{out}=100pF$, 그리고 $f_{clk}=1MHz$에서 Dickson 구조와 기존의 cross-coupled 구조에서의 리플전압은 각각 590mv와 215mv인 반면 4-위상 클럭킹을 적용한 구조에서는 123mV이다. 그리고 50mV의 리플전압을 가지기 위해 필요한 필터링 캐패시터의 크기는 $I_{out}=100uA$$f_{clk}=1MHz$에서 Dickson 구조와 기존의 cross-coupled 구조에서는 각각 1029pF와 575pF인 반면 4-위상과 6-위상 클럭킹을 적용한 구조에서는 단지 290pF와 157pF만이 각각 요구된다. 구조별 효율로는 Dickson 구조의 전하 펌프에서는 $59\%$, 기존의 cross-coupled 구조와 본 논문에서 제안한 4-위상을 적용한 cross-coupled 구조의 전하 펌프에서는 $65.7\%$$65.3\%$의 효율을 각각 가진다.

Keywords

References

  1. 유창식, 김대준, 이균렬, 'System-on-Glass를 위한 poly-Si TFT 아날로그 회로', 한국정보디스플레이학회지, 제 5권, 제 1호, 2004년 2월
  2. John F. Dickson, 'On-Chip High-Voltage Generation in MNOS Integrated Circuits Using an Improved Voltage Multiplier Technique', IEEE Journal of solid-state circuits, VOL. SC-11, NO. 3, June 1976 https://doi.org/10.1109/JSSC.1976.1050739
  3. Pierre Favrat, et al., 'A High-Efficiency CMOS Voltage Doubler', IEEE Journal of Solid-State circuits, VOL. 33, No. 3, March 1998 https://doi.org/10.1109/4.661206
  4. Toru Tanzawa and Shigeru Atsumi, 'Optimization of Word-Line Booster Circuits for Low-Voltage Flash Memories', IEEE Journal of Solid-State Circuits, VOL. 34, No. 8. August 1999 https://doi.org/10.1109/4.777107
  5. R. Jacob Baker, Harry W. Li, and David E. Boyce, 'CMOS Circuit Design, Layout, and Simulation', IEEE Press, pp. 685-703, 1998
  6. M. Bazes, 'Two Novel Fully Complementary Self-Biased CMOS Differential Amplifiers', IEEE Journal of solid-state Circuits, Vol. 26, No. 2, pp. 165-168, February 1991 https://doi.org/10.1109/4.68134