• 제목/요약/키워드: spice

검색결과 742건 처리시간 0.026초

IT제조분야에서 공통적으로 사용 가능한 필수 메트릭스 도출 - Case Study (An Case Study on Essential Software Metrics for Information Technology Manufacturing Industry)

  • 권영우;이은석
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2005년도 가을 학술발표논문집 Vol.32 No.2 (2)
    • /
    • pp.508-510
    • /
    • 2005
  • 국내의 IT제조업체들은 자사제품 및 생산설비에 들어가는 소프트웨어 품질과 개발업무 능력에 대한 객관적인 검증 및 평가가 필요하다는 판단 하에 CMM및 SPICE의 등급인증 획득에 큰 관심을 기울이고 있으며, 특히 소프트웨어 프로젝트에 대한 정량적 평가방법을 통해 궁극적인 목표인 경영효과 창출로 이끌기 위한 노력을 경주하고 있다. 본 논문은 SPICE를 이미 꾸준히 적용하고 있는 국내 IT제조업체를 조사하여 소프트웨어 품질을 정량적으로 평가하기 위해 반드시 적용되야 하는 필수 메트릭스(Metrics)를 도출하고 이를 프로세스에 적용하는 방안을 제시하였다.

  • PDF

제주향토음식 메뉴특성에 관한 연구 (A Study on Cooking Characteristics of Cheju′s Local Food)

  • 오혁수
    • 한국조리학회지
    • /
    • 제5권1호
    • /
    • pp.131-148
    • /
    • 1999
  • Cheju's local foods are various but Island being geographically surrounded by water, sea-foods play a greater part in the diet that is quite different from the mainland Most of dishes are prepared from local foods and the marine products. That traditional food that have been developed through the lifestyle are now becoming the great interest to both foreign and domestic guests. In this research, we have concluded that developing a cheju's traditional food manu and local manu cooking method. 1. Improvement of cooking method. - development of cheju's traditional Food material and spice. 2. Use not raw fish - boiling, grilling, frying 3. Improvement of cheju's local Food's name. 4. Use the only Boneless fish. 5. taste reformation of Fermentation Food - Masking the TMA etc. 6. Use the many Spice in local food.

  • PDF

고속 GaAs 집적논리 Gate 회로 연구 (A Study on the High-Speed GaAs IC Logic Gates)

  • 이형재;이대영
    • 한국통신학회논문지
    • /
    • 제12권3호
    • /
    • pp.292-297
    • /
    • 1987
  • 선진국에서 硏究 開發하고 있는 各種 高速 GaAs 集積論理 gate 回路의 調査, SPICE 分析 硏究結果 動作特性 回路集積度 有用性 動作條件 製造技術의 制限 및 應用等에 대한 比較値를 얻었다. 우리나라에서 政策硏究課題로 되어 있는 高速 GaAs IC's 硏究開發에 본 論文이 참고가 될 것으로 사료된다.

  • PDF

RF MOSFET IC 설계를 위한 수정된 SPICE BISM3v3 모델 (Modified SPICE BSIM3v3 Model for RF MOSFET IC Design)

  • 김종혁;이성현;김영욱
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.545-546
    • /
    • 2006
  • The improved model that external capacitances are connected to a conventional BSIM3v3 RF Macro model with Rg and Rsub is developed in this paper. The extracted external capacitances and resistances are modeled by scalable fitting equations. The modeled S-parameters of $0.13{\mu}m$ NMOSFET agree well with measured ones from 10MHz to 10GHz, verifying the accuracy of the improved model.

  • PDF

Design of a High-Dimensional Discrete-Time Chaos Circuit with Array Structure

  • Eguchi, Kei;Ueno, Fumio;Tabata, Toru;Zhu, Hongbing;Maruyama, Yuuki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -1
    • /
    • pp.211-214
    • /
    • 2000
  • In this paper, a discrete-time S-dimensional chaos circuit (S = 1,2,3,4,...) with array structure is proposed. By employing array structure which consists of 1-dimensional chaos circuits, the proposed circuit can achieve long working-life. This feature is favorable to exploit as a building block of chaos application systems to get into home electric appliances. Further more, the proposed circuit synthesized using switched-current (SI) techniques is suitable for integration. Concerning the proposed circuit, SPICE simulations are performed. SPICE simulations showed that the proposed circuit can generate the chaotic signals in spite of the fault of the building blocks of the proposed circuit. The proposed circuit is integrable by a standard BiCMOS technology.

  • PDF

풀브리지 인버터를 사용한 고압 나트륨램프용 타려식 전자식 안정기 설계 (A Design of External-Exciting Electronic Ballast for High Pressure Sodium Lamp Using Full-Bridge Inverter)

  • 이용후;이진우;최종문
    • 조명전기설비학회논문지
    • /
    • 제15권4호
    • /
    • pp.7-13
    • /
    • 2001
  • 본 논문에서는 풀브리지 인버터를 사용한 100[W] 고압 나트륨램프용 타려식 전자식 안정기를 설계하였다. L-C 병렬 풀브리지 회로에 대한 P-SPICE 시뮬레이션도 수행하였다 제안된 등가 L-C 병렬공진 탱크 회로에서의 인덕터와 커패시터의 값을 이론적으로 계산하였다. 그리고 계산 결과를 검증하기 위하여 설계에 따른 전자식 안정기를 제작하였다. 실측한 안정기의 제반 특성은 시뮬레이션 결과와 대단히 유사하였다.

  • PDF

LED 구동 IC를 위한 레벨 시프터 방식의 전하펌프 회로 설계 (Design of a Charge Pump Circuit Using Level Shifter for LED Driver IC)

  • 박원경;박용수;송한정
    • 한국전기전자재료학회논문지
    • /
    • 제26권1호
    • /
    • pp.13-17
    • /
    • 2013
  • In this paper, we designed a charge pump circuit using level shifter for LED driver IC. The designed circuit makes the 15 V output voltage from the 5 V input in condition of 50 kHz switching frequency. The prototype chip which include the proposed charge pump circuit and its several internal sub-blocks such as oscillator, level shifter was fabricated using a 0.35 um 20 V BCD process technology. The size of the fabricated prototype chip is 2,350 um ${\times}$ 2,350 um. We examined performances of the fabricated chip and compared its measured results with SPICE simulation data.

SCF 시스템의 AAF와 SMF 집적화 설계 (The Design for AAF and SMF Integrated Circuits of SCF System)

  • 조성익;신홍규;김동용
    • 한국통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.781-786
    • /
    • 1994
  • 본 논문에서는 SCF의 입력신호를 제한하여 혼성왜곡을 방지하고, 출력 신호파형을 평활처리 할 수 있도록 연속시간 능동 RC 필터로 구성된 AAF와 SMF의 설계방법을 제시하였다. 그 후 연속시간 능동 RC 필터로 설계된 AAF 와 SMF를 ORBIT 2 m CMOS n-well 공정으로 집적화하여 실험특성을 SPICE 결과와 비교 검토하였다.

  • PDF

소프트-스위칭 전류원인버터를 이용한 무효전력보상기 (Reactive-Power Compensator using Soft-Switching Current-Source Inverter)

  • 정진규;백승택;김희중;한병문;백문홍;한후석
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제49권3호
    • /
    • pp.204-210
    • /
    • 2000
  • This paper proposes a new reactive-power compensator composed of a soft-switching current-source inverter. The compensator consists of 3-Phase IGBT bridge, dc reactor, and a resonant circuit. The resonant circuit offers the IGBT bridge to have PWM operation with minimal switching losses. A theoretical analysis and computer simulation with Is-Spice were done to verify the operation of the proposed system. Also a acaled-model of the system was built and tested for verifying the feasibility of proposed system.

  • PDF

인코더, 디코오더를 가지는 다치 연산기 설계 (Design of a Multi-Valued Arithmetic Processor with Encoder and Decoder)

  • 박진우;양대영;송홍복
    • 한국정보통신학회논문지
    • /
    • 제2권1호
    • /
    • pp.147-156
    • /
    • 1998
  • 본 논문에서는 다치 논리를 이용한 연산기를 설계하였다. 다치 논리를 구현하기 위해서 전류모드 CMOS 회로를 이용하였으며 이진 전압모드 신호를 다치 전류모드 신호로 바꾸어 주는 인코더와 연산 결과인 다치 전류모드 신호를 이진 전압모드 신호로 바꾸어 주는 디코오더를 사용하여 기존의 이진 시스템에 적용할 수 있도록 하였으며, 승산기 설계시 부분곱 수를 줄이기 위하여 기존의 Booth 알고리즘을 확장한 4진 SD수 부분곱 발생 알고리즘을 사용하였다. 제안된 회로는 SPICE 시뮬레이션 및 FPGA Chip을 이용한 하드웨어 에뮬레이션으로 그 유효함을 확인하였다

  • PDF