• 제목/요약/키워드: regulated cascode

검색결과 16건 처리시간 0.015초

광PCB용 CMOS 광수신기 설계 (A CMOS Optical Receiver Design for Optical Printed Circuit Board)

  • 김영;강진구
    • 대한전자공학회논문지SD
    • /
    • 제43권7호
    • /
    • pp.13-19
    • /
    • 2006
  • 5Gb/s대역 크로스커플 구조의 트랜스임피던스 증폭기 및 제한증폭기가 연결된 광 수신기를 광 PCB에 응용하기 위해 설계 하였다. 회로는 0.18um CMOS 공정으로 구현되었다. 광 수신기는 0.5pF 광 다이오드 기생 캐퍼시턴스에서 $92.8db{\Omega}$ 임피던스 이득과 5Gbps의 주파수 대역을 갖는다. 그리고 1.8V, 2.4V 공급전압에서 9.74mV의 전력소모를 보인다. 입력단의 임피던스는 $50{\Omega}$ 이다. 회로를 광 PCB기판에 올려 광신호 송신 실험하여 5Gb/s 데이터의 수신을 확인하였다.

무인차량용 3차원 영상처리를 위한 16-채널 CMOS 인버터 트랜스임피던스 증폭기 어레이 (A 16-channel CMOS Inverter Transimpedance Amplifier Array for 3-D Image Processing of Unmanned Vehicles)

  • 박성민
    • 전기학회논문지
    • /
    • 제64권12호
    • /
    • pp.1730-1736
    • /
    • 2015
  • This paper presents a 16-channel transimpedance amplifier (TIA) array implemented in a standard $0.18-{\mu}m$ CMOS technology for the applications of panoramic scan LADAR (PSL) systems. Since this array is the front-end circuits of the PSL systems to recover three dimensional image for unmanned vehicles, low-noise and high-gain characteristics are necessary. Thus, we propose a voltage-mode inverter TIA (I-TIA) array in this paper, of which measured results demonstrate that each channel of the array achieves $82-dB{\Omega}$ transimpedance gain, 565-MHz bandwidth for 0.5-pF photodiode capacitance, 6.7-pA/sqrt(Hz) noise current spectral density, and 33.8-mW power dissipation from a single 1.8-V supply. The measured eye-diagrams of the array confirm wide and clear eye-openings up to 1.3-Gb/s operations. Also, the optical pulse measurements estimate that the proposed 16-channel TIA array chip can detect signals within 20 meters away from the laser source. The whole chip occupies the area of $5.0{\times}1.1mm^2$ including I/O pads. For comparison, a current-mode 16-channel TIA array is also realized in the same $0.18-{\mu}m$ CMOS technology, which exploits regulated-cascode (RGC) input configuration. Measurements reveal that the I-TIA array achieves superior performance in optical pulse measurements.

10 Gbps Transimpedance Amplifier-Receiver for Optical Interconnects

  • Sangirov, Jamshid;Ukaegbu, Ikechi Augustine;Lee, Tae-Woo;Cho, Mu Hee;Park, Hyo-Hoon
    • Journal of the Optical Society of Korea
    • /
    • 제17권1호
    • /
    • pp.44-49
    • /
    • 2013
  • A transimpedance amplifier (TIA)-optical receiver (Rx) using two intersecting active feedback system with regulated-cascode (RGC) input stage has been designed and implemented for optical interconnects. The optical TIA-Rx chip is designed in a 0.13 ${\mu}m$ CMOS technology and works up to 10 Gbps data rate. The TIA-Rx chip core occupies an area of 0.051 $mm^2$ with power consumption of 16.9 mW at 1.3 V. The measured input-referred noise of optical TIA-Rx is 20 pA/${\surd}$Hz with a 3-dB bandwidth of 6.9 GHz. The proposed TIA-Rx achieved a high gain-bandwidth product per DC power figure of merit of 408 $GHz{\Omega}/mW$.

1.2V 전원전압용 RGC 입력단을 갖는 5-Gb/s CMOS 광 수신기 (A 5-Gb/s CMOS Optical Receiver with Regulated-Cascode Input Stage for 1.2V Supply)

  • 탁지영;김혜원;신지혜;이진주;박성민
    • 대한전자공학회논문지SD
    • /
    • 제49권3호
    • /
    • pp.15-20
    • /
    • 2012
  • 본 논문에서는 $0.13{\mu}m$ CMOS 공정을 이용하여 초고속 디지털 인터페이스 응용을 위한 5-Gb/s 광 수신기를 구현하였다. 전치증폭기인 TIA 내에는 낮은 전원전압에서도 동작이 가능한 개선된 RGC 입력구조를 사용하였고, 리미팅 증폭기 내에서는 interleaving 능동피드백 기법 및 소스 디제너레이션 기법을 활용하였다. 이로써, 제안한 광 수신기의 칩 측정결과, $72dB{\Omega}$ 트랜스임피던스 이득, 4.7GHz 대역폭, 및 400mVpp 차동 출력전압 스윙레벨을 얻었다. 또한, 단일 1.2V 전원전압에서 66mW의 낮은 전력을 소모하며, 칩 면적은 $1.6{\times}0.8mm^2$ 이다.

적응성 귀환을 이용한 고정도 전류 미러와 이를 이용한 전압-전류 변환기 (High-Accuracy Current Mirror Using Adaptive Feedback and its Application to Voltage-to-Current Converter)

  • 차형우;김학윤
    • 대한전자공학회논문지SD
    • /
    • 제39권4호
    • /
    • pp.93-103
    • /
    • 2002
  • 고정도 전류-모드 신호 처리와 집적 회로 설계를 위한 새로운 전류 미러를 제안하였다. 제안한 전류 미러는 입력 임피던스를 줄이기 위해 적응성 귀환 기법을 사용하였고, 출력 임피던스를 높이기 위해 조절된 캐스코드 전류 미러의 출력단을 이용하였다. 시뮬레이션 결과 제안한 전류 미러는 Vcc=5V의 공급기 전압에서 0.9Ω의 입력 임피던스, 415 MΩ의 출력 임피던스, 그리고 0.96의 전류 이득을 가진다. 소비 전력은 1.5㎽이다. 제안한 전류 미러의 응용성을 확인하기 위해 이를 이용한 전압-전류 변환기를 설계하였다. 시뮬레이션 결과, 이 변환기는 이론식과 일치된 결과를 얻었고 월슨 전류 미러를 이용한 전압 전류 변환기보다 3배 이상의 우수한 변환 특성을 가졌다.

낮은 전류-입력 임퍼던스를 갖는 A급 바이폴라 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII 설계 (A Design of Class A Bipolar Current Conveyor(CCII) with Low Current-Input Impedance and Its Offset Compensated CCII)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권10호
    • /
    • pp.754-764
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 낮은 전류-입력 임피던스를 갖는 A급 바이폴라 제 2세대 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII를 제안하였다. 제안한 CCII는 전류 입력을 위한 정류된 전류-셀, 전압 입력을 위한 이미터 폴로워, 그리고 전류 출력을 위한 전류 미러로 구성된다. 이 구성에서, 전류 입력단자의 임피던스를 줄이기 위해 두 입력 단은 전류 미러에 의해 결합되었다. 실험 결과, CCII의 전류 입력단자의 임피던스는 8.4 Ω 이하였고, 전류 입력 단자의 오프셋 전압은 40 mV로 나타났다. 이 오프셋을 줄이기 위하여 오프셋 보상된 CCII는 제안한 CCII의 회로 구성에 다이오드-결선된 npn과 pnp 트랜지스터를 첨가시켰다. 실험 결과, 오프셋 보상된 CCII의 전류 입력 단자의 임피던스는 2.1Ω이하였고, 전압 오프셋은 0.05mV로 나타났다. 제안한 두 CCII을 전압 폴로워로 사용할 때 3-dB 차단 주파수는 30 MHz이었다. 전력 소비는 6 mW이다.

  • PDF