• 제목/요약/키워드: performance evaluation table

검색결과 200건 처리시간 0.028초

이중 슬립마찰면을 이용한 면진장치의 면진성능평가 (Seismic Performance Evaluation of Seismic Isolation Device with Double Slip Friction Surface)

  • 손수원;권정호;김정곤;정용규;황은동
    • 한국재난정보학회 논문집
    • /
    • 제16권4호
    • /
    • pp.712-722
    • /
    • 2020
  • 연구목적: 최근 국내 규모 5.0이상의 지진으로 인한 피해 발생이 증가하고 있다. 지진이 발생하면 구조물 이외에도 내부설비, 전력기기 등에 피해를 주게 된다. 이에 본 논문에서는 지진으로 인한 배전반과 같은 전기기기의 피해를 저감시킬 수 있는 이중 슬립마찰면이 있는 면진장치를 개발하였으며, 이에 대한 면진성능을 평가하였다. 연구방법: 면진성능을 평가하기 위해 진동대 시험을 수행하였으며, 면진장치 유무에 따른 성능비교를 수행하였다. 다양한 주파수와 가속도 수준에 대한 응답가속도 및 변위를 비교하여 면진장치의 감쇠효과를 분석하였다. 연구결과: 시험결과, 면진장치가 설치되어 있는 경우가 면진장치가 설치되어 있지 않은 경우보다 가속도 증폭이 최대 42% 작았다. 이는 면진장치의 이중슬립마찰면 사이에서 발생한 변위가 지진에너지를 소산하는 역할을 하여 증폭에너지가 감소된 것으로 판단된다. 결론: 이중 슬립마찰면을 적용한 면진장치는 약진보다는 강진에서 지진감쇠효과가 더 컸으며, 주파수가 클수록 지진감쇠효과가 더 좋았다. 따라서, 배전반과 같은 전기기기에 적용하여 지진에너지를 감쇠하는 작용을 할 수 있을 것으로 판단된다.

STP-FTL: An Efficient Caching Structure for Demand-based Flash Translation Layer

  • Choi, Hwan-Pil;Kim, Yong-Seok
    • 한국컴퓨터정보학회논문지
    • /
    • 제22권7호
    • /
    • pp.1-7
    • /
    • 2017
  • As the capacity of NAND flash module increases, the amount of RAM increases for caching and maintaining the FTL mapping information. In order to reduce the amount of mapping information managed in the RAM, a demand-based address mapping method stores the entire mapping information in the flash and some valid mapping information in the form of cache in the RAM so that the RAM can be used efficiently. However, when cache miss occurs, it is necessary to read the mapping information recorded in the flash, so overhead occurs to translate the address. If the RAM space is not enough, the cache hit ratio decreases, resulting in greater overhead. In this paper, we propose a method using two tables called TPMT(Translation Page Mapping Table) and SMT(Segmented Translation Page Mapping Table) to utilize both temporal locality and spatial locality more efficiently. A performance evaluation shows that this method can improve the cache hit ratio by up to 30% and reduces the extra translation operations by up to 72%, compared to the TPM scheme.

Phenomena Identification and Ranking Table for the APR-1400 Main Steam Line Break

  • Song, J.H.;Chung, B.D.;Jeong, J.J.;Baek, W.P.;Lee, S.Y.;Choi, C.J.;Lee, C.S.;Lee, S.J.;Um, K.S.;Kim, H.G.;Bang, Y.S.
    • Nuclear Engineering and Technology
    • /
    • 제36권5호
    • /
    • pp.388-402
    • /
    • 2004
  • A phenomena identification and ranking table(PIRT) was developed for a main steam line break (MSLB) event for the Advanced Power Reactor-1400 (APR-1400). The selectee event was a double-ended steam line break at full power, with the reactor coolant pump running. The developmental panel selected the fuel performance as the primary safety criterion during the ranking process. The plant design data, the results of the APR-1400 safety analysis, and the results of an additional best-estimate analysis by the MARS computer code were used in the development of the PIRT. The period of the transient was composed of three phases: pre-trip, rapid cool-down, and safety injection. Based on the relative importance to the primary evaluation criterion, the ranking of each system, component, and phenomenon/process was performed for each time phase. Finally, the knowledge-level for each important process for certain components was ranked in terms of existing knowledge. The PIRT can be used as a guide for planning cost-effective experimental programs and for code development efforts, especially for the quantification of those processes and/or phenomena that are highly important, but not well understood.

고성능 마이크로프로세서에서 값 예측기의 성능평가 (Performance Evaluation of Value Predictor in High Performance Microprocessors)

  • 전병찬;김혁진;류대희
    • 한국컴퓨터정보학회논문지
    • /
    • 제10권2호
    • /
    • pp.87-95
    • /
    • 2005
  • 고성능 마이크로프로세서에서 값 예측기는 한 명령어의 결과를 미리 예측하여 명령들 간의 데이터 종속관계를 극복하고 실행함으로써 명령어 수준 병렬성(Instruction Level Parallelism, ILP)을 향상시키는 기법이다. 본 논문에서는 ILP 프로세서 명령어 수준 병렬성의 성능향상을 위하섞 값을 미리 예측하여 병렬로 이슈하고 수행하는 값 예측기를 비교 분석하여 각 테이블 갱신 시점에 따른 예측기별 평균 성능향상과 예측률 및 예측정확도를 측정하여 평가한다 이러한 타당성을 검증하기 위해 실행구동방식 시뮬레이터를 사용하여 SPECint95 벤치마크를 시뮬레이션하여 비교한다.

  • PDF

스마트 TMD의 지진응답 제어성능 실험적 검토 (Experimental Evaluation of Seismic Response Control Performance of Smart TMD)

  • 강주원;김현수
    • 한국공간구조학회논문집
    • /
    • 제22권3호
    • /
    • pp.49-56
    • /
    • 2022
  • Tuned mass damper (TMD) is widely used to reduce dynamic responses of structures subjected to earthquake loads. A smart tuned mass damper (STMD) was proposed to increase control performance of a traditional passive TMD. A lot of research was conducted to investigate the control performance of a STMD based on analytical method. Experimental study of evaluation of control performance of a STMD was not widely conducted to date. Therefore, seismic response reduction capacity of a STMD was experimentally investigated in this study. For this purpose, a STMD was manufactured using an MR (magnetorheological) damper. A simple structure presenting dynamic characteristics of spacial roof structure was made as a test structure. A STMD was made to control vertical responses of the test structure. Two artificial ground motions and a resonance harmonic load were selected as experimental seismic excitations. Shaking table test was conducted to evaluate control performance of a STMD. Control algorithms are one of main factors affect control performance of a STMD. In this study, a groundhook algorithm that is a traditional semi-active control algorithm was selected. And fuzzy logic controller (FLC) was used to control a STMD. The FLC was optimized by multi-objective genetic algorithm. The experimental results presented that the TMD can effectively reduce seismic responses of the example structures subjected to various excitations. It was also experimentally shown that the STMD can more effectively reduce seismic responses of the example structures conpared to the passive TMD.

인간공학적 키보드의 수행도 및 자세 평가에 관한 연구 (Performance and Posture Evaluation of Ergonomic Keyboard)

  • 최정화;양성환;박범
    • 한국안전학회지
    • /
    • 제14권4호
    • /
    • pp.168-175
    • /
    • 1999
  • The objective of this research is to review the ergonomic keyboard developed to prevent musculo-skeletal disorders from being occurred during keyboard work. It was studied by comparing it with the traditional keyboard after analyzing and comparing the typing performance and work advantages both the two keyboards. Twelve male subjects with no history of musculo-skeletal disorders participated in the experiment. The quantitative data such as typing speed, accuracy, performance time, and the number of typing errors were obtained from the HTT software that was adjusted for this experiment. RULA worksheet and the degrees of extension and ulnar deviation on right and left wrist were used to analyze the upper body postures. The experiment results showed that the typing performance of the ergonomic keyboard decreased a little, but no significant difference statistically, compared with that of the traditional keyboard. On the work posture, the ulnar deviation during typing decreased in case of the ergonomic keyboard. But, the wrist extension was increased unexpectedly. Therefore, it can be regarded as these results occur due to the shape of wrist rest and the overall height of keyboard on a table. As a result, the reconsideration and redesign on the ergonomic keyboard are requested.

  • PDF

고성능 내장형 마이크로프로세서를 위한 분기예측기의 설계 및 성능평가 (Branch Predictor Design and Its Performance Evaluation for A High Performance Embedded Microprocessor)

  • 이상혁;김일관;최린
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.129-132
    • /
    • 2002
  • AE64000 is the 64-bit high-performance microprocessor that ADC Co. Ltd. is developing for an embedded environment. It has a 5-stage pipeline and uses Havard architecture with a separated instruction and data caches. It also provides SIMD-like DSP and FP operation by enabling the 8/16/32/64-bit MAC operation on 64-bit registers. AE64000 processor implements the EISC ISA and uses the instruction folding mechanism (Instruction Folding Unit) that effectively deals with LERI instruction in EISC ISA. But this unit makes branch prediction behavior difficult. In this paper, we designs a branch predictor optimized for AE64000 Pipeline and develops a AES4000 simulator that has cycle-level precision to validate the performance of the designed branch predictor. We makes TAC(Target address cache) and BPT(branch prediction table) seperated for effective branch prediction and uses the BPT(removed indexed) that has no address tags.

  • PDF

HMB를 지원하는 DRAM-Less NVMe SSD의 성능 평가 (Performance Evaluation of HMB-Supported DRAM-Less NVMe SSDs)

  • 김규식;김태석
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제8권7호
    • /
    • pp.159-166
    • /
    • 2019
  • 상용화된 많은 SSD와 달리 DRAM-less SSD는 원가절감, 전력소모량 감소 등의 이유로 DRAM을 가지고 있지 않다. 따라서 DRAM의 부재로 인해 입출력 성능이 저하될 가능성이 존재하며, 이는 호스트의 메모리 일부를 SSD 컨트롤러가 사용할 수 있는 NVMe 인터페이스의 HMB 기능을 통해 개선할 여지가 있다. 본 논문에서는 현재 상용화된 여러 DRAM-less SSD가 DRAM을 가지고 있는 동급 SSD에 비해 실제로 입출력 성능이 떨어지지만 HMB 기능을 사용해 일부 개선하고 있으며, 이는 SSD 컨트롤러가 호스트의 메모리를 매핑테이블 캐시로 주로 사용하고 있기 때문이라는 점을 다양한 실험을 통해 증명한다.

단백질 기반 Oxygen High Barrier 소재의 전과정평가를 통한 환경 영향 측정 (Environmental Evaluation of Protein Based Oxygen High Barrier Film Using Life Cycle Assessment)

  • 강동호;신양재
    • 한국포장학회지
    • /
    • 제25권1호
    • /
    • pp.1-10
    • /
    • 2019
  • 이번 연구에서는 식품 포장재로 많이 활용하고 있는 산소 고차단성 필름 두 종류의 환경 영향을 평가하는 것이었다. Table 4의 경우 환경 영향 모델에 따라 계산된 Traditional film과 New film의 각 환경 영향 범주 별 비교 값 및 이러한 차이를 보인 가장 영향력 있는 공정을 설명하였다.

CL 트리: 낸드 플래시 시스템에서 캐시 색인 리스트를 활용하는 B+ 트리 (CL-Tree: B+ tree for NAND Flash Memory using Cache Index List)

  • 황상호;곽종욱
    • 한국컴퓨터정보학회논문지
    • /
    • 제20권4호
    • /
    • pp.1-10
    • /
    • 2015
  • 낸드 플래시는 기존의 하드디스크와 다르게 지움 연산이 필요하고 제자리 갱신이 불가능한 특성을 가지고 있어 플래시 전환 계층(FTL: Flash Translation Layer)을 사용한다. 하지만 플래시 전환 계층을 이용하는 방법은 사상 테이블의 사용에 따른 메모리 소비량이 많은 단점이 있어서 최근에는 사상 테이블을 사용하지 않는 색인 구조에 대한 연구가 많이 이루어지고 있다. 하지만 이러한 연구들은 사상 테이블을 사용하지 않는 시스템에서 발생되고 있는 업데이트 파생문제를 해결하여야 한다. 논문에서는 이러한 업데이트 파생문제를 효과적으로 해결하고자 CL-트리(Cache List Tree)라 명명된 새로운 색인 구조를 제안한다. 제안하는 기법은 메모리상에 쓰기 연산이 이루어진 노드들의 주소를 다중 리스트로 이루어진 CL-트리에 저장함으로써, 추가적인 쓰기 연산을 줄일 뿐만 아니라 자주 접근되는 노드에 대하여 빠르게 접근할 수 있기 때문에 탐색 측면에서도 뛰어난 성능을 보인다. 성능평가 결과 제안하는 CL-트리 구조는 작업 수행 속도에서 기존의 B+ 트리와 주요 관련 연구에 비해 삽입 속도는 최대 173%, 탐색 속도는 179% 향상되었음을 보였다.