• 제목/요약/키워드: oscillator phase noise

검색결과 433건 처리시간 0.027초

High-Speed Digital/Analog NDR ICs Based on InP RTD/HBT Technology

  • Kim, Cheol-Ho;Jeong, Yong-Sik;Kim, Tae-Ho;Choi, Sun-Kyu;Yang, Kyoung-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권3호
    • /
    • pp.154-161
    • /
    • 2006
  • This paper describes the new types of ngative differential resistance (NDR) IC applications which use a monolithic quantum-effect device technology based on the RTD/HBT heterostructure design. As a digital IC, a low-power/high-speed MOBILE (MOnostable-BIstable transition Logic Element)-based D-flip flop IC operating in a non-return-to-zero (NRZ) mode is proposed and developed. The fabricated NRZ MOBILE D-flip flop shows high speed operation up to 34 Gb/s which is the highest speed to our knowledge as a MOBILE NRZ D-flip flop, implemented by the RTD/HBT technology. As an analog IC, a 14.75 GHz RTD/HBT differential-mode voltage-controlled oscillator (VCO) with extremely low power consumption and good phase noise characteristics is designed and fabricated. The VCO shows the low dc power consumption of 0.62 mW and good F.O.M of -185 dBc/Hz. Moreover, a high-speed CML-type multi-functional logic, which operates different logic function such as inverter, NAND, NOR, AND and OR in a circuit, is proposed and designed. The operation of the proposed CML-type multi-functional logic gate is simulated up to 30 Gb/s. These results indicate the potential of the RTD based ICs for high speed digital/analog applications.

High Conversion Gain Q-band Active Sub-harmonic Mixer Using GaAs PHEMT

  • Uhm, Won-Young;Lee, Bok-Hyung;Kim, Sung-Chan;Lee, Mun-Kyo;Sul, Woo-Suk;Yi, Sang-Yong;Kim, Yong-Hoh;Rhee, Jin-Koo
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제3권2호
    • /
    • pp.89-95
    • /
    • 2003
  • In this paper, we have designed and fabricated high conversion gain Q-band active sub-harmonic mixers for a receiver of millimeter wave wireless communication systems. The fabricated active sub-harmonic mixer uses 2nd harmonic signals of a low local oscillator (LO) frequency. The fabricated mixer was successfully integrated by using $0.1{\;}\mu\textrm{m}$GaAs pseudomorphic high electron mobility transistors (PHEMTs) and coplanar waveguide (CPW) structures. From the measurement, it shows that maximum conversion gain of 4.8 dB has obtained at a RF frequency of 40 GHz for 10 dBm LO power of 17.5 GHz. Conversion gain from the fabricated sub-harmonic mixer is one of the best reported thus far. And a phase noise of the 2nd harmonic was obtained -90.23 dBc/Hz at 100 kHz offset. The active sub-harmonic mixer also ensure a high degree of isolations, which are -35.8 dB from LO-to-IF and -40.5 dB from LO-to-RF, respectively, at a LO frequency of 17.5 GHz.

하이사이드와 로우사이드 LO 신호를 동시에 적용하는 새로운 이미지 제거 수신기 구조 (A new image rejection receiver architecture using simultaneously high-side and low-side injected LO signals)

  • 문현원;류정탁
    • 한국산업정보학회논문지
    • /
    • 제18권2호
    • /
    • pp.35-40
    • /
    • 2013
  • 본 논문에서 높은 주파수 LO 신호와 낮은 주파수 LO신호를 동시에 사용하는 새로운 구조의 이미지 제거 수신기 구조를 제안하였다. 제안된 구조는 기존의 하나의 LO 신호를 사용하는 경우보다 저 잡음 지수 성능과 높은 선형성 특성을 갖는다. 또한 제안된 수신기는 기존의 Weaver 이미지 제거 수신기 구조 보다 같은 이득 error와 위상 error가 존재할 때도 6dB 이상의 높은 이미지 제거 특성을 보인다. 제안된 수신기 구조의 특성을 증명하기 위하여 이득 및 위상 error가 존재할 때의 이미지 제거 특성 공식을 유도하였다. 그리고 이 공식의 유용성을 시스템 시뮬레이션을 통하여 증명하였다. 따라서 높은 이미지 제거 특성 때문에 제안된 새로운 수신기 구조가 이미지 제거 수신기로써 널리 사용이 가능할 것으로 기대한다.

새로운 결정지향 반송파 복원 알고리즘 (A New Decision-Directed Carrier Recovery Algorithm)

  • 고성찬
    • 한국통신학회논문지
    • /
    • 제24권7A호
    • /
    • pp.1028-1035
    • /
    • 1999
  • burst-mode TDMA 시스템에 사용되는 모뎀에서는, 데이터 전송효율을 증가시키면서 동시에 만족할만한 BER 성능을 얻기 위해서, 반송파 포착(acquisition)성능 및 추적(tracking)성능이 우수하여야 한다. 본 논문에서는 이를 위한 새로운 결정지향 반송파 복원(decision-directed carrier recovery) 알고리즘을 제안하였다. 제안한 방식은 PLL(Phase Locked Loop)을 사용하지 않기 때문에 빠른 반송파 포착이 가능하며, 가우시안 잡음이 부과된 입력신호를 수신단 전단에서 억압하는 사전 필터링(pre-filtering) 방식을 적용함으로 반송파 추적성능이 우수하다. 시뮬레이션을 통하여 제안한 방식의 BER 성능 및 포착 성능을 고찰해본 결과, 수신부에서 비교적 정확한 국부 발진기(local oscillator)를 채용하는 경우에는 기존의 방식에 비해 특히 BER 성능이 우수하였다. 이는 기존의 방식과는 달리 제안한 방식에서는 low SNR 환경에서도 cycle slip이 거의 발생하지 않는 장점이 있기 때문이다.

  • PDF

차량 충돌 방지 레이더 시스템 응용을 위한 77 GHz 도파관 전압 조정 발진기 (77 GHz Waveguide VCO for Anti-collision Radar Applications)

  • 류근관;김성찬
    • 한국정보통신학회논문지
    • /
    • 제18권7호
    • /
    • pp.1652-1656
    • /
    • 2014
  • 본 논문에서는 차량 충돌 방지 레이더 시스템 응용을 위하여 중심 주파수가 77 GHz인 도파관 (waveguide) 전압조정 발진기 (VCO, voltage controlled oscillator)를 구현하였다. 구현된 도파관 전압 조정 발진기는 GaAs 기반의 건다이오드 (Gunn diode)와 버랙터 다이오드 (varactor diode), 도파관 천이기 (waveguide transition), 저역 통과 필터(LPF, low pass filter) 및 공진기 (resonator) 기능을 동시에 수행하는 다이오드의 바이어스 (bias) 포스트 (post)로 구성되어진다. 77 GHz 신호는 동공 (cavity)을 38.50 GHz에서 발진하도록 설계하여 2체배된 신호를 사용하였으며 WR-12에서 WR-10으로 천이되어 출력된다. 도파관 천이기는 77 GHz의 중심주파수에서 1.86 dB의 삽입손실(insertion loss)과 -30.22 dB의 입력반사계수 (S11, input reflection coefficient) 특성을 갖는다. 제작된 도파관 전압조정 발진기는 870 MHz의 대역폭 (bandwidth)과 12.0 dBm ~ 13.75 dBm의 출력 전력 특성을 나타내었다. 위상잡음 특성은 1 MHz 오프셋 (offset)에서 -100.78 dBc/Hz의 우수한 특성을 얻었다.

2단계 자동 트랜스컨덕턴스 조절 기능을 가진 저전력, 광대역 전압제어 발진기의 설계 (A Low Power, Wide Tuning Range VCO with Two-Step Negative-Gm Calibration Loop)

  • 김상우;박준성;부영건;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권2호
    • /
    • pp.87-93
    • /
    • 2010
  • 이 글은 공정, 전압, 온도 변화를 극복하기 위한 2단계 자동 트랜스컨덕턴스 조절 기능을 가진 저전력, 광대역 전압제어발진기의 설계에 관한 논문이다. 광대역에서 전압제어발진기를 발진시키기 위해, 디지털 자동 트랜스컨덕턴스 조절 루프와 아날로그 자동 진폭조절 루프가 사용되었다. 전압제어발진기의 출력 스윙 크기에 따라 트랜지스터의 바디전압을 조절하는 기능도 저전력 구현을 위해 설계되었다. 소모전류는 1.2 V 공급전압에서 2 mA에서 6 mA까지 1 mA 단위로 조절된다. 전압제어발진기의 튜닝 범위는 2.35 GHz에서 5 GHz까지 2.65 GHz로써 72%이다. 위상잡음은 중심주파수 3.2 GHz를 기준으로 1MHz 떨어진 지점에서 -117 dBc/Hz 이다.

WLAN을 위한 5.2GHz/2.4GHz 이중대역 주차수 합성기의 설계 (Design of a 5.2GHz/2.4GHz Dual band CMOS Frequency Synthesizer for WLAN)

  • 김광일;이상철;윤광섭;김석진
    • 한국통신학회논문지
    • /
    • 제32권1A호
    • /
    • pp.134-141
    • /
    • 2007
  • 본 논문은 $0.18{\mu}m$ CMOS 공정으로 설계된 5.2GHz와 2.4GHz 이중 대역 무선 송수신기를 위한 주파수합성기를 제안한다. 2.4GHz 주파수는 스위치드 커패시터와 2분주기를 동작시켜서 발생시키고, 5.2GHz는 전압 제어 발진기의 출력 주파수로부터 직접 발생시키도록 설계하였다. 제안된 주파수합성기의 전체 전력소모는 25mW이며, 전압 제어 발진기의 전력소모는 3.6mW이다. 모의 실험된 주파수 합성기의 위상 잡음은 스위치드 커패시터 회로가 동작할 때, 200kHz 옵셋 주파수에서 -101.36dBc/Hz이고, 락킹 시간은 $4{\mu}s$이다.

DDS를 이용한 고속 주파수 Hopping용 디지털 주파수 합성기 구현 (Implementation of Digital Frequency Synthesizer for High Speed Frequency Hopping)

  • 김영완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.607-610
    • /
    • 2006
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 신호를 발생하는 디지털 주파수 합성기를 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5\sim3.0GHz$ 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ???낵쩔【??? -75 dBc/Hz의 양호한 특성을 나타내었다.

  • PDF

DVB-RCS 전송을 위한 광대역 디지털 주파수 합성기 설계 및 구현 (Design and Implementation of Wideband Digital Frequency Synthesizer for DVB-RCS)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제11권2호
    • /
    • pp.223-228
    • /
    • 2007
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 그리고 광역 주파수 신호를 발생하는 디지털 주파수 합성기를 설계하고 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접 주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5{\sim}3.0$ GHz 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ?낵쩔【? -75 dBc/Hz의 양호한 특성을 나타내었다.

개루프 방법에 의한 확장된 전기적주파수조정범위를 갖는 유전체공진기발진기의 설계 및 제작 (Design and Fabrication of Wide Electrical Tuning Range DRO Using Open-Loop Method)

  • 정해창;오현석;양승식;염경환
    • 한국전자파학회논문지
    • /
    • 제20권6호
    • /
    • pp.570-579
    • /
    • 2009
  • 본 논문에서는 개루프 설계 방법을 이용하여, 전기적주파수조정범위가 확장된 전압제어유전체공진기발진기(Vt-ORO: Voltage-tuned Dielectric Resonator Oscillator)를 설계하였다. 설계된 전압제어유전체공진기발진기는 공진부, 증폭부, 위상천이부로 구성하였다. 발진조건을 만족하기 위하여, 각 부에서의 크기와 위상을 결정하였다. 각 부를 연결하여 측정한 S-피라미터는 개루프 발진조건을 만족하였다. 또한, 측정된 개루프의 군지연(group delay)로부터 전기적주파수조정범위(electrical frequency tuning-range)를 수식으로 도출하였다. 이와 같이 설계된 개루프의 입출력을 연결하고 폐루프로 구성하여 전압제어유전체공진기발진기를 구현하였다. 그 결과, 0$\sim}$10 V의 조정전압으로 중심주파수 5.3 GHz에서 전기적주파수조정범위는 수식으로 도출한 값과 근사한 82 MHz를 얻었고, 이는 선형적인 변화를 보였다. 이 때, 위상잡음은 100 kHz offset에서 -104${\pm}$1 dBc/Hz, 출력전력은 5.86${\pm}$1 dBm로 평탄함을 보였다.