• 제목/요약/키워드: on-chip

검색결과 4,665건 처리시간 0.039초

일회용 미세유체 Lab on a Chip 제작을 위한 고분자 미세성형 기술

  • 김동성
    • 기계저널
    • /
    • 제50권1호
    • /
    • pp.37-41
    • /
    • 2010
  • 최근 미세유체기술(microfluidics)을 기반으로 한 lab on a chip 기술이 기계, 의료, 바이오, 제약, 화학, 환경 분야 등의 다양한 분야에서 각광 받고 있다. 이 글에서는 일회용 고분자 lab on a chip 대량생산의 기반 기술에 해당하는 고분자 미세성형 기술에 대해 소개한다.

  • PDF

Microfluidic Device for Bio Analytical Systems

  • Junhong Min;Kim, Joon-Ho;Kim, Sanghyo
    • Biotechnology and Bioprocess Engineering:BBE
    • /
    • 제9권2호
    • /
    • pp.100-106
    • /
    • 2004
  • Micro-fluidics is one of the major technologies used in developing micro-total analytical systems (${\mu}$-TAS), also known as “lab-on-a-chip”. With this technology, the analytical capabilities of room-size laboratories can be put on one small chip. In this paper, we will briefly introduce materials that can be used in micro-fluidic systems and a few modules (mixer, chamber, and sample prep. modules) for lab-on-a-chip to analyze biological samples. This is because a variety of fields have to be combined with micro-fluidic technologies in order to realize lab-on-a-chip.

테스트 패턴 재구성을 이용한 NoC(Network-on-Chip)의 저전력 테스트 (Low Power Testing in NoC(Network-on-Chip) using test pattern reconfiguration)

  • 정준모
    • 한국산학기술학회논문지
    • /
    • 제8권2호
    • /
    • pp.201-206
    • /
    • 2007
  • 본 논문에서는 NoC(Network-on Chip) 구조로 구현된 core-based 시스템에 대한 효율적인 저전력 테스트 방법을 제안한다 NoC의 라우터 채널로 전송되는 테스트 데이터의 전력소모를 줄이기 위해서 스캔 벡터들을 채널 폭만큼의 길이를 갖는 flit으로 분할하고 nit간 천이율(switching rate)이 최소화 되도록 don't care 입력을 할당하였다. ISCAS 89 벤치마크에 대하여 실험을 한 결과, 제안된 방법은 약 35%의 전력 감소를 나타내었다.

  • PDF

Design and Performance Evaluation of On-chip Antenna for Ultra Low Power Wireless Transceiver

  • Kwon, Won-Hyun
    • 전기전자학회논문지
    • /
    • 제16권4호
    • /
    • pp.405-409
    • /
    • 2012
  • In this paper, on-chip antennas applicable to ultra low power wireless transceiver are designed and evaluated. Using $0.18{\mu}m$ SiGe MMIC process, 4 types of antenna with $1{\times}1mm^2$ dimensions are fabricated. The on-wafer measurement in a microwave probe station is conducted to measure the input VSWR and antenna performance of the designed on-chip antenna. Performance evaluation results show that developed antennas can be easily integrated into one-chip RF transceiver for ubiquitous applications, including WPAN and human body communications.

코인된 솔더 범프를 형성시킨 PCB 기판을 이용한 플립 칩 접속 (Flip Chip Assembly on PCB Substrates with Coined Solder Bumps)

  • 나재웅;백경욱
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2002년도 추계기술심포지움논문집
    • /
    • pp.21-26
    • /
    • 2002
  • Solder flip chip bumping and subsequent coining processes on PCB were investigated to solve the warpage problem of organic substrates for high pin count flip chip assembly by providing good co-planarity. Coining of solder bumps on PCB has been successfully demonstrated using a modified tension/compression tester with height, coining rate and coining temperature variables. It was observed that applied loads as a function of coined height showed three stages as coining deformation : (1) elastic deformation at early stage, (2) linear increase of applied load, and (3) rapid increase of applied load. In order to reduce applied loads for coining solder bumps on PCB, effects of coining process parameters were investigated. Coining loads for solder bump deformation strongly depended on coining rates and coining temperatures. As coining rates decreased and process temperature increased, coining loads decreased. Among the effect of two factors on coining loads, it was found that process temperature had more significant effect to reduce applied coining loads during the coining process. Lower coining loads were needed to prevent substrate damages such as micro-via failure and build-up dielectric layer thickness change during applying loads. For flip chip assembly, 97Pb/Sn flip chip bumped devices were successfully assembled on organic substrates with 37Pb/Sn coined flip chip bumps.

  • PDF

A technique for the identification of friction at tool/chip interface during machining

  • Arrazola, P.;Meslin, F.
    • 한국윤활학회:학술대회논문집
    • /
    • 한국윤활학회 2002년도 proceedings of the second asia international conference on tribology
    • /
    • pp.319-320
    • /
    • 2002
  • Numerical simulation of chip formation during high speed machining requires knowing the friction at tool/chip interface. This parameter is hardly identified and generally the loadings (temperature, force) during the identification are not similar to those encountered during machining. Thus, Coulomb friction identified with pin-on-disc device is often used to conduct numerical simulation. The used of this technique cannot leads to good numerical results of chip formation compared to the experimental tests especially in the case of low uncut chip thickness. In this contribution, we propose a new method to evaluate the friction at tool/chip interface. In fact several Coulomb friction parameters are identified corresponding to several parts of the cutting tool. Experimental tests have been conducted allowed us to determinate both the level and the distribution of the Coulomb friction. Experimental results are also compared to the results of orthogonal cutting simulation. We show that this technique allows predicting accuracy results of chip formation.

  • PDF

Chip Impedance Evaluation Method for UHF RFID Transponder ICs over Absorbed Input Power

  • Yang, Jeen-Mo;Yeo, Jun-Ho
    • ETRI Journal
    • /
    • 제32권6호
    • /
    • pp.969-971
    • /
    • 2010
  • Based on a de-embedding technique, a new method is proposed which is capable of evaluating chip impedance behavior over absorbed power in flip-chip bonded UHF radio frequency identification transponder ICs. For the de-embedding, four compact co-planar test fixtures, an equivalent circuit for the fixtures, and a parameter extraction procedure for the circuit are developed. The fixtures are designed such that the chip can absorb as much power as possible from a power source without radiating appreciable power. Experimental results show that the proposed modeling method is accurate and produces reliable chip impedance values related with absorbed power.

근사화된 해석적 칩파형을 사용한 DS/CDMA 통신 시스템의 선형 성능 분석 (Liner Performance Analysis on the DS/CDMA Communication System using the Approximated Analytical Chip Waveforms)

  • 홍현문;김용로
    • 조명전기설비학회논문지
    • /
    • 제18권4호
    • /
    • pp.160-164
    • /
    • 2004
  • 본 논문에서는 근사화된 해석파형을 사용한 DS/CDMA 시스템에 적용하였다. 제안된 칩 파형은 균일 엔벌로프를 가진 균일칩 파형과 비균일 엔벌로프를 가진 비균일칩 파형의 두 가지로 형태로 분류한다. 근사화된 해석칩 파형의 단순성은 칩파형, 엔벨로프, 위상, 상관관계와 대역폭 성질 등을 비교하고 증명하였다.

실시간 영상확대 칩의 메모리 구조에 관한 연구 (A study on memory structure of real time video magnifyng chip)

  • 여경현;박인규
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.1109-1112
    • /
    • 1999
  • 본 논문에서는 영상확대 chip의 video 입력부에 부분화면을 저장할 frame memory의 구조를 개선하고자 하였다. 영상확대 video scaler인 gm833×2는 입력단 측에 frame buffer memory가 필요하게 되지만, 이를 외부에 장착하려면 일반적으로 대용량의 FIFO 메모리를 사용하게 된다. 이것은 dualport SRAM으로 구성이 되며, 메모리 제어를 고가의 FIFO칩에 의존하는 결과를 가져온다. 또한 기존의 scaler chip은 단순히 확대처리만을 하며, 입력 전, 후에 data의 변경 또는 이미지처리가 불가능한 구조가 된다. 본 논문에서는 외부에 필요한 메모리를 내장한 새로운 기능의 chip을 설계하는 데에 있어 필수적인 메모리제어 로직을 제안하고자 한다. 여기서는 더 나은 기능의 향상된 메모리 제어회로를 제시하고 이를 One-chip에 집적할 수 있도록 하였다 이를 사용한 Video Scaler Processor chip은 SDRAM을 별도의 제어회로 없이 외부에 장착할 수 있도록 하여 scaler의 기능을 향상시키면서 전체 시스템의 구조를 간단히 할 수 있을 것으로 기대된다. 본 논문에서는 먼저 메모리 제어회로를 포함한 Video Scaler Processor chip의 메모리제어 하드웨어의 구조를 제시하고, 메모리 access model과 제어로직을 소개하고자 한다.

  • PDF