• 제목/요약/키워드: loop gain

검색결과 638건 처리시간 0.022초

팔목 부착형 생체신호 측정기기에 사용가능한 방사패턴 재구성 안테나 설계 및 인체 SAR 영향 분석 (Design of Radiation Pattern Reconfigurable Antenna for Vital Signal Sensing Device Attached on Wristband and SAR Analysis on Human body)

  • 이창민;정창원
    • 한국산학기술학회논문지
    • /
    • 제16권1호
    • /
    • pp.666-670
    • /
    • 2015
  • 본 논문은 생체신호를 측정하는 팔목부착용 Fitbit Flex상에 구현된 방사패턴 재구성 안테나에 관련된 논문이다. 또한 본 논문에서 제안하는 루프-다이폴 방사패턴 재구성 안테나의 인체 내 부위별 전자파 흡수율 (Specific Absorption Rate; SAR)에 관한 논문이다. 본 논문의 루프-다이폴 방사패턴 재구성 안테나는 두 개의 RF 스위치를 사용하여 서로 반대방향의 두 가지 방사패턴을 구현한다. 방사패턴 재구성 안테나는 블루투스 (Bluetooth) 통신 대역 (2.4 - 2.485 GHz)을 사용하며, 최대이득은 1.96 dBi이다. SAR 시뮬레이션 결과로 블루투스 입력 평균전력 0.04 W가 팔목을 포함하는 인체 내 다섯 개 부위 (두부, 가슴, 배, 등, 팔목)에 입력되었을 때 Federal Communication Commission (FCC)의 기준인 단위 1 g 당 1.6 W/kg을 모두 만족함을 확인하였다. 또한 최대 SAR 값은 두부에서 1.12 W/kg이다.

IEEE 802.16e OFDMA-TDD 시스템 Digital Front End의 Fixed-point 설계 최적화 (Optimization of Fixed-point Design on the Digital Front End in IEEE 802.16e OFDMA-TDD System)

  • 강승원;선태형;장경희;임인기;어익수
    • 한국통신학회논문지
    • /
    • 제31권7C호
    • /
    • pp.735-742
    • /
    • 2006
  • 본 논문에서는 IEEE 802.16e OFDMA(Orthogonal Frequency Division Multiplexing-FDMA) TDD(Time Division Duplexing) 시스템 단말 수신기의 입력 신호에 대하여 DC 오프셋 보상, 자동 주파수 조정, 자동 이득 조정을 수행하는 DFE(Digital Front End)의 동작 원리와 Fixed-point 설계 방법에 대하여 설명하고, DFE의 성능을 ITU-R M. 1225 Veh-A 60km/h 채널 환경에서 시뮬레이션 결과를 통해 분석한다. DFE의 Fixed-point 설계시, 시스템의 성능에 영향을 주지 않는 범위 내에서 연산을 통해 출력되는 bit의 크기를 줄임으로서때 H/W 동작의 복잡도를 줄이고, Acquisition time과 안정도 간의 Trade-off를 고려하여 Loop Filter를 설계함으로서 DFE 의 Fixed-point 설계를 최적화 한다.

광섬유 자이로스코프의 위상추적 신호처리 분석 (Analysis of the Digital Phase Tracking Technique for Fiber-Optic Gyroscope)

  • 예윤해;조성묵;김종호
    • 센서학회지
    • /
    • 제6권2호
    • /
    • pp.95-105
    • /
    • 1997
  • 디지털 위상추적 신호처리방식은 개회로 구성의 광섬유 자이로스코프를 위한 방식이면서도 개회로 방식 신호 처리의 한계로 지적되고 있는 다이내믹 레인지의 한계 및 광원의 세기변화 또는 신호처리상에서의 이득 변화에 대한 의존성 등의 단점을 해결할 수 있는 것으로 발표되었다. 본 논문에서는 디지털 위상추적 방식 신호처리기의 성능을 제한하는 요소로서 신호처리기의 구현 과정에서 도입될 수 있는 위상변조신호에 내포된 고조파 성분 및 이의 크기, 위상차, 변조진폭 변화, 신호 경로의 대역폭 제한, mixer의 구현방법 등을 찾아낸 후 각 요소의 영향을 정량적으로 분석하였다. 마지막으로 $1{\mu}rad$급의 분해능을 갖춘 신호처리기가 가져야할 조건을 계산함으로서 디지털 위상추적 신호처리기의 구현과정에서의 주의 사항을 제시하였다.

  • PDF

64채널 DROS 심자도 시스템을 위한 검출 회로의 잡음 특성 (Noise Characteristics of Readout Electronics for 64-Channel DROS Magnetocardiography System)

  • 김진목;김기담;이용호;유권규;김기웅;권혁찬
    • Progress in Superconductivity
    • /
    • 제7권1호
    • /
    • pp.46-51
    • /
    • 2005
  • We have developed control electronics to operate flux-locked loop (FLL), and analog signal filters to process FLL outputs for 64-channel Double Relaxation Oscillation SQUID (DROS) magnetocardiography (MCG) system. Control electronics consisting of a preamplifier, an integrator, and a feedback, is compact and low-cost due to larger swing voltage and flux-to-voltage transfer coefficients of DROS than those of dc SQUIDs. Analog signal filter (ASF) serially chained with a high-pass filter having a cut-off frequency of 0.1 Hz, an amplifier having a gain of 100, a low-pass filter of 100 Hz, and a notch filter of 60 Hz makes FLL output suitable for MCG. The noise of a preamplifier in FLL control electronics is $7\;nV/{\surd}\;Hz$ at 1 Hz, $1.5\;nV/{\surd}\;Hz$ at 100 Hz that contributes $6\;fT/{\surd}\;Hz$ at 1 Hz, $1.3\;fT/{\surd}\;Hz$ at 100 Hz in readout electronics, and the noise of ASF electronics is $150\;{\mu}V/{\surd}\;Hz$ equivalent to $0.13\;fT/{\surd}\;Hz$ within the range of $1{\sim}100\;Hz$. When DROSs are connected to readout electronics inside a magnetically shielded room, the noise of 64-channel DROS system is $10\;fT/{\surd}\;Hz$ at 1 Hz, $5\;fT/{\surd}\;Hz$ at 100 Hz on the average, low enough to measure human MCG.

  • PDF

경로 손실 변화의 보상이 가능한 77 GHz 차량용 레이더 시스템을 위한 65 nm CMOS 베이스밴드 필터 (65 nm CMOS Base Band Filter for 77 GHz Automotive Radar Compensating Path Loss Difference)

  • 김영식;이승준;어윤성
    • 한국전자파학회논문지
    • /
    • 제23권10호
    • /
    • pp.1151-1156
    • /
    • 2012
  • 본 논문에서는 77 GHz 자동차 레이더 시스템에서 거리가 달라도 일정한 감도를 유지할 수 있도록 하는 베이스밴드 필터를 제안하였다. 기존의 DCOC(DC Offset Cancellation) loop 회로를 이용하여 DC offset을 제거함과 동시에 거리에 따른 수신 전력의 크기 차이를 이득으로 상쇄시킬 수 있도록 하였다. 측정 결과, 이득은 최대 51 dB의 크기를 가지며, 고역 통과 차단 주파수는 5 kHz에서 15 kHz까지 가변 가능하게 하였다. 거리에 따른 손실을 보상하기 위한 고역 통과 필터의 기울기는 거리 보상 범위를 위해 -10~-40 dB/decade로 가변이 가능하게 설계되었다. 1 V의 전압에서 전류 소모는 4.3 mA이며, 측정된 NF는 26 dB이고, IIP3는 +4.5 dBm을 가진다. 칩은 65 nm CMOS 공정을 사용하였으며, 입출력 패드를 제외한 크기는 $500{\mu}m{\times}1,050{\mu}m$이다.

2.4 GHz WLL 단말기용 GaAs MESFET MMIC 송신기 설계 및 제작 (Design and Fabrication of a GaAs MESFET MMIC Transmitter for 2.4 GHz Wireless Local Loop Handset)

  • 성진봉;홍성용;김민건;김해천;임종원;이재진
    • 한국전자파학회논문지
    • /
    • 제11권1호
    • /
    • pp.84-92
    • /
    • 2000
  • 2.4 GHz 대역 WLL 단말기용 GaAs MESFET MMIC 송신기를 설계하고 제작하였다. 설계된 송신기는 이중 평형 능동형 혼합기와 전압 부궤환 구조를 갖는 2단 구동증폭기로 구성하였다. 특히, 한 쌍의 소스 접지-게이트 접지(Common-Source. Common -Gate: CSCG) 구조를 사용하여 IF 입력 선호의 비대칭성으로 인한 동작영역 감소를 보상하였다. 또한 MESFET의 단자간 위상 특성을 이용하여 국부 발진기(La) 신호의 누설 전력을 억제 하였다. 제작된 칩의 크기는 $0.75\times1.75 mm^2$이었고 측정 결과 2.7 V. 55.2 mA에서 386 dB의 변환이득. 11.6 dBm 의 출력$P_{idB}$ 구동증폭기의 RF 출력 -5dBm에서 - 31.5 dBc의 IMD3의 특성을 얻었다. 따라서 제작된 송신기는 WLL 단말기에 적용 가능하다.

  • PDF

자율주행 자동차의 제어권 전환 상황에서 요구되는 정보 유형에 관한 연구 (A study on the effect of information types on Drivers in Takeover period of automated vehicles)

  • 김나은;양민영;이지인;김진우
    • 디지털콘텐츠학회 논문지
    • /
    • 제19권1호
    • /
    • pp.113-122
    • /
    • 2018
  • 레벨 3단계의 자율주행 차량에서는 차량에서 운전자에게로 제어권을 이양하는 시점이 존재하게 된다. 이 때에 운전자는 전방으로 주의를 돌려 상황에 대한 인지를 해야 한다. 이 시점에서 휴먼 에러가 발생할 수 있으며, 이를 방지하기 위해 적절한 정보를 운전자에게 전달해야 한다. 본 연구에서는 운전자 관점에서의 제어권 전환 시점을 'in-the-middle-of-the-loop'이라 정의하고, 요구 정보를 도출하기 위해 과업 분석과 작업 도메인 분석을 실시하였다. 그 결과, 요구 정보 타입과 그에 따른 인터페이스 고려사항을 도출하였다. 마지막 단계로는, 앞서 도출된 정보 타입 중 시스템 투명도에 대한 정보와 운전자 안내에 대한 정보를 선별하여 정보 별 운전자의 상황 인지, 인지 부하 그리고 반응 시간에 미치는 영향을 탐구하였다. 결론적으로, 상황의 위험도에 따라 시스템 투명도에 대한 정보를 다르게 제공해야 하며, 운전자 안내가 제어권 전환 후 상황 인지를 도와줄 수 있다는 결론을 얻을 수 있었다.

광대역 다중공진 평판 안테나 설계 및 구현 (Design and Fabrication of a Wide Band and Multi-Resonation Planar Antenna)

  • 이현진;박성일;임영석
    • 대한전자공학회논문지TC
    • /
    • 제42권12호
    • /
    • pp.171-176
    • /
    • 2005
  • 본 논문에서는 DCS와 WiBro 및 ISM 수용이 가능한 기지국용 광대역 다중공진 평판 안테나를 설계 및 제작하였다. 제안한 안테나는 기존의 모노폴 구조를 개방 루프 형태(폴디드 형태)로 수정하여 개방 부분의 결합에 의한 캐패시턴스를 증가시킨 광대역 다중공진 안테나를 설계하였다. 제안된 안테나는 도파관 급전 방법의 인쇄형 평판 안테나로 단일 층으로 구현되어 MMIC 및 LTCC의 이용이 용이하며 기존의 안테나보다 크기가 작고 높은 이득을 갖는다. 안테나 구조의 개방 부분의 간격과 루프 형태의 높이를 조절하여 공진 거리 및 대역폭을 조절 할 수 있다. 설계한 안테나의 대역폭은 정재파비 2 이하를 기준으로 DCS와 WiBro 및 ISM대역을 모두 충족하였으며 전체의 대역폭은 $1.575GHz\~2.985GHz(1.41GHz)$$58.75\%$의 주파수 대역폭을 얻었다. 또한, 안테나의 방사패턴은 1.6GHz, 2.3GHz, 2.8GHz에서의 Co-Polarization과 Cross-Polarization의 특성을 측정하였다.

Design and Implementation of PIC/FLC plus SMC for Positive Output Elementary Super Lift Luo Converter working in Discontinuous Conduction Mode

  • Muthukaruppasamy, S.;Abudhahir, A.;Saravanan, A. Gnana;Gnanavadivel, J.;Duraipandy, P.
    • Journal of Electrical Engineering and Technology
    • /
    • 제13권5호
    • /
    • pp.1886-1900
    • /
    • 2018
  • This paper proposes a confronting feedback control structure and controllers for positive output elementary super lift Luo converters (POESLLCs) working in discontinuous conduction mode (DCM). The POESLLC offers the merits like high voltage transfer gain, good efficiency, and minimized coil current and capacitor voltage ripples. The POESLLC working in DCM holds the value of not having right half pole zero (RHPZ) in their control to output transfer function unlike continuous conduction mode (CCM). Also the DCM bestows superlative dynamic response, eliminates the reverse recovery troubles of diode and retains the stability. The proposed control structure involves two controllers respectively to control the voltage (outer) loop and the current (inner) loop to confront the time-varying ON/OFF characteristics of variable structured systems (VSSs) like POESLLC. This study involves two different combination of feedback controllers viz. the proportional integral controller (PIC) plus sliding mode controller (SMC) and the fuzzy logic controller (FLC) plus SMC. The state space averaging modeling of POESLLC in DCM is reviewed first, then design of PIC, FLC and SMC are detailed. The performance of developed controller combinations is studied at different working states of the POESLLC system by MATLAB-Simulink implementation. Further the experimental corroboration is done through implementation of the developed controllers in PIC 16F877A processor. The prototype uses IRF250 MOSFET, IR2110 driver and UF5408 diodes. The results reassured the proficiency of designed FLC plus SMC combination over its counterpart PIC plus SMC.

분할 링 공진기를 이용한 소형 이중 대역 CPW-급전 슬롯 안테나 (Compact Dual-band CPW-fed Slot Antenna Using Split-Ring Resonator)

  • 여준호;박진택;이종익
    • 한국정보통신학회논문지
    • /
    • 제19권11호
    • /
    • pp.2526-2533
    • /
    • 2015
  • 본 논문에서는 분할 링 공진기(SRR; split-ring resonator)를 이용한 소형 이중 대역 코플래너 도파관 급전 슬롯 안테나에 대한 설계 방법을 연구하였다. 제안된 슬롯 안테나의 이중 대역 동작을 위해 SRR 도체를 직사각형 슬롯 내에 장하하였다. 기존의 직사각형 슬롯에 SRR 도체가 삽입되면 직사각형 루프 영역과 직사각형 슬롯 영역으로 나누어지며, 루프와 슬롯에 의해 각각 주파수 대역이 발생한다. 2.45 GHz WLAN 대역과 3.40-5.35 GHz 대역에서 동작하는 이중 대역 슬롯 안테나를 FR4 기판 상에 $30mm{\times}30mm$ 크기로 제작하였다. 실험 결과, 전압 정재파비 < 2인 대역이 2.38-2.51 GHz, 3.32-5.38 GHz으로 원하는 이중대역에서 동작하는 것을 확인하였고, 이득은 2.45 GHZ에서 1.7 dBi이고 두 번째 대역에서는 2.4-3.2 dBi로 측정되었다.