• 제목/요약/키워드: limiter

검색결과 783건 처리시간 0.034초

PIN 다이오드를 사용한 Ku 대역 평판형 리미터의 설계 및 제작 (Design and Fabrication of a Ku-Band Planar Limiter with PIN Diodes)

  • 김탁영;양승식;염경환;공덕규;김소수
    • 한국전자파학회논문지
    • /
    • 제17권4호
    • /
    • pp.368-379
    • /
    • 2006
  • 본 논문에서는 기존의 실험 위주의 설계 기법보다는 해석적 방법에 의하여 3단으로 구성된 평판형 리미터 설계 및 제작 기법을 제시하였다. 해석 결과 PIN 다이오드로 구성된 리미터에 고출력의 RF 입력이 인가될 경우 두 가지 형태의 누설 전력이 발생하며 이의 PIN 다이오드 파라미터와 연관성을 설명하였다. 설계된 리미터 회로는 1단과 2단은 PIN diode로 구성되며 3단은 Schottky 다이오드를 사용 구성하였다. 이를 통하여 제작된 리미터회로는 약신호시 삽입 손실 0.8 dB, 20 W RF 입력시 첨두 누설 전력(spike leakage) 12 dBm, 정상 누설 전력 12 dBm의 사양을 보여주고 있다.

돌입전류 제한회로 개선을 통한 전원변환장치 운용신뢰성 향상 (Operational Reliability Improvement of Power Converter by Improving the Inrush Current Limiter)

  • 윤재복;류서현
    • 한국산학기술학회논문지
    • /
    • 제17권10호
    • /
    • pp.719-724
    • /
    • 2016
  • 본 논문에서는 돌입전류로부터 전원변환장치를 보호하고 오동작을 예방하기 위해서 돌입전류 제한회로의 성능 향상방법에 관해 서술하였다. 군용 레이더의 전원변환장치를 운용하던 도중 회로차단기가 간헐적으로 동작하여 장비운용에 불편함이 초래되었다. 돌입전류 제한회로의 출력 전류를 측정해 본 결과 간헐적으로 250A이상 과전류가 발생하여 회로차단기가 동작하였다. 돌입전류 제한회로에 사용된 SCR(Silicon Controlled Rectifier) 분석, 돌입전류 제한회로의 동작원리 분석을 통해 의도치 않게 dv/dt triggering 방식으로 SCR이 도통되면서 과도한 전류가 발생한다는 것을 알 수 있었다, 분석한 원인을 바탕으로 SCR 양단에 급격한 전압 변화가 생기지 않도록 하고, SCR이 gate triggering 이외의 방식으로 도통 되어도 의도한 전류이상으로 돌입전류가 발생하지 않도록 SCR 앞단에 저항이 위치 하도록 회로를 변경하여 순간적인 전압 변화를 방지하였다. 마지막으로 돌입전류 제한회로의 전류 측정을 통해 의도한 전류 이상으로 돌입전류가 발생하지 않음을 입증 하였고, 상위체계에 부착시험을 통해 체계 영향성을 확인 하였으며, 전원변환장치에 적용하여 1년 이상 야전에서 운용결과 회로차단기가 동작하는 경우가 발생하지 않았다.

DC 그리드 안정성 향상을 위해 변압기형 초전도 한류기가 적용된 직류 차단 기술에 관한 연구 (A Study on DC Interruption Technology using a Transformer Type Superconducting Fault Current Limiter to Improve DC Grid Stability)

  • 황선호;최혜원;정인성;최효상
    • 전기학회논문지
    • /
    • 제67권4호
    • /
    • pp.595-599
    • /
    • 2018
  • Interruption system with the transformer type superconducting fault current limiter(TSFCL) is proposed in this paper. The interruption system with a TSFCL is a technology that it maximizes the interruption function of a mechanical DC circuit breaker using a transformer and a superconducting fault current limiter. By a TSFCL, the system limits the fault current till the breakable current range in the fault state. Therefore, the fault current could be cut off by a mechanical DC circuit breaker. The Interruption system with a TSFCL were designed using PSCAD/EMTDC. In addition, the Interruption system with a TSFCL was applied to the DC test circuit to analyze characteristics of a current-limiting and a interruption operation. The simulation results showed that the Interruption system with a TSFCL interrupted the fault current in a stable when a fault occurred. Also, The current-limiting rate of the Interruption system with a TSFCL was approximately 69.55%, and the interruption time was less than 8 ms.

1-D 오일러 방정식에 관한 Modal 불연속 갤러킨 기법에서의 Limiter 성능 비교 (PERFORMANCE OF LIMITERS IN MODAL DISCONTINUOUS GALERKIN METHODS FOR 1-D EULER EQUATIONS)

  • 아볼파즐 카르차니;명노신
    • 한국전산유체공학회지
    • /
    • 제21권2호
    • /
    • pp.1-11
    • /
    • 2016
  • Considerable efforts are required to develop a monotone, robust and stable high-order numerical scheme for solving the hyperbolic system. The discontinuous Galerkin(DG) method is a natural choice, but elimination of the spurious oscillations from the high-order solutions demands a new development of proper limiters for the DG method. There are several available limiters for controlling or removing unphysical oscillations from the high-order approximate solution; however, very few studies were directed to analyze the exact role of the limiters in the hyperbolic systems. In this study, the performance of the several well-known limiters is examined by comparing the high-order($p^1$, $p^2$, and $p^3$) approximate solutions with the exact solutions. It is shown that the accuracy of the limiter is in general problem-dependent, although the Hermite WENO limiter and maximum principle limiter perform better than the TVD and generalized moment limiters for most of the test cases. It is also shown that application of the troubled cell indicators may improve the accuracy of the limiters under some specific conditions.

PIN 다이오드를 이용한 대역 통과 여파 특성을 갖는 리미터 설계 및 실험 (Design and Experiment of Waveguide Limiter with Band-Pass Characteristics Using PIN Diode)

  • 박준서;김병문;조영기
    • 한국전자파학회논문지
    • /
    • 제23권9호
    • /
    • pp.1065-1072
    • /
    • 2012
  • 본 논문에서는 레이다 시스템의 수신단의 도파관 리미터와 대역 통과 여파기를 하나의 소자로 구현하는 방법을 제시하고자 한다. 먼저 대역 통과 여파 특성을 갖는 아이리스 구조를 제안하고 PIN 다이오드를 연결하여 도파관에 입사되는 전력의 크기에 따른 PIN 다이오드 바이어스 동작 특성에 따라서 각각 여파기와 리미터로 동작하는 구조를 설계하였다. 제작된 구조는 낮은 전력의 마이크로파가 입사하는 경우, 10 GHz에서 -0.7 dB의 삽입 손실을 갖는 통과 대역을 형성하는 여파기로, 높은 전력의 마이크로파가 입사하는 경우 대략 25 dB의 분리도를 갖는 리미터로 동작한다.

잡음 재밍 신호에 강인한 광대역 모노펄스 레이더 시스템 설계 및 응답 특성 분석 (Design and Response Analysis of Wideband Monopulse Radar System Robust to Noise Jamming Signal)

  • 신보훈;양해준;김창열;박소령;노상욱;남일구
    • 한국군사과학기술학회지
    • /
    • 제21권1호
    • /
    • pp.94-102
    • /
    • 2018
  • In this paper, the wideband mono-pulse radar using AGC and limiter is designed. The output response characteristics of the mono-pulse radar using AGC and limiter are analyzed, respectively. In addition, the output response for jamming input signals is analyzed. The range tracking loop in the mono-pulse radar has robust output response to the noise jamming input signal. Although the output settling response of the AGC-based mono-pulse radar is larger than that of the limiter-based mono-pulse radar, the AGC-based mono-pulse radar has robustness to the noise jamming input signal due to feedback loop.