• 제목/요약/키워드: impedance calibration

검색결과 51건 처리시간 0.03초

MIPI D-PHY를 위한 2-Gb/s SLVS 송신단 (A 2-Gb/s SLVS Transmitter for MIPI D-PHY)

  • 백승욱;정동길;박상민;황유정;장영찬
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.25-32
    • /
    • 2013
  • 고속 저전력 모바일 응용분야를 위한 1.8V 2-Gb/s scalable low voltage signaling (SLVS) 송신단을 제안한다. 제안하는 송신단은 데이터 전송을 위한 4-lane 송신단, 소스 동기 클록 방식을 위한 1-lane 송신단, 그리고 8-phase 클록 발생기로 구성된다. 제안하는 SLVS 송신단은 50 mV에서 650 mV의 출력 전압 범위를 가지며 고속 동작 모드와 저전력 모드를 제공한다. 또한, signal integrity를 개선하기 위한 출력 드라이버의 임피던스 교정 기법이 제안된다. 제안하는 SLVS 송신단은 1.8 V의 공급 전압을 가지는 0.18-${\mu}m$ 1-poly 6-metal CMOS 공정을 이용하여 구현된다. 구현된 SLVS 송신단의 데이터 jitter의 시뮬레이션 결과는 2-Gb/s의 데이터 전송속도에서 8.04 ps이다. 1-lane을 위한 SLVS 송신단의 면적과 전력소모는 각각 $422{\times}474{\mu}m^2$와 5.35 mW/Gb/s이다.

모바일용 저전력 터치 스크린 제어 회로 설계 및 구현 (Design and Implementation of Low Power Touch Screen Controller for Mobile Devices)

  • 박상봉
    • 한국인터넷방송통신학회논문지
    • /
    • 제12권6호
    • /
    • pp.279-283
    • /
    • 2012
  • 본 논문에서는 모바일용 터치 스크린에서 손가락이 닿는 부분의 좌표를 계산하여 출력하는 저전력 고속 터치 제어 회로를 설계하고 구현하였다. 시스템 클럭은 10MHz이고, 채널 수는 21개, 대기 상태 전류는 $20{\mu}A$ 이고, 다이나믹 레인지는 140pF ~ 400pF 이며, 응답 시간은 0.1ms/frame이다. 저전력을 위한 전력 관리 회로와 보드, 습도, 온도에 따른 자동 임피이던스 보정 기능과 주변 키 및 패턴 간섭 억제 기능 및 직렬 인터페이스 I2C, SPI 기능을 구현하였다. 설계된 제어 회로의 성능은 FPGA와 $0.18{\mu}m$ CMOS 표준 공정을 이용하여 측정하였다. 구현된 제어회로는 모바일 폰이나 스마트 리모트 컨트롤로에 응용할 수 있도록, 다이아몬드 형태를 이용한 2 레이어 ITO용 모듈과 원가절감을 위한 단일 레이어 ITO 모듈에 사용 가능하도록 설계하였다.

유한요소해석에 의한 절대코일 와전류 신호의 임피던스 평면도 작성 (Drawing of Impedance Plane Diagrams of Absolute Coil ECT Signals by finite Element Analysis)

  • 신영길;이윤태;이정호;송명호
    • 비파괴검사학회지
    • /
    • 제24권4호
    • /
    • pp.315-324
    • /
    • 2004
  • 와전류 탐상에서 차동형 탐촉자는 신호에 영향을 미치는 변수들을 줄일 수 있어 흔히 사용된다 그러나 차동신호는 인접한 두 코일의 임피던스 차이를 신호로 사용하기 때문에 신호예측이나 해석이 쉽지 않다는 단점이 있다. 반면에 절대코일에 의한 신호는 상대적으로 형태가 단순하므로 신호예측이나 해석이 더 수월하다. 따라서 서로의 장, 단점을 상호보완적으로 사용하면 검사 신뢰도를 향상시키는데 큰 도움이 될 것이다. 본 논문에서는 인코넬 평판과 튜브에서 절대코일 신호를 예측하기 위하여 유한요소해석을 수행하였고, 리프트 오프, 충전율, 전도도, 탐상 주파수, 피검사체의 두께, 내, 외부 결함 등이 신호에 미치는 영향을 계산하여 임피던스 평면도로 작성하고, 신호특징을 분석하였다. 그 결과, 절대신호에 대한 많은 실용적인 지식을 축적할 수 있었고, 절대신호와 차동신호 특성의 유사성을 이해하게 되었으며, 결함깊이와 주파수 변화에 따른 신호의 기울기를 대응곡선 그래프로 자성할 수 있었다.

A 6-bit 3.3GS/s Current-Steering DAC with Stacked Unit Cell Structure

  • Kim, Si-Nai;Kim, Wan;Lee, Chang-Kyo;Ryu, Seung-Tak
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제12권3호
    • /
    • pp.270-277
    • /
    • 2012
  • This paper presents a new DAC design strategy to achieve a wideband dynamic linearity by increasing the bandwidth of the output impedance. In order to reduce the dominant parasitic capacitance of the conventional matrix structure, all the cells associated with a unit current source and its control are stacked in a single column very closely (stacked unit cell structure). To further reduce the parasitic capacitance, the size of the unit current source is considerably reduced at the sacrifice of matching yield. The degraded matching of the current sources is compensated for by a self-calibration. A prototype 6-bit 3.3-GS/s current-steering full binary DAC was fabricated in a 1P9M 90 nm CMOS process. The DAC shows an SFDR of 36.4 dB at 3.3 GS/s Nyquist input signal. The active area of the DAC occupies only $0.0546mm^2$ (0.21 mm ${\times}$ 0.26 mm).

고압 CV 케이블에서의 부분방전 측정과 위치검출 방법에 관한 연구 (A Study on the measurement and Method of Partial Discharge in High Voltage CV Cable)

  • 송재용;서황동;박대원;길경석;한문섭;장동욱
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2005년도 춘계학술대회 논문집
    • /
    • pp.867-872
    • /
    • 2005
  • This paper describes the measurement and location method of partial discharges in high voltage CV cables. Coupling capacitors were used to detect partial discharge signal. Impedance characteristic of the coupling circuit and an amplifier with a high Common Mode Rejection Ratio(CMRR) were studied to improve sensitivity of the circuit. From the calibration experiment, the sensitivity of the partial discharge detection circuit was about 100pC. Also, we confirmed that the location of partial discharges in cables can be estimated by calculation of time difference between the first pulse and the second one reflected from the other end of the cable.

TRL 오차 수정 방법을 개선한 특성 임피던스 추출 (Characteristic Impedance Extraction Using TRL Calibration and a Additional Standard)

  • 김유신;이창석
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2001년도 종합학술발표회 논문집 Vol.11 No.1
    • /
    • pp.275-278
    • /
    • 2001
  • TRL 오차 수정방법은 기판 위에 제작된 고주파 소자를 측정할 때 많이 사용되는 방법이지만 오차수정을 위해 제작된 표준 전송선 패턴의 특성 임피던스를 알아야만 보다 정확하게 측정 오차를 수정할 수 있다. 기존의 방법에서는 저항을 종단 처리한 표준 패턴을 추가로 이용하여 전송선의 단위 길이 당 커패시턴스를 계산하고 주파수에 대해 fitting하는 방법으로 표준 전송선의 특성 임피던스를 계산하고 있으나 제작상의 부정확성에 의해 추출된 특성임피던스가 영향을 받고 있음을 확인하였다. 본 연구에서 제안하는 새로운 방법을 이용하면 fitting하는 과정 없이 각각의 측정주파수에서 직접 특성 임피던스 추출이 가능할 뿐 아니라 제작상의 부정확성을 측정결과로부터 처리할 수 있으며 검증 결과 기존 방법 보다 정확한 특성 임피던스를 추출할 수 있었다.

  • PDF

실시간 디지털 사지 혈류량 측정기 개발 (Development of Real Time Digital Peripheral Plethysmography)

  • 김수찬;김덕원
    • 대한의용생체공학회:학술대회논문집
    • /
    • 대한의용생체공학회 1997년도 추계학술대회
    • /
    • pp.424-427
    • /
    • 1997
  • Electrical impedance plethysmography is still be one of the simplest and most convenient methods or non-invasive measurement of blood low, but it has the weak point can not do real-time measurement because of using chart-record or processing after receiving data from analog plethysmography through A/D converter. In this study. we developed hardware system composed of analog part which include auto-balancing circuit and calibration register and digital part which include 80C196KC, keypad, and LCD. we studied the algorithms or extracting parameter to calculate blood low and implemented it using general purpose micro controller.

  • PDF

시간 영역 반사법에 의한 암반 변위의 계측 기술 분석 (Analysis of the Time Domain Reflectometry for the Monitoring of Rock Displacement)

  • 정소걸
    • 터널과지하공간
    • /
    • 제5권1호
    • /
    • pp.70-76
    • /
    • 1995
  • Two types of deformations can occur on the cable during the monitoring of the rock displacement by the time domain reflectometry. One is the impedance model for tensile deformation, and the other is the capacitance model for the shear deformation. The former gives a response signal with a gradual change in the amplitude of the reflected voltage, meanwhile the latter produces a signal with a blunted spike. The resolution of the TDR can be improved to 0.125% using calibration crimps on the cable of 60 meters long. It is recommended that the diameter of the cable should be 18 mm at least in order to induce a better reflected pulse without any open-circuit. The actual TDR technique cannot characterize the type and the magnitude of rock displacement quantitatively. Systematic investigation of the TDR parameters, such as the exact of cable diameter, cable length, number of crimps, combination of shearing and extension, and environment of the TDR equipment, will be able to improve the resolution to 0.01 mm.

  • PDF

전자기장 프로브 교정용 비대칭형 TEM cell의 설계 및 성능 평가 (Design and performance of asymmetric TEM cell for calibration field probes)

  • 윤재훈;이혁재;황호정
    • 한국통신학회논문지
    • /
    • 제25권1B호
    • /
    • pp.48-55
    • /
    • 2000
  • 본 논문에서는 전기장 프로브 교정용 비대칭형 TEM cell의 설계과정과 제작결과에 대해 나타내었다. 2cm$\times$2cm인 시험 공간(test space)에서 전자기장의 균일도가 $\pm$2 ㏈내를 유지하면서, 제1공진 주파수는 1.5GHz 이하에서 출현하도록 하고 제2공진 주파수는 약 GHz에서 출현할 수 있도록 제작하였다. 제작 결과 계산된 결과와 실험된 데이터가 일치함을 볼 수가 있었다.

  • PDF

용량성 전장센서를 이용한 과도전압측정계 (Transient Voltage Measuring System Using the Capacitive Electric Field Sensor)

  • 이복희;길경석;주문노;이성헌
    • 센서학회지
    • /
    • 제5권3호
    • /
    • pp.9-16
    • /
    • 1996
  • 본 논문에서는 고전압 임펄스전압 발생장치의 조작에 의하여 발생하는 과도전압을 측정할 수 있는 용량성분 압기를 실현하였다. 전장센서를 이용한 과도전압측정계는 고속응답의 평판형 전장센서와 광대역 전압버퍼로 구성되었으며, 사용된 전압버퍼(LH0033)의 입력임피던스는 $10^{12}{\Omega}$ 정도로 대단히 높다. 단위계단 응답특성을 파악하기 위하여 새로운 교정방법을 제안하고, 설치조건에 따른 분압비 오차를 검토하였으며, 분압비 오차를 0.5% 이내로 하기 위한 최적설치조건을 제시하였다. 교정실험으로부터 과도전압측정계의 응답시간은 약 15.78 ns이었으며, 주파수대역은 6.37 Hz에서 27.3MHz이다. 따라서 본 측정계로 과도과전압은 물론 상용주파수전압도 신호의 일그러짐 없이 측정이 가능하였다.

  • PDF