• Title/Summary/Keyword: excimer annealing

Search Result 105, Processing Time 0.032 seconds

Laser Thermal Processing System for Creation of Low Temperature Polycrystalline Silicon using High Power DPSS Laser and Excimer Laser

  • Kim, Doh-Hoon;Kim, Dae-Jin
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 2006.08a
    • /
    • pp.647-650
    • /
    • 2006
  • Low temperature polycrystalline silicon (LTPS) technology using a high power laser have been widely applied to thin film transistors (TFTs) for liquid crystal, organic light emitting diode (OLED) display, driver circuit for system on glass (SOG) and static random access memory (SRAM). Recently, the semiconductor industry is continuing its quest to create even more powerful CPU and memory chips. This requires increasing of individual device speed through the continual reduction of the minimum size of device features and increasing of device density on the chip. Moreover, the flat panel display industry also need to be brighter, with richer more vivid color, wider viewing angle, have faster video capability and be more durable at lower cost. Kornic Systems Co., Ltd. developed the $KORONA^{TM}$ LTP/GLTP series - an innovative production tool for fabricating flat panel displays and semiconductor devices - to meet these growing market demands and advance the volume production capabilities of flat panel displays and semiconductor industry. The $KORONA^{TM}\;LTP/GLTP$ series using DPSS laser and XeCl excimer laser is designed for the new generation of the wafer & FPD glass annealing processing equipment combining advanced low temperature poly-silicon (LTPS) crystallization technology and object-oriented software architecture with a semistandard graphical user interface (GUI). These leading edge systems show the superior annealing ability to the conventional other method. The $KORONA^{TM}\;LTP/GLTP$ series provides technical and economical benefits of advanced annealing solution to semiconductor and FPD production performance with an exceptional level of productivity. High throughput, low cost of ownership and optimized system efficiency brings the highest yield and lowest cost per wafer/glass on the annealing market.

  • PDF

ELA Poly-Si과 SLS Poly-Si에서 Boron Activation에 관한 연구

  • Hong, Won-Ui;No, Jae-Sang
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.376-376
    • /
    • 2012
  • 본 연구는 Poly-Si에 이온 주입된 Boron의 Activation 거동을 연구하고자 SLS (Sequential Lateral Solidification) Poly-Si과 ELA (Excimer Laser Annealing) Poly-Si의 활성화 거동을 비교 분석하였다. SLS 및 ELA 결정화 방법으로 제조된 Poly-Si을 모재로 비 질량 분리 방식의 ISD (Ion Shower Doping) System을 사용하여 2.5~7.0 kV까지 이온주입 하였다. 이온주입 후 두 가지의 열처리 방법, 즉, FA 열처리(Furnace Annealing)와 RTA 열처리(Rapid Thermal Annealing)를 사용하여 도펀트 활성화 열처리를 수행하고 이온주입 조건 및 활성화 열처리 방법에 따른 결함 회복 및 도펀트 활성화 거동의 변화를 관찰하였다. TRIM-code Simulation 결과 가속 이온 에너지와 조사량이 증가 할수록 이온주입 시 발생하는 결함의 양이 증가하는 것을 정량적으로 계산하였다. 실험 결과 결함의 양이 증가 할수록 Activation이 잘되는 것을 관찰할 수 있었다. SLS Poly-Si에 비하여 ELA Poly-Si의 경우 도펀트 활성화 열처리 후 활성화 효율이 높게 나타났다. 본 결과는 Grain Boundary의 역할과 밀접한 관계가 있으며 간단한 정성적인 Model을 제시하였다. 활성화 효율의 경우 RTA 열처리 시편이 FA 시편에 비하여 높은 것이 관찰되었다. 본 결과는 열처리 온도 및 시간에 따라 변화하는 Boron의 특이한 활성화 거동인 Reverse Annealing 효과에 기인하는 것으로 규명되었다.

  • PDF

LTPS 공정 Diode Laser Annealing 방식을 이용한 Poly-Si 결정화

  • Lee, Jun-Gi;Kim, Sang-Seop
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.336-336
    • /
    • 2011
  • AMOLED에 대한 관심이 높아짐에 따라 LTPS (Low Temperature Poly Silicon) TFT에 대한 연구가 활발히 이루어지고 있다. 다결정 실리콘은 단결정 실리콘에 비해 100 cm2/V 이상의 이동도를 보이는 우수한 특성으로 인해 AMOLED 디스플레이에 적합하며 여러 기업에서 LTPS 공정을 이용한 TFT제작을 연구 중이다. LTPS 공정은 현재 ELA (Excimer Laser Annealing) 방식으로 대면적 유리기판에 ELA 방법을 적용함에 있어 설비투자 비용이 지나치게 높아진다는 단점을 가지고 있다. 설비투자 비용의 문제점을 해결하기 위해 Diode Laser을 이용하여 Annealing하는 방법에 대해 연구하였다. 본 연구는 Diode Laser Annealing 방식을 이용하여 poly-Si을 구현하였다. 단결정 실리콘을 제작하기 위해 ICP-CVD장비를 이용하여 150$^{\circ}C$에서 SiH4, He2 혼합, He/SiH4의 flow rate는 20/2[sccm], RF power는 400 W에서 700 W으로 가변, 증착 압력은 25mTorr으로 하였다. 940 nm 파장의 30 W Diode Laser를 8 mm Spot Size로 a-Si에 순간 조사하여 결정화, 그 결과 grain을 형성한 polycrystalline 구조를 확인하였다.

  • PDF

The Study of a-Si Film Crystallization using an XeCl Laser Annealing on the Plastic Substrate

  • Kim, Do-Young;Suh, Chang-Ki;Shim, Myung-Suk;Kim, Chi-Hyung;Yi, Jun-Sin;Lee, Min-Chul;Han, Min-Gu
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 2003.07a
    • /
    • pp.634-638
    • /
    • 2003
  • We reported the a-Si crystallization using a XeCl excimer laser annealing on the plastic substrate. The poly-Si film is able to grow in the low temperature and light substrate like a plastic. For the preparation of sample, substrate is cleaned by organic liquids. The film of $CeO_{2}$ layer as the buffer layer was grown by sputtering methods. After a-Si film deposition using ICPCVD, the film was crystallized by XeCl excimer laser. In this paper, we present the crystallization properties of a-Si on the plastic substrate

  • PDF

Ultra shallow function Formation of Low Sheet Resistance Using by Laser Annealing (레이져 어닐링을 이용한 낮은 면저항의 극히 얕은 접합 형성)

  • 정은식;배지철;이용재
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2001.05a
    • /
    • pp.349-352
    • /
    • 2001
  • In this paper, novel device structure in order to realize ultra fast and ultra small silicon devices are investigated using ultra-high vacuum chemical vapor deposition(UHVCVD) and Excimer Laser Annealing (ELA) for ultra pn junction formation. Based on these fundamental technologies for the deep sub-micron device, high speed and low power devices can be fabricated. These junction formation technologies based on damage-free process for replacing of low energy ion implantation involve solid phase diffusion and vapor phase diffusion. As a result, ultra shallow junction depths by ELA are analyzed to 10~20 nm for arsenic dosage (2$\times$10$^{14}$ $\textrm{cm}^2$), excimer laser source(λ=248nm) is KrF, and sheet resistances are measured to 1k$\Omega$/$\square$ at junction depth of 15nm.

  • PDF

Comparative Pixel Characteristics of ELA and SMC poly-Si TETs for the Development of Wide-Area/High-Quality TFT-LCD (대화면/고화질 TFT-LCD 개발을 위하여 ELA 및 SMC로 제작된 다결정 실리콘 박막 트랜지스터의 화소 특성 비교)

    • Journal of the Korean Vacuum Society
    • /
    • v.10 no.1
    • /
    • pp.72-80
    • /
    • 2001
  • In this paper, we present a systematic method of extracting the input parameters of poly-Si TFT(Thin-Film Transistor) for Spice simulations. This method has been applied to two different types of poly-Si TFTs such as ELA (Excimer Laser Annealing) and SMC (Silicide Mediated Crystallization) with good fitting results to experimental data. Among the Spice circuit simulators, the PSpice has the GUI(graphic user interface) feature making the composition of complicated circuits easier. We added successfully the poly-Si TFT model of AIM-Spice to the PSpice simulator, and analyzed easily to compare the electrical characteristics of pixels without or with the line RC delay. In the comparative results, the ELA poly-Si TFT is superior to the SMC poly-Si TFT in the charging time and the kickback voltage for the TFT-LCD (Thin Film Transistor-Liquid Crystal Display).

  • PDF

High quality $SiO_2$ gate Insulator with ${N_2}O$ plasma treatment and excimer laser annealing fabricated at $150^{\circ}C$ (${N_2}O$ 플라즈마 전처리와 엑시머 레이저 어닐링을 통한 $150^{\circ}C$ 공정의 실리콘 산화막 게이트 절연막의 막질 개선 효과)

  • Kim, Sun-Jae;Han, Sang-Myeon;Park, Joong-Hyun;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2006.10a
    • /
    • pp.71-72
    • /
    • 2006
  • 플라스틱 기판 위에 유도 결합 플라즈마 화학적 기상 증착장치 (Inductively Coupled Plasma Chemicai Vapor Deposition, ICP-CVD) 를 사용하여 실리콘 산화막 ($SiO_2$)을 증착하고, 엑시머레이저 어널링 (Excimer Laser Annealing, ELA) 과 $N_{2}O$ 플라즈마 전처리를 통해, 전기용량-전압(Capacitance-Voltage, C-V) 특성과 항복 전압장 (Breakdown Voltage Field) 과 같은 전기적 특성을 개선시켰다. 에너지 밀도 $250\;mJ/cm^2$ 의 엑시머 레이저 어닐링은 실리콘 산화막의 평탄 전압 (Flat Band Voltage) 을 0V에 가까이 이동시키고, 유효 산화 전하밀도 (Effective Oxide Charge Density)를 크게 감소시킨다. $N_{2}O$ 플라즈마 전처리를 통해 항복 전압장은 6MV/cm 에서 9 MV/cm 으로 향상된다. 엑시머 레이저 어닐링과 $N_{2}O$ 플라즈마 전처리를 통해 평탄 전압은 -9V 에서 -1.8V 로 향상되고, 유효 전하 밀도 (Effective Charge Density) 는 $400^{\circ}C$에서 TEOS 실리콘 산화막을 증착하는 경우의 유효 전하 밀도 수준까지 감소한다.

  • PDF

Impact of CO2 Laser Pretreatment on the Thermal Endurance of Bragg Gratings

  • Gunawardena, Dinusha Serandi;Lai, Man-Hong;Lim, Kok-Sing;Ahmad, Harith
    • Journal of the Optical Society of Korea
    • /
    • v.20 no.5
    • /
    • pp.575-578
    • /
    • 2016
  • The thermal endurance of fiber Bragg gratings (FBGs), written with the aid of 193-nm ArF excimer laser irradiation on H2-loaded Ge/B codoped silica fiber, and pretreated with a CO2 laser and a subsequent slow cooling process, is investigated. These treated gratings show relatively less degradation of grating strength during the thermal annealing procedure. The thermal decay characteristics of treated and untreated fiber, recorded over a time period of 9 hours, have been compared. The effect on the Bragg transmission depth (BTD) and the center-wavelength shift, as well as the growth of refractive-index change during the grating inscription process for both treated and untreated fiber, are analyzed.

Analysis on the Characteristics of NVM Device using ELA on Glass Substrate (ELA 기판을 사용한 NVM 소자의 전기적 특성 분석)

  • Oh, Chang-Gun;Lee, Jeoung-In;Yi, J.
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.149-150
    • /
    • 2007
  • ONO(Oxide-Nitride-Oxide)구조는 기억소자의 전하보유 능력을 향상시키기 위해 도입된 게이트 절연막이다. 본 연구에서는 ELA(Excimer Laser Annealing)방법으로 비정질 실리콘을 결정화 시켜서 그 위에 NVM(Nonvolatile Memory)소자를 만들어 전기적 특성을 측정하여 결과를 나타내었다. 실험 결과 같은 크기의 $V_D$에서 $V_G$를 조절함으로써 $I_D$의 크기를 조절할 수 있었다. $V_G-I_D$ Graph에서는 $I_{on}$$I_{off}$, 그리고 Threshold Voltage를 알 수 있었다. $I_{on}/I_{off}$ Ratio는 $10^3-10^4$이다. $V_G-I_D$ Graph에서는 게이트에 인가하는 Bias의 양을 통해서 Threshold Voltage의 크기를 조절할 수 있었다. 이는 Trap되는 Charge의 양을 임의로 조절할 수 있다는 것을 의미하며, 이러한 Programming과 Erasing의 특성을 이용하여 기억소자로서의 역할을 수행하게 된다.

  • PDF

Characteristics of Excimer Laser-Annealed Polycrystalline Silicon on Polymer layers (폴리머 위에 엑시머 레이저 방법으로 결정화된 다결정 실리콘의 특성)

  • Kim, Kyoung-Bo;Lee, Jongpil;Kim, Moojin;Min, Youngsil
    • Journal of Convergence for Information Technology
    • /
    • v.9 no.3
    • /
    • pp.75-81
    • /
    • 2019
  • In this work, we investigated a low temperature polycrystalline silicon (LTPS) thin film transistors fabrication process on polymer layers. Dehydrogenation and activation processes were performed by a furnace annealing at a temperature of $430^{\circ}C$ for 2 hr. The crystallization of amorphous silicon films was formed by excimer laser annealing (ELA) method. The p-type device performance, fabricated by polycrystalline silicon (poly-Si) films, shows a very good performance with field effect mobility of $77cm^2/V{\cdot}s$ and on/off ratio current ratio > $10^7$. We believe that the poly-Si formed by a LTPS process may be well suited for fabrication of poly-Si TFTs for bendable panel displays such as AMOLED that require circuit integration.