• 제목/요약/키워드: dual inverter

검색결과 146건 처리시간 0.017초

듀얼 인버터 개방 권선형 영구자석 동기 전동기 제어를 위한 PWM 캐리어 생성 방법 및 영벡터 위치에 따른 전류 리플 영향성 분석 (PWM Carrier Generating Method for OEW PMSM with Dual Inverter and Current Ripple Analysis according to Zero Vector Location)

  • 심재훈;최현규;하정익
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 추계학술대회
    • /
    • pp.13-15
    • /
    • 2019
  • 듀얼 인버터를 가진 개방 권선형 영구자석 동기 전동기는 같은 DC Link 전압으로 모터에 더 큰 전압을 사용할 수 있게 할 수 있다. 이 때문에 DC Link와 인버터 사이의 DC/DC Boost 컨버터의 필요성을 없애줄 뿐 아니라 배터리의 전압을 낮출 수 있어 안전상의 이점 및 BMS의 요구 조건을 낮추므로 경제적 이점을 가질 수 있다. 이 시스템은 경제적 이점 외에도 모터에 고전압을 인가함으로써 기존에 비해 고속 운전 영역 확장 또는 운전 영역을 기존과 동일하게 유지한다면 인버터의 손실 감소라는 이점 또한 얻을 수 있다. 그러나 1차단 인버터와 2차단 인버터의 합성전압 차이로 인해 생기는 Zero Sequence Voltage (ZSV)로 인해 시스템의 손실을 증대시키는 Zero Sequence Current (ZSC)가 흐를 수 있다. 본 연구에서는 이를 억제하기 위한 스위칭 패턴 형성을 위한 PWM 캐리어 생성 방법에 대해 제시하고, 이 방법을 적용하여 스위칭 순서 상 센터 영벡터의 유/무에 따른 제어 영향성 분석을 추가로 진행하여 전류 리플을 줄일 수 있는 스위칭 패턴 생성 방법을 제시한다.

  • PDF

저항 점 용접된 자동차 차체용 DP 590 강재의 압흔 형상과 동저항을 이용한 통계적 품질 평가에 대한 연구 (Study on the Statistical Quality Evaluation Using Indentation Geometry and Dynamic Resistance Of Inverter DC Resistance Spot Welding)

  • 안주선;이경원;김종현;이보영
    • 한국전산구조공학회:학술대회논문집
    • /
    • 한국전산구조공학회 2010년도 정기 학술대회
    • /
    • pp.628-631
    • /
    • 2010
  • 환경문제에 대한 관심으로 자동차에 대한 경량화가 요구되는 동시에 안전규제가 강화 되고 있어, 높은 인장강도를 가지는 고강도 강의 차체 적용 비율이 점차 증가하고 있다. 또한, 자동차 1대를 조립하기 위한 저항 점용접 횟수를 줄이고, 용접부에 충격안정성을 확보하기 위한 관심이 고조되고 있다. 따라서, 국내 자동차 산업에서 용접부의 신뢰성을 보장하기 다양한 비파괴 검사를 적용하고 있으며, 생산 공정에 적용하고 있다. 그중에서 용접 전극 사이에서 동저항(Dynamic resistance, 용접 공정중모재의 저항값의 변화)을 계측하여 용접성을 평가하는 방법이 제시되고, 차체 조립공정 중에 적용하려는 시도가 이루어지고 있다. 본 연구에서는 자동차 차체용 냉간 압연강판(590MPa dual-phase steel)을 인버터 DC 저항 점 용접하여, 용접전극 사이에서 동저항을 측정 하였다. 용접성은 인장전단 강도로 평가하였고, 용접 공정 변수는 용접 전류, 용접 시간, 가압력을 선정하였다. 동저항 그래프의 ${\alpha}$-peak와 ${\beta}$-peak값을 인장전단 강도에 따라 회귀 분석하여, 동저항에 따른 인장전단 강도를 예측하였다. 추가적으로, 용접부의 외관 형상 중에 압흔 깊이와 압흔자국 지름에 대한 회귀분석을 실시하였으며, 용접부 형상에 대한 신뢰성을 부여하였다.

  • PDF

비대칭 6상 영구자석 동기 전동기의 스위치 개방에 따른 특성 분석 및 고장허용운전 (Fault Tolerance Operation and Characteristics Analysis of Asymmetric Six-phase Permanent Magnet Synchronous Motor According to Switch Open)

  • 전소영;황선환;박종원
    • 한국산업융합학회 논문집
    • /
    • 제25권6_2호
    • /
    • pp.1003-1008
    • /
    • 2022
  • This paper proposes a method related to fault tolerance operation and characteristic analysis of asymmetric 6-phase permanent magnet synchronous motor. In general, motor drive systems with multi-phase structures can be continuously operated despite a reduction of power and speed by using a phase changeover or control techniques according to the failures. As a result, it is widely used in industrial fields such as aviation and defense, which require high efficiency and high reliability. In this paper, the second order ripple of the electrical fundamental freuqnecy occurs in the dq-axis currents of the synchronous coordinate system through mathematical analysis according to the switch open of the dual 3-phase inverter. Therefore, the fault tolerant operation method is presented by applying the fault detection method with a constant cycle for continuous operations. The effectiveness of the proposed fault tolerance operation method is verified through the several experiments.

유도가열시스템의 구성부품에 대한 강건설계 (Robust Design for Parts of Induction Bolt Heating System)

  • 김두현;김성철;이종호;강문수;정천기
    • 한국안전학회지
    • /
    • 제36권2호
    • /
    • pp.10-17
    • /
    • 2021
  • This paper presents the robust design of each component used in the development of an induction bolt heating system for dismantling the high-temperature high-pressure casing heating bolts of turbines in power plants. The induction bolt heating system comprises seven assemblies, namely AC breaker, AC filter, inverter, transformer, work coil, cable, and CT/PT. For each of these assemblies, the various failure modes are identified by the failure mode and effects analysis (FMEA) method, and the causes and effects of these failure modes are presented. In addition, the risk priority numbers are deduced for the individual parts. To ensure robust design, the insulated-gate bipolar transistor (IGBT), switched-mode power supply (SMPS), C/T (adjusting current), capacitor, and coupling are selected. The IGBT is changed to a field-effect transistor (FET) to enhance the voltage applied to the induction heating system, and a dual-safety device is added to the SMPS. For C/T (adjusting current), the turns ratio is adjusted to ensure an appropriate amount of induced current. The capacitor is replaced by a product with heat resistance and durability; further, coupling with a water-resistant structure is improved such that the connecting parts are not easily destroyed. The ground connection is chosen for management priority.

단상 전압 소스 인버터의 고조파 왜곡 보상을 위한 비례 다중 공진 제어기에 관한 연구 (A study on proportional multiple-resonance controller for harmonic distortion compensation of single phase VSIs)

  • 곽봉우
    • 전기전자학회논문지
    • /
    • 제27권3호
    • /
    • pp.319-326
    • /
    • 2023
  • 본 논문에서는 단상 전압 소스 인버터 (VSIs)의 강인한 출력 전압 제어를 위한 디지털 제어기 구현과 총 고조파 왜곡(T.H.D.v) 분석을 포함한 시뮬레이션 및 실험 결과를 제시한다. 일반적으로 VSI는 내부 루프의 전류 제어기에 비례 적분(PI) 제어기를 사용하고 외부 루프의 전압 제어기에 비례 공진 (PR) 제어기가 사용된다. 그러나, 비선형 부하에서 여전히 3차, 5차 및 7차와 같은 고차 고조파 왜곡이 발생한다. 따라서 본 논문에서는 고조파 왜곡을 억제하기 위해 홀수 고조파 주파수에 대한 공진 제어기를 포함한 비례 다중 공진 (PMR) 제어기를 제안한다. VSI 플랜트용 컨트롤러의 주파수 응답을 분석하고 PMR 컨트롤러를 설계합니다. 시뮬레이션을 통해 PI와 PMR을 전압 제어기로 사용할 때 출력 전압의 총 고조파 왜곡 특성을 비교 검증합니다. 선형 및 비선형 하중 조건이 모두 고려되었습니다. 마지막으로 PMR 제어기를 3kW급 VSIs 프로토 타입에 적용하여 그 유효성을 입증하였다.

UHF RFID 태그 칩용 저전력 EEPROM설계 (A Low-power EEPROM design for UHF RFID tag chip)

  • 이원재;이재형;박경환;이정환;임규호;강형근;고봉진;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제10권3호
    • /
    • pp.486-495
    • /
    • 2006
  • 본 논문에서 는 플래쉬 셀을 사용하여 수동형 UHF RFID 태그 칩에 사용되는 저전력 1Kb 동기식 EEPROM을 설계하였다. 저전력 EEPROM을 구현하기 위한 방법으로 다음과 같은 4가지 방법을 제안하였다. 첫째, VDD(=1.5V)와 VDDP(=2.5V)의 이중 전원 공급전압 방식을 사용하였고, 둘째, 동기식 회로 설계에서 클럭(clock) 신호가 계속 클럭킹(clocking)으로 인한 스위칭 전류(switching current)가 흐르는 것을 막기 위해 CKE(Clock Enable) 신호를 사용하였다. 셋째, 읽기 사이클에서 전류 센싱(current sensing) 방식 대신 저전력 소모를 갖는 clocked inverter를 사용한 센싱 방식을 사용하였으며, 넷째, 쓰기 모드시 Voltage-up 변환기(converter) 회로를 사용하여 기준전압 발생기(Reference Voltage Generator)에는 저전압인 VDD를 사용할 수 있도록 하여 전력 소모를 줄일 수가 있었다. $0.25{\mu}m$ EEPROM 공정을 이용하여 칩을 제작하였으며, 1Kb EEPROM을 설계한 결과 읽기 모드와 쓰기 모드 시에 소모되는 전력은 각각 $4.25{\mu}W$$25{\mu}W$이고, 레이아웃 면적(layout area)은 $646.3\times657.68{\mu}m^2$이다.