• 제목/요약/키워드: direct downconversion

검색결과 3건 처리시간 0.015초

다중 대역통과 신호의 하향변환을 위한 Complex Bandpass Sampling 기법 (A Complex Bandpass Sampling Method for Downconversion of Multiple Bandpass Signals)

  • 배정화;하원;박진우
    • 한국통신학회논문지
    • /
    • 제30권9C호
    • /
    • pp.913-921
    • /
    • 2005
  • 일반적인 bandpass sampling 방법인 real bandpass sampling 기법은 하향변환(downconversion)을 시행할 때 음의 주파수 대역의 RF 신호와의 에일리어싱(aliasing) 현상을 피해야 하므로 신중한 sampling 주파수 선택이 요구된다. 더욱이 다중신호(multiple signals)가 하향변환 될 경우에 이 sampling 방법은 더욱 많은 제약이 따르게 된다. 그러나 Hilbert 변환을 사용하는 complex bandpass sampling 방법은 음의 주파수 영역의 신호를 제거함으로써, real bandpass sampling 기법보다 유연하고 넓은 sampling 주파수 범위를 제공하며, 또한 더욱 낮은 sampling 주파수를 얻을 수 있는 장점이 있다. 본 논문에서는 이러한 complex bandpass sampling의 특징을 사용하여, 다중 신호를 하나의 통신 기기에서 동시에 하향 변환하는 수신기의 구조를 제시한다. 그리고 하나 또는 2개 신호의 하향변환에 관한 내용으로 제한하지 않고 N개의 신호로 확장하여 유효 sampling 주파수 영역 및 보호대역(guard-band)이 고려된 sampling 가능 최소 주파수에 관한 수식들을 일반화한다. 또한 모의실험을 통해 유도된 수식들을 증명한다.

An Integrated High Linearity CMOS Receiver Frontend for 24-GHz Applications

  • Rastegar, Habib;Ryu, Jee-Youl
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권5호
    • /
    • pp.595-604
    • /
    • 2016
  • Utilizing a standard 130-nm CMOS process, a RF frontend is designed at 24 GHz for automotive collision avoidance radar application. Single IF direct conversion receiver (DCR) architecture is adopted to achieve high integration level and to alleviate the DCR problem. The proposed frontend is composed of a two-stage LNA and downconversion mixers. To save power consumption, and to enhance gain and linearity, stacked NMOS-PMOS $g_m$-boosting technique is employed in the design of LNA as the first stage. The switch transistors in the mixing stage are biased in subthreshold region to achieve low power consumption. The single balanced mixer is designed in PMOS transistors and is also realized based on the well-known folded architecture to increase voltage headroom. This frontend circuit features enhancement in gain, linearity, and power dissipation. The proposed circuit showed a maximum conversion gain of 19.6 dB and noise figure of 3 dB at the operation frequency. It also showed input and output return losses of less than -10 dB within bandwidth. Furthermore, the port-to-port isolation illustrated excellent characteristic between two ports. This frontend showed the third-order input intercept point (IIP3) of 3 dBm for the whole circuit with power dissipation of 6.5 mW from a 1.5 V supply.

SDR 시스템을 위한 Complex Bandpass Sampling 기법 및 일반화 공식의 유도 (Complex Bandpass Sampling Technique and Its Generalized Formulae for SDR System)

  • 배정화;하원;박진우
    • 한국통신학회논문지
    • /
    • 제30권7C호
    • /
    • pp.687-695
    • /
    • 2005
  • 차세대 통신기술인 Software-Defined Radio (SDR)시스템은 단일 하드웨어 플랫폼에 소프트웨어 변경만으로 다양한 통신표준을 수용할 수 있는 시스템이다. 시스템의 융통성(flexibility)과 적응성(adaptability)을 위하여 RF와 관련된 하드웨어의 최소화가 필요하며, 이를 위해 ADC를 사용으로 기저대역(baseband) 또는 낮은 IF단으로 직접하향 변환(downconversion)을 할 수 있는 bandpass sampling 기법이 필수적이다. 이 논문에서는 complex bandpass sampling 방식을 이용하여 두 가지의 통신 표준이 한 시스템에서 동시에 직접 하향 변환하는 새로운 방법을 제안하였다. 이에 따른 sampling 가능 영역, 보호대역(guard-band)을 고려한 sampling 가능 최소 주파수 그리고 이동된 신호의 위치를 구하는 수식들을 유도한 뒤 그래프를 통해 비교 분석하였다. 또한 제안한 sampling방식이 모의실험을 통해 기존에 제안되었던 real bandpass sampling방식보다 SDR시스템에 더욱 적합하다는 것을 입증하였다.