• 제목/요약/키워드: computer software program

검색결과 810건 처리시간 0.042초

엔트로피 필터 구현에 대한 Hardware Architecture (Hardware Architecture for Entropy Filter Implementation)

  • 심휘보;강봉순
    • 전기전자학회논문지
    • /
    • 제26권2호
    • /
    • pp.226-231
    • /
    • 2022
  • 정보 엔트로피의 개념은 다양한 분야에서 폭넓게 응용되고 있다. 최근 영상처리 분야에서도 정보 엔트로피 개념을 응용한 기술들이 많이 개발되고 있다. 현대 산업에서 컴퓨터 비전 기술들의 중요성과 수요가 증가함에 따라, 영상처리 기술들이 현대 산업에 효율적으로 적용되기 위해서는 실시간 처리가 가능해야 한다. 영상의 엔트로피 값을 추출하는 것은 소프트웨어로는 계산량이 복잡해 실시간 처리가 어려우며 실시간 처리가 가능한 영상 엔트로피 필터의 하드웨어 구조는 제안된 적이 없다. 본 논문에서는 barrel shifter를 사용하여 실시간 처리가 가능한 히스토그램 기반 엔트로피 필터의 하드웨어 구조를 제안한다. 제안한 하드웨어는 Verilog HDL을 이용하여 설계하였고, Xilinx사의 xczu7ev-2ffvc1156을 Target device로 설정하여 FPGA 구현하였다. Xilinx Vivado 프로그램을 이용한 논리합성 결과 4K UHD의 고해상도 환경에서 최대 동작 주파수 750.751MHz를 가지며, 1초에 30장 이상의 영상을 처리하며 실시간 처리 기준을 만족함을 보인다.

악성 랜섬웨어 SW에 사용된 암호화 모듈에 대한 탐지 및 식별 메커니즘 (Cryptography Module Detection and Identification Mechanism on Malicious Ransomware Software)

  • 이형우
    • 사물인터넷융복합논문지
    • /
    • 제9권1호
    • /
    • pp.1-7
    • /
    • 2023
  • 랜섬웨어에 의해 개인용 단말 또는 서버 등이 감염되는 사례가 급증하고 있다. 랜섬웨어는 자체 개발한 암호화 모듈을 이용하거나 기존의 대칭키/공개 키 암호화 모듈을 결합하여 공격자만이 알고 있는 키를 이용하여 피해 시스템 내에 저장된 파일을 불법적으로 암호화 하게 된다. 따라서 이를 복호화 하기 위해서는 사용된 키 값을 알아야만 하며, 복호화 키를 찾는 과정에 많은 시간이 걸리므로 결국 금전적인 비용을 지불하게 된다. 이때 랜섬웨어 악성코드는 대부분 바이너리 파일 내에 은닉된 형태로 포함되어 있어 프로그램 실행시 사용자도 모르게 악성코드에 감염된다. 그러므로 바이너리 파일 형태의 랜섬웨어 공격에 대응하기 위해서는 사용된 암호화 모듈에 대한 식별 과정이 필요하다. 이에 본 연구에서는 바이너리 파일 내 은닉된 악성코드에 적용 된 암호화 모듈을 역분석하여 탐지하고 식별할 수 있는 메커니즘을 연구하였다.

Comparison of instrumental methods for color change assessment of Giomer resins

  • Luiza de Almeida Queiroz Ferreira;Rogeli Tiburcio Ribeiro da Cunha Peixoto ;Claudia Silami de Magalhaes;Tassiana Melo Sa;Monica Yamauti ;Francisca Daniele Moreira Jardilino
    • Restorative Dentistry and Endodontics
    • /
    • 제47권1호
    • /
    • pp.8.1-8.9
    • /
    • 2022
  • Objectives: The aim of this study was to compare the color change of the Giomer resin composite (Beautifil-Bulk) by using photographs obtained with a smartphone (iPhone 6S) associated with Adobe Photoshop software (digital method), with the spectrophotometric method (Vita Easyshade) after immersion in different pigment solutions. Materials and Methods: Twenty resin composite samples with a diameter of 15.0 mm and thickness of 1.0 mm were confectioned in A2 color (n = 5). Photographs and initial color readings were performed with a smartphone and spectrophotometer, respectively. Then, samples were randomly divided and subjected to cycles of immersion in distilled water (control), açai, Coke, and tomato sauce, 3 times a day, 20 minutes for 7 days. Later, new photographs and color readings were taken. Results: The analysis (2-way analysis of variance, Holm-Sidak, p < 0.05) demonstrated no statistical difference (p < 0.005) between the methods in all groups. Similar color changes were observed for all pigment solutions when using the spectrophotometric method. For the digital method, all color changes were clinically unacceptable, with distilled water and tomato sauce similar to each other and with statistical differences (p < 0.005) for Coke and açai. Conclusions: Only the tomato sauce produced a color change above the acceptability threshold using both methods of color assessment. The spectrophotometric and digital methods produce different patterns of color change. According to our results, the spectrophotometric method is more recommended in color change assessment.

출력 지지대 두께가 선택적 레이저 용융법으로 제작된 금속 하부구 조물 적합도에 미치는 영향 (Effect of support thickness on the adaptation of Co-Cr alloy copings fabricated using selective laser melting)

  • 김재홍;김세연
    • 대한치과기공학회지
    • /
    • 제45권3호
    • /
    • pp.67-73
    • /
    • 2023
  • Purpose: This in vitro study aimed to evaluate the clinical acceptability of precision of fit of the support thickness of Co-Cr alloy copings fabricated using selective laser melting (SLM). Methods: Thirty dental stone models of maxillary left molar abutments were manufactured, images were taken using a scanner, and a computer-aided design program was used to design the form of a conventional metal ceramic crown coping. Overall, 30 single copings were made from Co-Cr alloy using SLM and divided into three support radius groups (0.1, 0.25, and 0.35 mm) of 10 for each. Digitized data were superimposed with three-dimensional inspection software to quantitatively obtain the machinability of a ceramic crown coping, and visual differences were confirmed using a color map. The root mean square values of the ceramic crown coping group were statistically analyzed using one-way analysis of variance (α=0.05). Results: The precision of fit was superior with 0.25 mm compared with 0.1 mm and 0.35 mm, and the results exhibited significant differences (p<0.05). All specimens showed that various support thicknesses did not exceed the clinically permitted value of 120 ㎛, which mean that more than 0.1 mm and 0.35 mm of support radius for SLM was adequate. Conclusion: The support thickness of Co-Cr alloy restoration fabricated using SLM is shown to affect the adaptation.

C 프로그래밍 언어 학습에 공개 소스 소프트웨어 SDL 활용 사례 연구 (A Case Study on Utilizing Open-Source Software SDL in C Programming Language Learning)

  • 김성득
    • 실천공학교육논문지
    • /
    • 제14권1호
    • /
    • pp.1-10
    • /
    • 2022
  • 전자공학교육에서 C 프로그래밍 언어 학습은 컴퓨터 프로그래밍을 이해하고, 임베디드 시스템에서 마이크로프로세서 활용 능력을 습득하기 위한 중요한 기초 교육 과정이다. 기초적 문법과 알고리즘 이해에 중점을 두기 위해, 콘솔 창에서 C 표준 라이브러리 함수에 기반한 프로그램을 작성하며 이론과 실습을 병행해 학습하는 것이 일반적인 교육방법이다. 그렇지만, C 언어의 기본 지식을 어느 정도 습득한 후 프로젝트 활동을 하거나 더 심화된 단계로 나아가고자 한다면, 콘솔창에서 C 표준 라이브러리 함수만을 사용하는 것은 C 프로그램으로 표현하거나 제어할 수 있는 대상을 한정시키게 된다. 학습자가 그래픽 또는 멀티미디어 리소스를 쉽게 활용해 교육적 가치를 높이기 위한 목적으로, 본 논문에서는 공개 소스 소프트웨어인 Simple DirectMedia Layer (SDL)을 활용하는 방안을 C 프로그래밍 언어 학습 과정에 적용한 사례를 연구한다. 콘솔 창에서 수행하는 기초적 프로그래밍 교육과정을 마친 후에 적용된 SDL활용 프로그래밍 교육 과정을 소개하고, 설문 조사를 통해 교육적 가치를 평가한다. 그 결과, 응답자의 56% 이상이 응용능력개선, 흥미유발, 전반적 유용성 측면에서 긍정적 의견을 표명했으며, 부정적 의견은 4% 이하였다.

Hardware Approach to Fuzzy Inference―ASIC and RISC―

  • Watanabe, Hiroyuki
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 1993년도 Fifth International Fuzzy Systems Association World Congress 93
    • /
    • pp.975-976
    • /
    • 1993
  • This talk presents the overview of the author's research and development activities on fuzzy inference hardware. We involved it with two distinct approaches. The first approach is to use application specific integrated circuits (ASIC) technology. The fuzzy inference method is directly implemented in silicon. The second approach, which is in its preliminary stage, is to use more conventional microprocessor architecture. Here, we use a quantitative technique used by designer of reduced instruction set computer (RISC) to modify an architecture of a microprocessor. In the ASIC approach, we implemented the most widely used fuzzy inference mechanism directly on silicon. The mechanism is beaded on a max-min compositional rule of inference, and Mandami's method of fuzzy implication. The two VLSI fuzzy inference chips are designed, fabricated, and fully tested. Both used a full-custom CMOS technology. The second and more claborate chip was designed at the University of North Carolina(U C) in cooperation with MCNC. Both VLSI chips had muliple datapaths for rule digital fuzzy inference chips had multiple datapaths for rule evaluation, and they executed multiple fuzzy if-then rules in parallel. The AT & T chip is the first digital fuzzy inference chip in the world. It ran with a 20 MHz clock cycle and achieved an approximately 80.000 Fuzzy Logical inferences Per Second (FLIPS). It stored and executed 16 fuzzy if-then rules. Since it was designed as a proof of concept prototype chip, it had minimal amount of peripheral logic for system integration. UNC/MCNC chip consists of 688,131 transistors of which 476,160 are used for RAM memory. It ran with a 10 MHz clock cycle. The chip has a 3-staged pipeline and initiates a computation of new inference every 64 cycle. This chip achieved an approximately 160,000 FLIPS. The new architecture have the following important improvements from the AT & T chip: Programmable rule set memory (RAM). On-chip fuzzification operation by a table lookup method. On-chip defuzzification operation by a centroid method. Reconfigurable architecture for processing two rule formats. RAM/datapath redundancy for higher yield It can store and execute 51 if-then rule of the following format: IF A and B and C and D Then Do E, and Then Do F. With this format, the chip takes four inputs and produces two outputs. By software reconfiguration, it can store and execute 102 if-then rules of the following simpler format using the same datapath: IF A and B Then Do E. With this format the chip takes two inputs and produces one outputs. We have built two VME-bus board systems based on this chip for Oak Ridge National Laboratory (ORNL). The board is now installed in a robot at ORNL. Researchers uses this board for experiment in autonomous robot navigation. The Fuzzy Logic system board places the Fuzzy chip into a VMEbus environment. High level C language functions hide the operational details of the board from the applications programme . The programmer treats rule memories and fuzzification function memories as local structures passed as parameters to the C functions. ASIC fuzzy inference hardware is extremely fast, but they are limited in generality. Many aspects of the design are limited or fixed. We have proposed to designing a are limited or fixed. We have proposed to designing a fuzzy information processor as an application specific processor using a quantitative approach. The quantitative approach was developed by RISC designers. In effect, we are interested in evaluating the effectiveness of a specialized RISC processor for fuzzy information processing. As the first step, we measured the possible speed-up of a fuzzy inference program based on if-then rules by an introduction of specialized instructions, i.e., min and max instructions. The minimum and maximum operations are heavily used in fuzzy logic applications as fuzzy intersection and union. We performed measurements using a MIPS R3000 as a base micropro essor. The initial result is encouraging. We can achieve as high as a 2.5 increase in inference speed if the R3000 had min and max instructions. Also, they are useful for speeding up other fuzzy operations such as bounded product and bounded sum. The embedded processor's main task is to control some device or process. It usually runs a single or a embedded processer to create an embedded processor for fuzzy control is very effective. Table I shows the measured speed of the inference by a MIPS R3000 microprocessor, a fictitious MIPS R3000 microprocessor with min and max instructions, and a UNC/MCNC ASIC fuzzy inference chip. The software that used on microprocessors is a simulator of the ASIC chip. The first row is the computation time in seconds of 6000 inferences using 51 rules where each fuzzy set is represented by an array of 64 elements. The second row is the time required to perform a single inference. The last row is the fuzzy logical inferences per second (FLIPS) measured for ach device. There is a large gap in run time between the ASIC and software approaches even if we resort to a specialized fuzzy microprocessor. As for design time and cost, these two approaches represent two extremes. An ASIC approach is extremely expensive. It is, therefore, an important research topic to design a specialized computing architecture for fuzzy applications that falls between these two extremes both in run time and design time/cost. TABLEI INFERENCE TIME BY 51 RULES {{{{Time }}{{MIPS R3000 }}{{ASIC }}{{Regular }}{{With min/mix }}{{6000 inference 1 inference FLIPS }}{{125s 20.8ms 48 }}{{49s 8.2ms 122 }}{{0.0038s 6.4㎲ 156,250 }} }}

  • PDF

스파이럴 파이프 네일링 시스템의 안정해석 및 적용성에 관한 연구 (A Study on Application and Stability Analysis of Spiral Pipe Nailing System)

  • 박시삼;박성철;정성필;김홍택
    • 한국지반환경공학회 논문집
    • /
    • 제5권2호
    • /
    • pp.41-49
    • /
    • 2004
  • 본 연구에서는 네일 삽입을 위한 천공작업 후, 공벽유지가 어려운 사질토 지반에 비교적 유리하게 적용할 수 있는 자천공방식의 스파이럴 파이프 네일링(SPN, Spiral Pipe Nailing) 시스템을 소개하고, 네일의 인장력 및 강성을 고려하여 안정성 평가를 하기위해 길이비($R_L$) 및 정착비($R_B$)를 다양하게 변화시켜가면서 간편시행쐐기법을 이용하여 한계평형해석을 수행하였다. 또한 FDM 수치해석 프로그램인 $FLAC^{2D}$ Ver. 3.30 프로그램을 사용하여, SPN 시스템 및 일반 쏘일네일링(GSN, General Soil Nailing) 시스템을 비교 평가하였다. 아울러 천공방법과 비트장착 등 SPN 시스템의 설계와 관련된 여러 인자에 대한 효과를 평가하기 위해, 6회의 변위제어방식 현장인발시험을 수행하였으며, 이를 토대로 SPN 시스템의 단기 인발거동특성을 평가해 보았다. 그 결과 SPN 시스템의 경우, GSN 시스템에 비해 강성, 인장강도 및 단위주면마찰력이 크게 발휘되므로, 전체안정성 측면에서 GSN 시스템에 비해 우수한 것으로 나타났다. 또한 강성을 고려한 간편시행쐐기법의 안정해석 결과를 살펴보면, 상용 한계평형해석 프로그램인 TALREN 97 프로그램의 안정해석 결과와 유사한 것으로 나타났다. 아울러 $FLAC^{2D}$ Ver. 3.30 프로그램 수치해석 결과를 살펴보면, SPN 시스템에서 유발되는 횡방향 변위의 경우, GSN 시스템에 비해, 10% 정도 감소하는 것으로 나타났다.

  • PDF

공간 객체 무결성 검증을 위한 규칙 관리 시스템의 구현 (Implementation of Rule Management System for Validating Spatial Object Integrity)

  • 고굉욱;유상봉;김기창;차상균
    • 한국정보과학회논문지:소프트웨어및응용
    • /
    • 제26권12호
    • /
    • pp.1393-1403
    • /
    • 1999
  • 공간 데이타베이스 시스템을 통하여 공유되는 공간 데이타는 무결성이 적절하게 유지되지 않는 한 전체 응용 시스템의 행위를 예측할 수 없게 되므로 데이타의 무결성 확인 및 유지는 필수적이다. 특히 공공 GIS에 저장된 공간 데이타는 토지 이용도 평가, 도시 계획, 자원 관리, 시설물 관리, 안전 관리, 국방 등 국가 전체 및 지역의 중요한 정책 결정을 위한 다양한 응용 시스템들에 의해 이용되므로 적절한 공간 객체의 무결성 확인이 더욱 더 필요하다. 본 논문에서는 능동(active) DBMS의 능동 규칙(active rule) 기법을 이용하여 공간 객체의 무결성 확인을 지원하기 위한 규칙 관리 시스템을 제시한다. 능동 규칙을 이용한 공간 객체의 무결성 확인은 응용 프로그래머를 무결성 확인에 대한 부담으로부터 자유롭게 할 수 있다. 본 시스템은 특정 DBMS에 종속되지 않는 독립적인 외부 시스템으로 존재하며, 능동 규칙 관리기, 규칙 베이스, 그리고 활성규칙 생성기의 3 부분으로 구성된다. 사용자가 공간 데이타베이스 응용 프로그램을 통해 공간 객체를 조작하고자 할 때, 본 시스템은 데이타베이스 트랜잭션을 단위로 조작되는 모든 공간 객체의 무결성 확인을 위해 응용 프로그램에 삽입될 무결성 제약조건 규칙들을 효율적으로 관리하는 역할을 한다.Abstract It is necessary that the integrity of spatial data shared through the spatial database system is validated and appropriately maintained, otherwise the activity of whole application system is unpredictable. Specially, the integrity of spatial data stored in public GIS has to be validated, because those data are used by various applications which make a decision on an important policy of the region and/or whole nation such as evaluation of land use, city planning, resource management, facility management, risk management/safety supervision, national defense. In this paper, we propose rule management system to support validating the integrity of spatial object, using the technique of active rule technique from active DBMS. Validating data integrity using active rules allows database application programmer to be free from a burden on validation of the data integrity. This system is an independent, external system that is not subject to specific DBMS and consists of three parts, which are the active rule manager, the rule base, and the triggered rule generator. When an user tries to manipulate spatial objects through a spatial database application program, this system serves to efficiently manage integrity rules to be inserted into the application program to validate the integrity constraints of all the spatial objects manipulated by database transactions.

멀티쓰레드 기반 센서네트워크 운영체제에서 동작하는 상태머신 프레임워크 (State Machine Frameworks Operating in Sensor Network Operation System based on Multi-Thread)

  • 이승근;김병곤;최병규;허신
    • 정보처리학회논문지A
    • /
    • 제17A권3호
    • /
    • pp.127-136
    • /
    • 2010
  • 무선 센서네트워크는 유비쿼터스 컴퓨팅에서 생활환경과 컴퓨터 사이의 중계자 역할을 하는 매우 중요한 연구 분야이다. 매우 제약적인 자원 환경에서 동작하여야 하는 센서 노드의 특성 때문에 제한된 자원을 효율적으로 관리할 수 있는 센서네트워크 운영체제가 요구된다. 또한 센서네트워크는 외부 물리 환경의 변화에 반응하여 동작하는 시스템이기 때문에 여러 이벤트를 동시에 신속하게 처리 할 수 있어야 한다. 이러한 요구조건을 만족시킬 수 있도록 TinyOS나 MANTIS, NanoQplus 등 센서네트워크용 운영체제에서 다양한 기법들이 제시되고 있다. 하지만, 센서네트워크 응용 프로그램을 개발하는 프로그래머 입장에서는 제약이 심한 개발 환경과 개발을 용이하게 할 수 있도록 하는 프레임워크가 부족한 문제점도 매우 크다. 이를 위해 본 논문에서는 반응형 시스템에 적합한 상태머신 프레임워크를 멀티쓰레드 기반의 센서네트워크운영체제인 NanoQplus에 구현하였다. 또한 효과적인 이벤트 처리를 위한 이벤트 브로커 모듈 및 상태머신간 메시지 공유를 위한 메시지 자료구조와 메시지 및 메시지큐를 핸들링하고 상태머신의 전이를 수행하는 실행 모듈을 제안한다. 추가적으로 상태머신 프레임워크기반의 응용 프로그램을 좀 더 용이한 개발을 지원할 수 있는 CASE(Computer-aided software engineering)툴을 개발하였다.

캐드에 의한 3차원 모델링 제작과정과 렌더링 이미지 연출에 관한 연구-무선 이동 전화기 디자인 사례를 중심으로- (A study on 3D Modeling Process & Rendering Image of CAD Program-With Case study on Cellular Phone Design-)

  • 이대우
    • 디자인학연구
    • /
    • 18호
    • /
    • pp.25-34
    • /
    • 1996
  • 산업정보화 사회의 진전과 이에 따른 산업디자인의 개발 방법과 프로세스는 시대적 흐름에 따라서 많은 방법의 변화를 가져왔다. 최근에 와서는 기존의 방법론과 가치 평가가 시대 오류 적 상황을 발생시키기도 하였으며, 많은 시간적 혹은 경제적인 총체적 문제들이 거론되게 되었다. 디자인 프로세스의 개발은 문제인식과 해결하려는 도구의 발전에 의해 많은 변화를 가져왔고, 디자인 테크놀로지가 컴퓨터 테크놀로지로 상당부분 대체 되어 가는 상황을 직시할 수 있다. 따라서, 관념적인 것(Thought ware)과 현실적인 것(Hard ware)을 연결시키는 웨어 적 디자인 프로세스가 많은 부분의 디자인 문제를 담당하게 되었다. 이에 본 연구는 컴퓨터를 응용한 제품 디자인 개발 단계에서 아이디어를 3차원 가상 실물 화시킬 수 있는 3차원 모델 링을 독자적으로 구현할 수 있는 방법을 사례를 통해 제시하는데 있으며, 이 효과와 가치는 디자인 문제 협의-평가-해결의 과정에 있어 결정적 요인으로 작용할 수 있다. 실질적인 모델 링과 렌더링의 프로세스는 다음과 같이 이루어지고 있다. 평면 화 간이 도면 상태의 구성과 이에 대한 입체물의 형성과정을 통하여 3차원 솔리드 모델을 제작하는 것이다. 연출효과를 높이기 위하여 카메라, 조명, 재질감, 색상을 첨부하여 하나의 디자인 시안 물을 작성하게 되며, 이 시안 물은 다양한 방법의 구성과 퍼트에 의하여 대상물을 평가할 수 있다. 이렇게 구체적으로 얻어진 시안 물은 디자인 평가에 의해서 완벽한 캐드시스템(CAD SYSTEM)으로 옮겨지며, 정선된 자료와 데이터로 양산 적 개념의 디자인 플로우 챠트에 돌입하게 되고, 현실적으로 요구되는 디자인 욕구를 최대한 만족시킬 수 있게 되는 것이다. 결국 이러한 디자인 프로세스는 기존 방법에 대한 새로운 제안 방법으로 제시되며, 여러 요인의 평가요소에서 효율적 가치 평가가 이루어 질 수 있도록 한 것이 본 논문의 목적이라고 하겠다.

  • PDF