• 제목/요약/키워드: comparator method

검색결과 112건 처리시간 0.021초

방전가공기의 효율적인 아크 검출과 제어방법 (Efficient Arc Detection and Control Method in Electro-discharge Machining)

  • 박양재
    • 디지털융복합연구
    • /
    • 제16권12호
    • /
    • pp.309-315
    • /
    • 2018
  • 방전 현상을 에너지로 이용하여 금속을 가공하는, 특히 초경 및 난삭 소재의 가공과 정밀가공에 효과적인 방전가공 시 빠른 가공속도와 향상된 정밀도 및 면조도를 달성하기 위하여 효율적인 아크의 검출과 제어방법에 대해 연구하였다. 단일 방전 파형을 Td(Time-Delay), Ton(Time-on), Toff(Time-off)의 세 가지 구간으로 나누어 HDL 언어를 이용하여 게이트 제어 타이밍을 시뮬레이션 하고, 실제 방전가공기에 적용하여 파형을 실측하였으며, 비교기 회로를 통한 Td 구간의 샘플링을 통해 서보기구의 동작을 결정함으로써 전극과 가공물 간의 간격 제어와 가공 결과에 미치는 영향을 분석하였다. 분석결과 형성되는 파형의 Td 구간을 보다 정밀하게 고속으로 샘플링하여 이를 토대로 전극과 가공물 간의 gap 제어에 적용하였을 때 보다 향상된 결과를 나타내었다.

전력 제어 기능을 가진 DC-DC 내장형 LED Driver IC 설계 (DC-DC integrated LED Driver IC design with power control function)

  • 이승우;이중기;김선엽
    • 한국산학기술학회논문지
    • /
    • 제21권12호
    • /
    • pp.702-708
    • /
    • 2020
  • 최근 LED 디스플레이 시스템의 대형화에 따라서 시스템의 효과적인 전력 제어 방법에 대한 연구가 진행 중이다. 그 중에서 본 논문에서는 BLU(Backlight unit)시스템의 채널 별 LED 특성차에 기인한 전력 손실을 최소화하기 위한 전력 제어 방법을 제안하였다. 제안된 전력 제어 기능을 갖는 LED 드라이버 IC는 전 채널의 정전류 동작이 가능한 최소 headroom 전압을 검출 후 DC-DC 컨버터 출력을 선형적으로 제어하여, 불필요한 추가 전압에 따른 전력 소모를 최소화 할 수 있도록 하였다. 또한 채널 별 전압 감지 비교기와 기준 전압 생성 회로가 필요하지 않아서 집적 회로 구현시 칩사이즈 감소 및 안정화 측면에서 큰 장점을 갖는다. 제안된 전력 제어 기능 동작을 검증하기 위해서, DC-DC 내장형 전력제어 LED driver IC를 Cadence 및 Synopsys사의 Design Tool을 사용하여 설계하였으며, Magnachip 0.35um 5V/40V CMOS 공정을 사용하여 제작하였다. 제작된 IC실험을 통해서 제안된 전력 제어 방법이 BLU시스템의 최소 필요 전압을 정상적으로 제어함을 확인하였다.

신체 성분 분석을 위한 다 주파수 생체전기 임피던스 분석 시스템 구현 (Implementation of Multiple Frequency Bioelectrical Impedance Analysis System for Body Composition Analysis)

  • 김성철
    • 한국산학기술학회논문지
    • /
    • 제13권11호
    • /
    • pp.5403-5408
    • /
    • 2012
  • 본 논문에서는 신체 성분 분석을 위한 다주파수 생체전기 임피던스 분석법에 대하여 소개하고 이를 기반으로 다주파수 생체전기 임피던스 분석 시스템을 구현하고 그 과정 및 결과를 제시하였다. 시스템의 구성요소들을 다주파수 교류 신호 발생부, 위상 신호 검출부, 전압 신호 검출부, 제어부, 입 출력부, 전극부, 전원부로 구분하여 설명하고, 구체적으로 구현 기법을 소개하였다. 체성분 데이터의 임상적 의의를 검토하고자 세계 최고 수준의 기술을 적용하여 높은 재현도와 고정밀도의 데이터를 제공하는 전문가용 체성분 분석기로 측정한 데이터와 비교 검토하고 두 측정치간의 상관관계를 구한 결과 시스템에 의한 체성분 분석은 상당히 높은 재현성을 나타낸다고 할 수 있다.

완전 이식형 인공중이를 위한 자동 충전종료형 무선 충전장치의 구현 (Implementation of Wireless Charger with the Function of Auto-Shutdown for fully Implantable Middle Ear Hearing Devices)

  • 이장우;임형규;정의성;한지훈;이승현;박일용;조진호
    • 대한의용생체공학회:의공학회지
    • /
    • 제28권4호
    • /
    • pp.539-548
    • /
    • 2007
  • In the paper, a wireless charger with the function of auto-shutdown for fully implantale middle ear hearing devices (F-IMEHD) has been designed. The wireless charger can communicate with an implant module to be turned off automatically shutdown after an internal rechargeable battery has been fully-charged by electromagnetic coupling using two coils. For the communication with an implant module, the wireless charger uses the load shift keying (LSK) method. But, the variation of the mutual inductance due to the different distance between two coils can cause the communication error in receiving the fully-charged signal from an implant module. To solve the problem, the implemented wireless charger has a variable reference generator for LSK communication. The wireless charger generates proper level of the reference voltage for a comparator using an ADC (analog-to-digital converter) and a DAC (digital-to-analog converter). Through the result of experiment, it has been confirmed that the presented wireless charger can detect signals from implantable module. And wireless charger can stop generating electromagnetic flux after an implanted battery has been fully charged in spite of variable coil distance according to different skin thickness.

RAM의 병렬 테스팅을 위한 알고리듬개발 및 테스트회로 설계에 관한 연구 (A Study on the Test Circuit Design and Development of Algorithm for Parallel RAM Testing)

  • 조현묵;백경갑;백인천;차균현
    • 한국통신학회논문지
    • /
    • 제17권7호
    • /
    • pp.666-676
    • /
    • 1992
  • 본 논문에서는 RAM에서 발생하는 모든 PSF(Pattern Sensitive Fault)를 검사하기 위한알고리즘과 테스트회로를 제안하였다. 기존의 테스트회로와 사용된 알고리즘은 RAM셀들을 연속적으로 테스트하거나 메모리의 2차원적 구조를 사용하지 못했기 때문에 많은 테스트 시간이 소요되었다. 본 논문에서는 기존의 RAM회로에 테스트를 위한 부가적인 회로를 첨가하여 병렬적으로 RAM을 테스트 하는 방법을 제안하였다. 부가적으로 첨가된 회로로는 병렬 비교기와 오류 검출기, 그룹 선택회로 이고 병렬 테스팅 위해서 수정된 디코더를 사용하였다. 또한, 효과적인 테스트 패턴을 구하기 위해 Eulerian경로의 구성방법에 대해서도 연구를 수행하였다. 결과적으로, 본 논문에서 사용한 알고리즘을 사용하면 b x w=n의 매트릭스 형태로 표현되는 RAM을 테스트하는데 325*워드라인 수 만큼의 동작이 필요하게 된다. 구현한 각 회로에 대해서 회로 시뮬레이션을 수행한 후 10 bit*32 word Testable RAM을 설계하였다.

  • PDF

MOSFET를 이용한 고효율 SCALDO 레귤레이터 구현 (Implementation of a High Efficiency SCALDO Regulator Using MOSFET)

  • 권오순;손준배;김태림;송종규
    • 전기전자학회논문지
    • /
    • 제19권3호
    • /
    • pp.304-310
    • /
    • 2015
  • SCALDO(Supercapacitor Assisted LDO) 레귤레이터는 기존에 널리 사용되고 있는 SMPS(Switch Mode Power Supply)의 장점인 높은 효율과 LDO(Low Drop-out) 레귤레이터의 장점인 안정적인 출력 및 우수한 EMI(Electro Magnetic Interference)특성을 함께 가지는 레귤레이터로 현재 새롭게 연구되고 있는 전원회로이다. 하지만, 현재까지 연구된 SCALDO 레귤레이터의 경우 회로 내부의 스위치제어에 많은 전력이 소비되어 회로 전체의 효율이 감소되는 단점이 있다. 본 논문에서는 기존 SCALDO 레귤레이터의 단점을 극복하고 저전력으로 구동이 가능한 MOSFET를 SCALDO 레귤레이터에 적용함으로써 스위치제어 소비전력을 최소화하여 회로 전체의 효율을 향상시킨 새로운 SCALDO 레귤레이터를 구현 하였으며, 기존 SCALDO 대비 효율이 최대 9.5% 상승됨을 확인하였다. 또한 기존의 MCU(Micro-controller unit)를 이용한 펌웨어제어를 비교기 및 T-F/F(Flip Flop)을 이용한 하드웨어 제어로 대체함으로써 회로의 제작과정을 단순화 하였다.

Green-Power 스위치와 DT-CMOS Error Amplifier를 이용한 DC-DC Converter 설계 (The Design of DC-DC Converter with Green-Power Switch and DT-CMOS Error Amplifier)

  • 구용서;양일석;곽재창
    • 전기전자학회논문지
    • /
    • 제14권2호
    • /
    • pp.90-97
    • /
    • 2010
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage CMOS) 스위칭 소자와 DTMOS Error Amplifier를 사용한 고 효율 전원 제어 장치(PMIC)를 제안하였다. 높은 출력 전류에서 고 전력 효율을 얻기 위하여 PWM(Pulse Width Modulation) 제어 방식을 사용하여 PMIC를 구현하였으며, 낮은 온 저항을 갖는 DT-CMOS를 설계하여 도통 손실을 감소시켰다. 벅 컨버터(Buck converter) 제어 회로는 PWM 제어회로로 되어 있으며, 삼각파 발생기, 밴드갭 기준 전압 회로, DT-CMOS 오차 증폭기, 비교기가 하나의 블록으로 구성되어 있다. 제안된 DT-CMOS 오차증폭기는 72dB DC gain과 83.5위상 여유를 갖도록 설계하였다. DTMOS를 사용한 오차증폭기는 CMOS를 사용한 오차증폭기 보다 약 30%정도 파워 소비 감소를 보였다. Voltage-mode PWM 제어 회로와 낮은 온 저항을 스위칭 소자로 사용하여 구현한 DC-DC converter는 100mA 출력 전류에서 95%의 효율을 구현하였으며, 1mA이하의 대기모드에서도 높은 효율을 구현하기 위하여 LDO를 설계하였다.

새로운 DFT 비교기를 이용한 자동 다전원 동기절체 스위치에 관한 연구 (A Study on Automatic Multi-Power Synchronous Transfer Switch using New DFT Comparator)

  • 곽아림;박성미;손경종;박성준;김종철
    • 한국산업융합학회 논문집
    • /
    • 제25권3호
    • /
    • pp.423-431
    • /
    • 2022
  • The UPS(Uninterruptible Power Supply) system operates in the battery charging mode when the grid is normal, and in the UPS mode, which is the battery discharge mode when a grid error occurs. Since the UPS must supply the same voltage as the grid to the load within 4 [ms] in case of a grid error, the switching time and power recovery time should be short when controlling the output voltage and current of the UPS, and the power failure detection time is also important. The power outage detection algorithm using DFT(Discrete Fourier Transform) proposed in this paper compares the grid voltage waveform with the voltage waveform including the 9th harmonic generated through DFT using Schmitt trigger to detect power outage faster than the existing power outage monitoring algorithm. There are advantages. Therefore, it is possible to supply instant and stable power when switching modes in the UPS system. The multi-power-applied UPS system proposed in this paper uses DFT, which is faster than the conventional blackout monitoring algorithm in detecting power failure, to provide stable power to the load in a shorter time than the existing power outage monitoring algorithm when a system error occurs. The detection method was applied. The changeover time of mode switching was set to less than 4 [ms], which is 1/4 of the system cycle, in accordance with KSC 4310 regulation, which was established by the Industrial Standards Council on the regulation of uninterruptible power supply. A 10 [kW] UPS system in which commercial voltage, vehicle generator, and auxiliary diesel generator can be connected to each of the proposed transfer devices was constructed and the feasibility was verified by conducting an experiment.

배터리 전류의 정밀 측정을 위한 단일 비트 2차 CIFF 구조 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order CIFF Delta-Sigma Modulator for Precision Measurement of Battery Current)

  • 배기경;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권3호
    • /
    • pp.184-196
    • /
    • 2020
  • 본 논문에서는 배터리 관리 시스템 (BMS)에서 2차 전지 배터리를 통해 흐르는 전류의 정밀한 측정을 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 2개의 스위치드 커패시터 적분기, 단일 비트 비교기, 비중첩 클록 발생기 및 바이어스와 같은 주변 회로로 구현하였다. 제안된 구조는 낮은 공통 모드 입력 전압을 가지는 low-side 전류 측정 방법에 적용되도록 설계되었다. Low-side 전류 측정 방법을 사용하면 회로 설계에 부담이 줄어들게 되는 장점을 가진다. 그리고 ±30mV 입력 전압을 15비트 해상도를 가지는 ADC로 분해하기 때문에 추가적인 programmable gain amplifier (PGA)를 구현할 필요가 없어 수 mW의 전력소모를 줄일 수 있다. 제안된 단일 비트 2차 CIFF 델타-시그마 모듈레이터는 350nm CMOS 공정으로 구현하였으며 5kHz 대역폭에 대해 400의 oversampling ratio (OSR)로 95.46dB의 signal-to-noise-and-distortion ratio (SNDR), 96.01dB의 spurious-free dynamic range (SFDR) 및 15.56비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 670×490㎛2 및 414㎼이다.

실시간 COFDM시스템을 위한 효율적인 구조를 갖는 비터비 디코더 설계 (The viterbi decoder implementation with efficient structure for real-time Coded Orthogonal Frequency Division Multiplexing)

  • 황종희;이승열;김동순;정덕진
    • 대한전자공학회논문지TC
    • /
    • 제42권2호
    • /
    • pp.61-74
    • /
    • 2005
  • 디지털 멀티미디어 방송(DMB)은 대용량의 멀티미디어 정보를 무선환경의 이동체에 전송하기 위해 제안된 방식이다. 이러한 멀티미디어 서비스를 제공하기 위해 DM시스템은 COFDM 변조방식을 사용하여 다중 경로 페이딩 현상을 극복하고, 동시에 강력한 채널오류 정정 능력을 필요로 한다. DMB 수신기를 위한 비터비 디코더(구속장 7, code rate 1/4)는 가변 부호화된 데이터의 복호화를 수행해야 하고, 방송시스템이므로 실시간으로 동작하기 위해서 효율적인 구조를 가져야 한다. 따라서 DMB 시스템을 위한 비터비 디코더를 구현하기 위해서는 복호화 과정을 고속으로 수행할 수 있는 별도의 전용 하드웨어 모듈을 설계하는 것이 바람직하다. 본 논문에서는 많은 연산량을 효율적으로 줄일 수 있는 결합된 Add-Compare-Select(ACS)와 Path Metric Normalization(PMN)구조를 새롭게 제안하고자 한다. PMN구조에서의 단점인 comparison tree에 의한 임계 경로(critical path)의 문제를 고정치(fixed value)에 의한 선택 알고리즘을 적용함으로써 고속 동작이 가능하게 하였고, ACS구조에서는 분할 기법(decomposition method)과 선계산(pre-computation)을 이용하여 덧셈기, 비교기, 표준화기의 복잡도를 줄일 수 있도록 하였다. 시뮬레이션 결과 펑처드 비터비 디코더는 일반적인 구조를 적용했을 때 보다 면적 $3.78\%$, 전력소모 $12.22\%$, 최대 게이트 지연 $23.80\%$의 감소율을 보였다.