• 제목/요약/키워드: comparator

검색결과 464건 처리시간 0.028초

Integrated Current-Mode DC-DC Buck Converter with Low-Power Control Circuit

  • Jeong, Hye-Im;Lee, Chan-Soo;Kim, Nam-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제14권5호
    • /
    • pp.235-241
    • /
    • 2013
  • A low power CMOS control circuit is applied in an integrated DC-DC buck converter. The integrated converter is composed of a feedback control circuit and power block with 0.35 ${\mu}m$ CMOS process. A current-sensing circuit is integrated with the sense-FET method in the control circuit. In the current-sensing circuit, a current-mirror is used for a voltage follower in order to reduce power consumption with a smaller chip-size. The N-channel MOS acts as a switching device in the current-sensing circuit where the sensing FET is in parallel with the power MOSFET. The amplifier and comparator are designed to obtain a high gain and a fast transient time. The converter offers well-controlled output and accurately sensed inductor current. Simulation work shows that the current-sensing circuit is operated with an accuracy of higher than 90% and the transient time of the error amplifier is controlled within $75{\mu}sec$. The sensing current is in the range of a few hundred ${\mu}A$ at a frequency of 0.6~2 MHz and an input voltage of 3~5 V. The output voltage is obtained as expected with the ripple ratio within 1%.

A Study on the Profitability of Private Finance Initiative Ports Companies and the Use of Old Ports Rehabilitate-Project

  • Yang, HuckJun
    • 한국항해항만학회지
    • /
    • 제44권5호
    • /
    • pp.430-437
    • /
    • 2020
  • This paper analyzes the profitability of the Private Finance Initiative(PFI) ports and proposes the application plans of the R-project(Rehabilitate project) for old ports to attract and activate private investment in the port industry. The R-project of old ports can reduce the government's financial budget and provide improved facilities for users more quickly than the public sector comparator. Before suggesting the R-project for old ports, the profitability of the currently operating 11 companies of the PFI ports are analyzed using the four ratios of profitability, and the results show that all the companies indicate low profitability, except for the top three companies. To apply the R-project, the three types of R-project ports are categorized as maintaining the function of the port, changing the function of the port, and mixing the function of the port. Additionally, three obstacles and improvement measures are suggested; attracting private business, legal issues, and administrative procedures. This study is conducive to the policy making for the port renewal and the activating PFI for the port industry.

저비용 고효율 추적 평판 안테나 시스템 구현에 대한 연구 (The Study on Implementation of the low-cost, high-efficiency Flat Panel Tracking Antenna System)

  • 최준수;허창우
    • 한국정보통신학회논문지
    • /
    • 제17권9호
    • /
    • pp.2139-2144
    • /
    • 2013
  • 본 논문에서는 평판안테나를 사용한 저비용, 고효율 추적안테나에 구현에 대한 가능성을 분석하였다. 추적안테나는 4개의 평판안테나, 비교기, 추적수신기, 제어기로 구성된다. 안테나 배열에 따른 입사되는 전파의 세기 및 위상을 분석하였다. 또한 추적수신기에서 출력되는 신호를 분석하여, 추적가능 범위를 제시하였다. 추적수신기는 고각과 방위각 2개의 수신 경로를 설계하여 2개의 경로에서 발생하는 오차를 최소화하였다. 분석결과 -3도~+3도의 추적범위를 가지며, 구현이 가능하다.

중복 다치논리를 이용한 20 Gb/s CMOS 디멀티플렉서 설계 (Design of a 20 Gb/s CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제15A권3호
    • /
    • pp.135-140
    • /
    • 2008
  • 본 논문은 중복 다치논리(redundant multi-valued logic)를 이용하여 초고속 디멀티플렉서(demultiplexer)를 CMOS 회로로 설계하였다. 설계한 회로는 중복 다치논리를 이용하여 직렬 이진 데이터를 병렬 다치 데이터로 변환하고 이를 다시 병렬 이진 데이터로 변환한다. 중복 다치논리는 중복된 다치 데이터 변환으로써 기존 방식 보다 더 높은 동작속도를 얻을 수 있다. 구현한 디멀티플렉서는 8개의 적분기로 구성되어 있으며, 각 적분기는 누적기, 비교기, 디코더, D 플립플롭으로 구성된다. 설계한 회로는 0.18um 표준 CMOS 공정으로 구현하였으며 HSPICE 시뮬레이션을 통해 검증하였다. 본 논문의 디멀티플렉서의 최대 데이터 전송률은 20 Gb/s이고 평균 전력소모는 58.5 mW이다.

비이식형 요실금 치료용 신경근 전기자극 의료기기 개발 (The Development of Neuromuscular Electrical Stimulation Medical Devices for The Treatment of Non-implantable Urinary Incontinence)

  • 이재용;이창두;권기진
    • 전기학회논문지P
    • /
    • 제64권3호
    • /
    • pp.175-181
    • /
    • 2015
  • In this paper, the neuromuscular electrical stimulation medical devices for non-implantable incontinence treatment other than vaginal insertion type was developed and commercialized. The structure of medical devices for electrical stimulation based on the anatomy of the pelvic floor muscle designed. Then, the optimum parameters that may be effective in pelvic floor muscle electrical stimulation was set. The circuit system based on the optimum parameters were designed and manufactured. The frequency of the pulse voltage for electrical stimulation is 75[Hz], the pulse width is 300[${\mu}s$], the development of medical devices was to have seven program functions to the various treatments. The circuit system of medical devices was composed of microcontroller, comparator and converter. The performance of the developed circuit system in KTC(Korea Testing Certification) were carried out medical equipment inspection test. Test results, test specifications were satisfied with the medical device, the performance was verified to be commercialized as a medical device. The development of medical devices were validated risk assessment and product performance through a software validation. Commercialization of medical equipment was acquired to enable the certification standards of the international standard IEC 60601-1.

고감도 단상력률계의 설계 및 시작 (Design and Implementation of High Sensitivity Single Power Factor Meter.)

  • 박정후
    • 수산해양기술연구
    • /
    • 제15권2호
    • /
    • pp.55-60
    • /
    • 1979
  • 본 실험장치에 관한 이상의 이론과 실험을 통해 다음과 같은 결론을 얻을 수 있다. 1. 연산기로써 전류입력파형을 부경전류의 다소에 관계없이 일정진폭의 단형파로 변화시킴으로써 부경전류 0.01[A] 이상의 역율의 정밀측정이 가능하다. 2. 영구자석가동코일형 직류전류계를 사용하여 출력파형의 평균치들 얻음으로써 역율값을 0-1의 전절원에 걸쳐 평균 눈금으로 직독할 수 있다. 3. Fig. 19에서 알 수 있듯이 진력율이나 지력율에 관계없이 측정가능하며 모두 정의 눈금으로 읽을 수 있다. 4. 출력저항에서 역률 Relay 회로를 쉽게 도입할 수 있어 전기기계의 자동제어, 보호, 경보 등의 회로를 쉽게 적용할 수 있다.

  • PDF

I2C 슬래이브 칩의 주소 설정을 위한 RC회로를 이용한 효과적인 아날로그-디지털 변환기 설계 (A Design of Effective Analog-to-Digital Converter Using RC Circuit for Configuration of I2C Slave Chip Address)

  • 이무진;성광수
    • 조명전기설비학회논문지
    • /
    • 제26권6호
    • /
    • pp.87-93
    • /
    • 2012
  • In this paper, we propose an analog-to-digital converter to set the address of a I2C slave chip. The proposed scheme converts a fixed voltage between 0 and VDD to the digital value which can be used as the address of the slave chip. The rising time and the falling time are measured with digital counter in a serially connected RC circuit, while the circuit is being charged and discharged with the voltage to be measured. The ratio of the two measured values is used to get the corresponding digital value. This scheme gives a strong point which is to be implementable all the parts except comparator using digital logic. Although the method utilizes RC circuit, it has no relation with the RC value if the quantization error is disregarded. Experimental result shows that the proposed scheme gives 32-level resolution thus it can be used to configure the address of the I2C slave chip.

CAM(Content Addressable Memory)의 병렬테스팅을 위한 Built-in 테스트회로 설계에 관한 연구 (A Study on the Built-in Test Circuit Design for Parallel Testing of CAM(Content Addressable Memory))

  • 조현묵;박노경;차균현
    • 한국통신학회논문지
    • /
    • 제19권6호
    • /
    • pp.1038-1045
    • /
    • 1994
  • 본 논문에서는 CAM에서 발생하는 모든 PSF(Pattern Sensitive Fault)를 검사하기 위한 알고리즘과 테스트회로를 설계하였다. 즉, 짧은 시간에 최소의 부가회로를 이용하여 외부의 장비에 의존하지 않고 테스트하는 내장 테스트회로를 설계하였다. 부가적으로 첨가된 회로로는 병렬비교기와 오류검출기가 있고, 병렬테스팅을 위해서 수정된 디코더를 사용하였다. 또한, 효과적인 테스트패턴을 구하기 위해 Eulerian path의 구성방법에 대해서도 연구를 수행하였다. 결과적으로, 본 논문에서 사용한 알고리즘을 사용하면 워드수에 관계없이 324+2b(b:비트수) 만큼의 동작으로 CAM의 모든 내용을 테스트할 수 있다. 전체 회로중에서 테스트회로가 차지하는 면적은 약 7.5%정도가 된다.

  • PDF

프로토콜 : 이명에 대한 무작위대조임상시험의 체계적 문헌 고찰 - 결과 측정 방법을 중심으로 (Protocol developing : A Systematic Review of Randomized Controlled Trials in Tinnitus - a Focus on Methods of Outcome Measurement)

  • 이동효;이정헌;오용열;김남권
    • 한방안이비인후피부과학회지
    • /
    • 제22권2호
    • /
    • pp.186-191
    • /
    • 2009
  • 목적 : 체계적 문헌고찰(Systematic Review)은 Protocol 개발과 Review로 구분되며, 본 연구는 국내외 의학논문 검색엔진에 등재된 이명증의 RCT 문헌들을 대상으로 평가지표를 추출하는 Systematic Review를 진행하기 위한 Protocol의 개발을 목적으로 함. 방법 : 문헌고찰을 위한 각 과정들 및 연구에 필요한 사전 결정 인자 들을 연구자 회의와 체계적 문헌고찰 protocol 개발 방식에 근거하여 개발함. 결과 : Outcome measurement의 추출을 위한 Systermatic Review의 진행에 적합한 database의 선정, 각 database에 적합한 검색식, 검색기간, 논문의 선정 및 제외기준, PICO(patient, intervention, comparator, outcome) form의 개발, 질 평가의 근거기준, 각 연구자의 역할, data의 취합 및 분석 방법 등의 결과를 개발하고 결정하였음. 결론 : 이상에서 과정에서 도출된 결과에 근거하여, 향후 Outcome measurement 추출을 위한 Review를 진행하고 차후 Review논문으로 발표할 예정임.

  • PDF

이중-적분을 이용한 용량형 센서용 스위치드-캐패시터 인터페이스 (A Switched-Capacitor Interface Based on Dual-Slope Integration)

  • 정원섭;차형우;류승용
    • 대한전자공학회논문지
    • /
    • 제26권11호
    • /
    • pp.1666-1671
    • /
    • 1989
  • A novel switched-capacitor circuit for interfacing capacitive microtransducers with a digital system is developed based on the dual-slope integration. It consists of a differential integrator and a comparator. Driven by the teo phase clock, the circuit first senses the capacitance difference between the transducer and the reference capacitor in the form of charge, and accumulates it into the feedback capabitor of the integrator for a fixed period of time. The resulant accumulated charge is next extracted by the known reference charge until the integrator output voltage refurns to zero. The length of time required for the integrator output to return to zero, as measured by the number of clock cycle gated into a counter is proportional to the capacitance difference, averaged over the integration period. The whole operation is insensitive to the reference voltage and the capacitor values involved in the circuit, Thus the proposed circuit permits an accurate differental capacitance measurement. An error analysis has showh that the resolution as high as 8 bits can be expected by realizing the circuit in a monolithic MOS IC form. Besides the accuracy, it features the small device count integrable onto a small chip area. The circuit is thus particularly suitadble for the on-chip interface.

  • PDF