• 제목/요약/키워드: VIA

검색결과 27,645건 처리시간 0.053초

HVIA-GE: 기가비트 이더넷에 기반한 Virtual Interface Architecture의 하드웨어 구현 (HVIA-GE: A Hardware Implementation of Virtual Interface Architecture Based On Gigabit Ethernet)

  • 박세진;정상화;윤인수
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제31권5_6호
    • /
    • pp.371-378
    • /
    • 2004
  • 본 논문에서는 고성능 PC 클러스터 시스템을 위한 사용자 수준 인터페이스인 Virtual Interface Architecture(VIA)를 기가비트 이더넷을 기반으로 하여 하드웨어로 구현하였다. 기가비트 이더넷 상의 하드웨어 VIA (HVIA-GE)는 PCI 33MHz/32bit 버스 기반으로 하고, 물리적인 네트워크로는 고성능 클러스터 시스템 구축을 위해 기가비트 이더넷을 채용하였으며, FPGA를 사용하여 VIA 프로토콜 엔진을 구현하였다. 주소변환 및 Doorbell 메커니즘을 커널의 간섭 없이 하드웨어로 처리하도록 하였으며, 특히 효율적인 주소변환을 위해 ATT를 HVIA-GE 카드상의 SDRAM에 저장하고 VIA 프로토콜 엔진에서 직접 처리하도록 개발하였다. 이러한 구현의 결과로 송수신시에 발생하는 통신 오버헤드를 대폭 줄이게 되었으며, 최소 11.9${\mu}\textrm{s}$의 지연 시간, 최대 93.7MB/s의 대역폭을 얻을 수 있었다 HVIA-GE는 최소 지연시간에 있어서 기가비트 이더넷 상에서 VIA의 소프트웨어 구현 방식인 M-VIA에 비해 약 4.8배, 기가비트 이더넷상에서의 TCP/IP에 비해 약 9.9배 빠른 결과를 나타내었다. 또한, 최대 대역폭에 있어서는 M-VIA에 비해 약 50.4%, TCP/IP에 비해 약 65%의 성능향상을 가져왔다.

단일 첨가액을 이용한 Cu Through-Si-Via(TSV) 충진 공정 연구 (Cu Filling process of Through-Si-Via(TSV) with Single Additive)

  • 진상현;이진현;유봉영
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2016년도 추계학술대회 논문집
    • /
    • pp.128-128
    • /
    • 2016
  • Cu 배선폭 미세화 기술은 반도체 디바이스의 성능 향상을 위한 핵심 기술이다. 현재 배선 기술은 lithography, deposition, planarization등 종합적인 공정 기술의 발전에 따라 10x nm scale까지 감소하였다. 하지만 지속적인 feature size 감소를 위하여 요구되는 높은 공정 기술 및 비용과 배선폭 미세화로 인한 재료의 물리적 한계로 인하여 배선폭 미세화를 통한 성능의 향상에는 한계가 있다. 배선폭 미세화를 통한 2차원적인 집적도 향상과는 별개로 chip들의 3차원 적층을 통하여 반도체 디바이스의 성능 향상이 가능하다. 칩들의 3차원 적층을 위해서는 별도의 3차원 배선 기술이 요구되는데, TSV(through-Si-via)방식은 Si기판을 관통하는 via를 통하여 chip간의 전기신호 교환이 최단거리에서 이루어지는 가장 진보된 형태의 3차원 배선 기술이다. Si 기판에 $50{\mu}m$이상 깊이의 via 및 seed layer를 형성 한 후 습식전해증착법을 이용하여 Cu 배선이 이루어지는데, via 내부 Cu ion 공급 한계로 인하여 일반적인 공정으로는 void와 같은 defect가 형성되어 배선 신뢰성에 문제를 발생시킨다. 이를 해결하기 위해 각종 유기 첨가제가 사용되는데, suppressor를 사용하여 Si 기판 상층부와 via 측면벽의 Cu 증착을 억제하고, accelerator를 사용하여 via 바닥면의 Cu 성장속도를 증가시켜 bottom-up TSV filling을 유도하는 방식이 일반적이다. 이론적으로, Bottom-up TSV filling은 sample 전체에서 Cu 성장을 억제하는 suppressor가 via bottom의 강한 potential로 인하여 국부적 탈착되고 via bottom에서만 Cu가 증착되어 되어 이루어지므로, accelerator가 없이도 void-free TSV filling이 가능하다. Accelerator가 Suppressor를 치환하여 오히려 bottom-up TSV filling을 방해한다는 보고도 있었다. 본 연구에서는 유기 첨가제의 치환으로 인한 TSV filling performance 저하를 방지하고, 유기 첨가제 조성을 단순화하여 용액 관리가 용이하도록 하기 위하여 suppressor만을 이용한 TSV filling 연구를 진행하였다. 먼저, suppressor의 흡착, 탈착 특성을 이해하기 위한 연구가 진행되었고, 이를 바탕으로 suppressor만을 이용한 bottom-up Cu TSV filling이 진행되었다. 최종적으로 $60{\mu}m$ 깊이의 TSV를 1000초 내에 void-free filling하였다.

  • PDF

Accuracy of Visual Inspection with Acetic acid in Detecting High-Grade Cervical Intraepithelial Neoplasia in Pre- and Post-Menopausal Thai Women with Minor Cervical Cytological Abnormalities

  • Poomtavorn, Yenrudee;Suwannarurk, Komsun
    • Asian Pacific Journal of Cancer Prevention
    • /
    • 제16권6호
    • /
    • pp.2327-2331
    • /
    • 2015
  • Purpose: To determine the accuracy of visual inspection with acetic acid (VIA) in detecting high-grade cervical intraepithelial neoplasia (CIN) in pre- and post-menopausal women with atypical squamous cells of undetermined significance (ASC-US) and low grade squamous intraepithelial lesion (LSIL) Papanicolaou (Pap) smears. Materials and Methods: Two hundred women (150 pre-menopausal and 50 post-menopausal) with ASC-US and LSIL cytology who attended the colposcopy clinic, Thammasat University Hospital, between March 2013 and August 2014 were included. All women underwent VIA testing and colposcopy by gynecologic oncologists. Diagnostic values of VIA testing including sensitivity, specificity, positive predictive value (PPV) and negative predictive value (NPV) for detecting high-grade CIN were determined using the histopathology obtained from colposcopic-directed biopsy as a gold standard. Results: VIA testing was positive in 54/150 (36%) pre-menopausal women and 5/50 (10%) post-menopausal women. Out of 54 pre-menopausal women with positive VIA testing, 15 (27.8%) had high-grade CIN and 39 (72.2%) had either CIN 1 or insignificant pathology. Ten (10.4%), 43 (44.8%) and 43 (44.8%) out of the remaining 96 pre-menopausal women with negative VIA testing had high-grade CIN, CIN 1 and insignificant pathology, respectively. Out of 5 post-menopausal women with positive VIA testing, there were 4 (80%) women with high-grade CIN, and 1 (20%) women with insignificant pathology. Out of 45 VIA-negative post-menopausal women, 42 (93.3%) women had CIN 1 and insignificant pathology, and 3 (6.7%) had high-grade CIN. Sensitivity, specificity, PPV and NPV of the VIA testing were 59.4%, 76.2%, 32.2% and 90.8%, respectively (60%, 68.8%, 27.8% and 89.6% in pre-menopausal women and 57.1%, 97.7%, 80% and 93.3% in post-menopausal women). Conclusions: VIA testing may be used as a screening tool for detecting high-grade CIN in women with minor cervical cytological abnormalities in a low-resource setting in order to lower the rate of colposcopy referral.

CAD/CAM을 이용하여 제작한 All-ceramic core의 변연 적합도 (ON THE MARGINAL FIDELITY OF ALL-CERAMIC CORE USING CAD/CAM SYSTEM)

  • 김동근;조인호;임주환;임헌승
    • 대한치과보철학회지
    • /
    • 제41권1호
    • /
    • pp.20-34
    • /
    • 2003
  • Novel methods producing supplementary and prosthetic material by cutting or discharge processing via computer design have been proposed as alternatives for traditional casting methods and are being utilized for commercial purposes. The CAD/CAM system used in dentistry can be classified into three-dimensional input of target values, restoration design, and material processing. The marginal fidelity in production of In-Ceram core has important clinical implications and is a key consideration issue in CAD/CAM production as well. Through this research, the author arrived at the following conclusion aaer conducting comparison analysis of marginal fidelities between the In-Ceram core produced via CAD/CAM and that produced through the traditional method ; 1. In the cases of mesial, distal, and lingual margins, the core margins via CAD/CAM produced lower values than those via the traditional method, but the differences were found to be statistically insignificant. 2. In the case of labial flange, the core margins via CAD/CAM produced lower values than those via the traditional method and the differences were found to be statistically significant. (p<0.05) 3. In comparision with overall marginal fidelity, the core margins via CAD/CAM produced lower values than those via the traditional method, but the differences were found to be statistically insignificant. 4. Among the core margins produced via the traditional method did not have statistically significant differences but fir those produced via CAD/CAM had statistically significant differences between labial and lingual sides and between labial and mesial sides. (p <0.05).

차동 신호용 비아 구조 (A New Via Structure for Differential Signaling)

  • 김문정
    • 대한전자공학회논문지SD
    • /
    • 제48권2호
    • /
    • pp.61-66
    • /
    • 2011
  • 차동 신호 설계 방식을 적용한 수 Gbps급 고속 디지털 시스템에서 비아 홀 및 커넥터 등에서 발생하는 임피던스 불연속은 반사손실을 유발하여 신호 전달 특성을 저하시킨다. 이에 본 논문에서는 신호 반사를 최소화하기 위한 차동 신호용 비아 구조를 제안한다. 고속 회전 라우팅 공정을 사용하여 하나의 비아를 물리적으로 분할하여 두 개의 절단된 비아 구조를 형성한다. 한쌍이 아닌 하나의 비아를 사용하여 차동 신호선을 연결함으로써 신호선 및 비아 사이의 이격거리를 일정하게 유지할 수 있고 또한 차동 신호선과 임피던스 정합을 확보하게 되어 신호 전달 성능을 개선할 수 있다. 신호 전달 특성을 비교하기 위해서 기존 비아 구조와 신규 비아 구조를 S-파라미터 시뮬레이션을 진행하고 분석하였다. 차동 신호용 비아의 설계 및 제작 후, 네트워크 분석기 측정을 통해 반사손실 및 삽입손실 등의 신호 전달 성능지표를 비교 검증하였다.

최적 경유점 선택 방법을 이용한 이동로봇의 반응적 주행 (Reactive navigation of mobile robots using optmal via-point selection method)

  • 김경훈;조형석
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1997년도 한국자동제어학술회의논문집; 한국전력공사 서울연수원; 17-18 Oct. 1997
    • /
    • pp.227-230
    • /
    • 1997
  • In this paper, robot navigation experiments with a new navigation algorithm are carried out in real environments. The authors already proposed a reactive navigation algorithm for mobile robots using optimal via-point selection method. At each sampling time, a number of via-point candidates is constructed with various candidates of heading angles and velocities. The robot detects surrounding obstacles, and the proposed algorithm utilizes fuzzy multi-attribute decision making in selecting the optimal via-point the robot would proceed at next step. Fuzzy decision making allows the robot to choose the most qualified via-point even when the two navigation goals-obstacle avoidance and target point reaching-conflict each other. The experimental result shows the successful navigation can be achieved with the proposed navigation algorithm for real environments.

  • PDF

Selective Growth of Carbon Nanotubes using Two-step Etch Scheme for Semiconductor Via Interconnects

  • Lee, Sun-Woo;Na, Sang-Yeob
    • Journal of Electrical Engineering and Technology
    • /
    • 제6권2호
    • /
    • pp.280-283
    • /
    • 2011
  • In the present work, a new approach is proposed for via interconnects of semiconductor devices, where multi-wall carbon nanotubes (MWCNTs) are used instead of conventional metals. In order to implement a selective growth of carbon nanotubes (CNTs) for via interconnect, the buried catalyst method is selected which is the most compatible with semiconductor processes. The cobalt catalyst for CNT growth is pre-deposited before via hole patterning, and to achieve the via etch stop on the thin catalyst layer (ca. 3nm), a novel 2-step etch scheme is designed; the first step is a conventional oxide etch while the second step chemically etches the silicon nitride layer to lower the damage of the catalyst layer. The results show that the 2-step etch scheme is a feasible candidate for the realization of CNT interconnects in conventional semiconductor devices.

마이크로 볼로미터 어레이의 모놀로식 공정을 위한 ohmic contact 최적화 구조 설계에 대한 연구 (A Study on the Design of Optimized Ohmic Contact Structure for Micro Bolometer Monolithic Process)

  • 김범준;고수빈;정은식;강태영;강이구
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2010년도 하계학술대회 논문집
    • /
    • pp.201-201
    • /
    • 2010
  • 볼로미터 제작 공정 중 One step via 공정 시 via hole 모양에 의해 정기적 연결 및 구조적 안정성에 문제를 해결하기 위하여 다른 via 식각 방식으로 공정을 진행하였으며 그에 따른 via 공정 차이에 대한 결과를 연구하였다.

  • PDF

TSV 기반 3차원 소자의 열적-기계적 신뢰성 (Thermo-Mechanical Reliability of TSV based 3D-IC)

  • 윤태식;김택수
    • 마이크로전자및패키징학회지
    • /
    • 제24권1호
    • /
    • pp.35-43
    • /
    • 2017
  • The three-dimensional integrated circuit (3D-IC) is a general trend for the miniaturized and high-performance electronic devices. The through-silicon-via (TSV) is the advanced interconnection method to achieve 3D integration, which uses vertical metal via through silicon substrate. However, the TSV based 3D-IC undergoes severe thermo-mechanical stress due to the CTE (coefficient of thermal expansion) mismatch between via and silicon. The thermo-mechanical stress induces mechanical failure on silicon and silicon-via interface, which reduces the device reliability. In this paper, the thermo-mechanical reliability of TSV based 3D-IC is reviewed in terms of mechanical fracture, heat conduction, and material characteristic. Furthermore, the state of the art via-level and package-level design techniques are introduced to improve the reliability of TSV based 3D-IC.