• 제목/요약/키워드: VHDL

검색결과 730건 처리시간 0.042초

The Development of Controller for Reducing Harmonics of Diode Rectifier using VHDL (VHDL을 이용한 다이오드정류기의 고조파 저감을 위한 컨트롤러의 제작)

  • Oh, Jeong-Eon;Seo, Young-Jo;Shim, Woo-Hyuk;Kim, Beung-Jin;Jeong, Hee-Jong
    • Proceedings of the KIEE Conference
    • /
    • 대한전기학회 1999년도 추계학술대회 논문집 학회본부 A
    • /
    • pp.343-345
    • /
    • 1999
  • 본 연구에서는 VHDL로 설계한 제어기를 이용하여 3상 다이오드 정류기의 입력파형 개선을 수행하였다. 일반적인 부하측에 흐르는 전류는 매 순간 3상 중에서 가장 높은 상에서 가장 낮은 상으로 흐르게 되므로 나머지 한 상의 전류가 불연속적으로 흐르게 된다. 이때 다이오드로 도통되지 않는 상의 전류는 부가한 스위치를 통하여 흐르게 되어 전류의 연속성을 얻을 수 있다. 이러한 동작을 위해 제안된 제어기는 입력신호에 맞추어 적절한 PWM 신호를 스위치에 인가함으로서 정류기의 역률 개선 및 고조파 저감의 효과를 얻을 수 있었다. FPGA제어기는 기존의 DSP를 이용한 제어기에 비해 작은 소비전력을 사용하며 제작기간을 줄일 수 있고 소형화시킬 수 있는 장점을 가짐을 확인하였다.

  • PDF

An Implementation on the Reconfigurable FPGA System of Accurate and Cost-effective Fuzzy Logic Controller (고정밀 저비용 퍼지 제어기의 재구성 가능한 FPGA 시스템 상에 구현)

  • 조인현;김대진
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 한국퍼지및지능시스템학회 1997년도 춘계학술대회 학술발표 논문집
    • /
    • pp.67-72
    • /
    • 1997
  • 본 논문은 저비용이면서 정확한 제어를 수행하는 새로운 퍼지 제어기의 재구성 가능한 FPGA 시스템상의 구현을 다룬다. 제안한 퍼지 제어기 (Fuzzy Logic Controller : FLC)의 시스템 구조와 이의 VHDL 설계 및 시뮬레이션은 다른 논문에 나타나 있다. 제안한 퍼지 제어기의 구현 과정은 다음과 같다. 각 모듈은 VHDL 언어에 의해서 기술된 뒤, Synopsys사의 FPGA 컴파일러에 의해 합성된다. 합성된 각 모듈은 Xilinx사의 XactStep 6.0에 의해 최적화 및 배치, 배선이 이루어진다. 얻어진 Xilinx rawbit 파일은 VCC사의 r2h에 의해 C 언어의 header 파일 형태의 하드웨어 object로 변환된다. C언어 형태의 하드웨어 object를 포함하는 응용 제어 프로그램이 C 컴파일러에 의해 컴파일된 후, 이 실행 파일이 재구성 가능한 FPGA 시스템 상에 다운로드된다. 제안한 퍼지 제어기를 EVCI 보드 상에 동적으로 구현하여 트럭 후진 주차 제어에 사용할 때 걸리는 시간을 Synopsys사의 VHDL 시뮬레이터와 워크스테이션상에서 C언어에 의해 구현하여 트럭 후진 주차 제어에 사용할 때 걸리는 시간을 각각 비교하였다.

  • PDF

Very High-speed Integer Fuzzy Controller Using VHDL

  • Lee Sang-Gu;Carpinelli John D.
    • International Journal of Fuzzy Logic and Intelligent Systems
    • /
    • 제5권3호
    • /
    • pp.274-279
    • /
    • 2005
  • For high-speed fuzzy control systems, an important problem is the improvement of speed for the fuzzy inference, particularly in the consequent part and the defuzzification stage. This paper introduces an algorithm to map real values of the fuzzy membership functions in the consequent part onto an integer grid, as well as a method of eliminating the unnecessary operations of the zero items in the defuzzification stage, allowing a center of gravity method to be implemented with only integer additions and one integer division. A VHDL implementation of the system is presented. The proposed system shows approximately an order of magnitude increase in speed as compared with conventional methods while introducing only a minimal error and can be used in many fuzzy controller applications.

Implementation of a Fieldbus System Based on EIA-709.1 Control Network Protocol (EIA-709.1 Control Network Protocol을 이용한 필드버스 시스템 구현)

  • Park, Byoung-Wook;Kim, Jung-Sub;Lee, Chang-Hee;Kim, Jong-Bae;Lim, Kye-Young
    • Journal of Institute of Control, Robotics and Systems
    • /
    • 제6권7호
    • /
    • pp.594-601
    • /
    • 2000
  • EIA-709.1 Control Network Protocol is the basic protocol of LonWorks systems that is emerg-ing as a fieldbus device. In this paper the protocol is implemented by using VHDL with FPGA and C program on an Intel 8051 processor. The protocol from the physical layer to the network layer of EIA-709.1 is im-plemented in a hardware level,. So it decreases the load of the CPU for implementing the protocol. We verify the commercial feasibility of the hardware through the communication test with Neuron Chip. based on EIA-709.1 protocol which is used in industrial fields. The developed protocol based on FPGA becomes one of IP can be applicable to various industrial field because it is implemented by VHDL.

  • PDF

A Study of Vehicle Fuel Consumption Simulation using VHDL-AMS Multi-domain Simulation

  • Abe, Takashi;Takakura, Shikoh;Higuchi, Tsuyoshi
    • Journal of international Conference on Electrical Machines and Systems
    • /
    • 제2권2호
    • /
    • pp.232-238
    • /
    • 2013
  • The vehicle system is a multi-domain system that requires many branches of science and engineering. Therefore the development of the vehicle system requires the use of design methodologies that utilize simulations, which have grown increasingly sophisticated in recent years. Our research group proposed a simulation modeling method based on the VHDL-AMS language. This paper describes how VHDL-AMS is used to model of vehicle fuel consumption simulation. The fuel consumption is shown using proposed simulation model on the Japanese 10-15 mode. We examine the influence of the vehicle system with electrical load and hill climb resistance in the vehicle running resistance.

ASIG Design for Direct Torque Control of Induction Motor using VHDL (VHDL을 이용한 유도전동기의 직접 토크 제어 ASIC 설계)

  • Lee, H.J.;Kim, S.J.;Lee, B.C.;Kwon, Y.A.
    • Proceedings of the KIEE Conference
    • /
    • 대한전기학회 2000년도 추계학술대회 논문집 학회본부 B
    • /
    • pp.336-338
    • /
    • 2000
  • Recently many studies have been performed for variable speed control of induction motor. Direct Torque Control(DTC) is emerging technique for variable speed control of PWM inverter driven induction motor. DTC allows the direct control of stator flux and instantaneous torque through simple algorithm. In this paper ASIC design technique using VHDL is applied to DTC based speed control of induction motor. ASIC for DTC based speed control is designed through the description of coordinate transformation, speed controller stator flux and torque estimator, stator flux and torque controller, stator flux position detector. FSM(Finite State Machine) and inverter voltage switching vector. Finally the above system has been implemented on the FPGA (XC4052XL-PG411). Simulation and experiment has been performed to verify the performance of the designed ASTC.

  • PDF

A VHDL Design of UART(Universal Asynchronous Receiver Transmitter) Device (UART 디바이스의 VHDL 설계)

  • 김성중;손승일
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 한국해양정보통신학회 2004년도 춘계종합학술대회
    • /
    • pp.669-673
    • /
    • 2004
  • 인터넷의 사용이 증가, 네트워크 기술이 발달하면서 컴퓨터 및 하드웨어 장비는 고속화 대용량화, 소형화 추세로 가고 있고, 기존에 외부 인터페이스와의 데이터 송수신 또한 병렬 포트를 이용한 통신이 많았으나, 외부 장비의 소형화와 고속화 그리고 휴대화가 요구되면서 차츰 직렬 포트를 이용하여 적은 전송라인을 이용한 외부 장비와의 인터페이스가 요구 되게 되었다. 본 논문에서는 내부 모듈간의 인터페이스와 외부 장치와의 데이터 송/수신이 가능한 UART 인터페이스 모듈을 하드웨어 설계언어인 VHDL 언어를 이용하여 설계하였으며, FPGA 칩인 Xilinx(Spartan II) 데스트 보드에 다운로드하여 시뮬레이션 하였다. 또한 양방향성 공통 버스로의 인터페이스 회로 설계와 다른 클럭으로 동작하는 시스템과의 비동기 회로의 동작 메커니즘을 쉽게 설계하였고, 비동기 통신 기능에 있어서 실제로 사용이 가능하도록 설계하였다.

  • PDF

Implementation for Gated Peak Detector of CSAM based on One Chip Processor (원 칩 프로세서 기반의 CSAM 의 게이트 피크 검출 구현)

  • Lar, Ki Kong;Ryu, Conan K.R.;Hur, Chang-Wu;Sun, Mingui
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 한국해양정보통신학회 2010년도 추계학술대회
    • /
    • pp.776-779
    • /
    • 2010
  • Implementation for Gated Peak Detector CSAM (C Scanning Acoustic Microscope) based on One Chip processor is proposed in this paper. GDP (Gated Peak Detector) is implemented with VHDL tool. The proposed method leads to be available for its application and integration in all systems as well as acoustic microscope and the method is compared with the conventional methods. The technique results in efficiency in size and application.

  • PDF

A Study on the Implementation of Digital Protective Relay Algorithm using VHDL (VHDL을 이용한 디지털 계전 알고리즘 구현에 관한 연구)

  • Kwon O. S.;Heo J. Y.;Kim C. H.
    • Proceedings of the KIEE Conference
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 A
    • /
    • pp.251-253
    • /
    • 2004
  • Nowadays, power customer has increased and new power plants have been constructed for market demands. However, increasement of power plants make power system more complex and unstable. For this reason, the stability problem is one of the most important issues in power systems. In this paper, a study on implementation of out-of-step detection algorithm is performed. The structure of digital relay is analyzed for development of out-of-step detection algorithm. DFT block which is used to extract basic frequency of voltage is analyzed to design VHDL.

  • PDF

Direct Decoding Algorithm of (128, 124) Reed-Solomon Codes for ATM adaptation laye and Its VHDL Simulation (ATM 적응계층에 적용 가능한 (128, 124) Reed Solomon 부호의 직접복호법 및 VHDL 시뮬레이션)

  • 김창규
    • Journal of the Korea Institute of Information Security & Cryptology
    • /
    • 제10권1호
    • /
    • pp.3-11
    • /
    • 2000
  • AAL-1에서는 (128, 124) Reed-Solomon부호를 사용한 인터리버 및 디인터리버에 의해 ATM 셀에서 발생하는 오류를 정정하고 있다. Reed-Solomon부호의 복호법 중 직접복호법은 오류위치다항식의 계산없이 오류위치와 오류치를 알 수 있으며 유한체 GF(2m)의 표현에서 정규기저를 사용하면 곱셈과 나눗셈을 단순한게 비트 이동만으로 처리할 수 있다. 직접복호법과 정규기저를 사용하여 ATM 적응계층에 적용 가능한 (128, 124) Reed-Solomon부호의 복호기를 설계하고 VHDL로 시뮬레이션 하였으며 이 복호기는 동일한 복호회로에 의해 둘 또는 하나의 심벌에 발생한 오류를 정정할 수 있다.