• 제목/요약/키워드: Synchronization Code

검색결과 185건 처리시간 0.029초

Frame synchronization Confirmation Technique Using Pilot Pattern

  • Song, Young-Joon
    • Journal of Communications and Networks
    • /
    • 제2권1호
    • /
    • pp.69-75
    • /
    • 2000
  • A new frame synchronization confirmation technique using a pilot pattern of both uplink and downlink channels is proposed for W-CDMA (Wideband Code Division Multiple Access) system. It is shown that by using this technique, we can cancel the side lobe for autocorrelation functions of the frame synchronization words of pilot pattern have the maximum to-of-phase autocorrelation value "4" with two peak values equal in magnitude and opposite in polarity at zero and middle shifts. Due to this side lobe cancellation effect, therefore, the autocorrelation function of the frame synchronization words becomes ideal for the frame synchronization confirmation since double maximum correlation values equal in magnitude and opposite polarity at zero ad middle shifts can be achieved. This property can be used to double check frame synchronization timing and thus. improve the frame synchronization confirmation performance.

  • PDF

직접대역확산 방식의 시분할 다중접속 위성통신 제어채널 고속 부호동기 방법 (Fast code synchronization method of the DS-SS/TDMA control channel for satellite communication)

  • 류영재
    • 한국위성정보통신학회논문지
    • /
    • 제4권1호
    • /
    • pp.14-20
    • /
    • 2009
  • 본 논문은 작전범위 내에 분포된 수백 대의 위성 단말의 상태를 제어, 감시하기 위한 DS-SS/TDMA 역방향 제어채널의 동기 구조 및 방법에 대하여 언급한다. 군용 위성은 전자전 기능 및 수백 대의 위성단말의 상태를 동시에 제어하기 위해 DS-SS/TDMA 방식의 제어채널이 필요하나 동기 시간이 긴 문제가 있다. 본 논문은 짧은 주기의 세부 Bin으로 구성된 프리앰블을 제어채널 데이터 앞부분에 삽입하고 각 세부 Bin을 병렬적으로 수신하는 정합 필터형태의 동기회로를 적용함으로서 심각한 재밍환경에서 수 ms이내에 대부분의 제어채널 패킷을 수신할 수 있는 제어채널 동기방법을 제안한다.

  • PDF

PN Chip Clock Generator for CDMA Code Synchronization

  • Oh, Hyun-Seo
    • 한국정보통신학회논문지
    • /
    • 제1권2호
    • /
    • pp.193-197
    • /
    • 1997
  • In this paper, we propose a new PN chip clock generator which employs two synchronous counters to achieve precise phase control of chip clock. In a CDMA code acquisition and tracking system, the PN chip clock is required to operate highly reliable without any glitch even under harsh environment condition such as temperature and voltage fluctu-aliens. The digital implementation of the proposed PN chip clock generator imparts it with much desired reliability. Since the proposed chip clock generator can be easily controlled into one of the states: free running, phase advance, and delay state, it can be applied to data processing as well as code synchronization. We have done FPGA implementation of the proposed logic and have verified its satisfactory operation up to 50 MHz.

  • PDF

이원부호 위상 오프셋를 이용한 새로운 방식의 동기 획득 시스템 구현 (A New Efficient Acpuisition Method and Its Implementation using the Phase Offset of Binary Code)

  • 김동희;한영열
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.11-14
    • /
    • 1998
  • This paper introuces a new efficient method of synchronization acquisition which is the most important element in DS-CDMA system using the phase offset of binary code. This approach uses the binary code function which can easily estimate the phase offset from the received spreading waveforms which respect to the receiver-stored replica of the spreading code. This paper proposes the initial acquisition model with repeat error control device that is good for perfomance. The hardware is implemented by TMS320c30

  • PDF

W-CDMA 시스템의 초기 프레임 동기 획득을 위한 Coherent 검출 방식의 성능 개선 (A Simple Enhancement of Coherent Detection for Initial Frame Synchronization in W-CDMA Systems)

  • 최원응;주정석
    • 대한전자공학회논문지TC
    • /
    • 제47권10호
    • /
    • pp.43-48
    • /
    • 2010
  • 비동기 W-CDMA 시스템에서의 초기 셀 탐색 과정은 일반적으로 슬롯 동기 획득, 프레임 동기 획득, 그리고 프라이머리 스크램블링 코드 획득의 3단계로 수행되며, 본 논문에서는 이 중 두 번째 단계인 프레임 동기 획득과정을 고려한다. 프레임 동기 획득 시 P-SCH (primary synchronization channel)로부터 채널을 추정하여 사용하는 방식을 coherent 검출 방식이라 하며, 본 논문에서는 기존의 coherent 검출 방식의 성능 개선을 위해 P-SCH로부터 추정된 채널 값에 1차 순환 필터(first order recursive filter)를 사용하는 간단한 형태의 검출 방식을 제안한다. 컴퓨터 모의실험을 통해 제안된 방식이 기존 방식틀에 비해 주파수 오차 범위가 넓은 환경에서 프레임 동기 검출 성능이 우수함을 보이고자 한다.

한국형발사체 위성항법수신기의 시각동기신호 생성 및 성능 평가 (The Time Synchronization Signals of the GNSS Receiver for KSLV-II and Their Performance Assessment)

  • 권병문;신용설;마근수;윤광호;서흥석
    • 한국항공우주학회지
    • /
    • 제47권11호
    • /
    • pp.812-820
    • /
    • 2019
  • 한국형발사체에 탑재되는 위성항법수신기는 발사체의 실시간 항법정보와 함께 정확한 시간정보를 제공한다. 한국형발사체에 탑재된 다른 시스템간의 시각동기나 온보드 측정데이터의 정확한 측정시간 분석 및 온보드와 지상국간의 시각동기 등에 활용하기 위해 제공되는 위성항법수신기의 시각동기신호에는 UTC(Coordinated Universal Time)에 동기된 1PPS(One Pulse Per Second) 신호와 직렬시각코드인 IRIG-B(Inter-Range Instrumentation Group Time Code B) 신호 및 제공되는 시각동기신호의 유효성을 알려주는 신호가 있다. 본 논문에서는 한국형발사체 위성항법수신기에서 제공되는 시각동기신호와 그에 대한 성능 평가에 대하여 설명한다.

비동기식 W-CDMA 시스템의 셀 탐색(Cell Search)에 관한연구 (Cell Search In Asynchronous W-CDMA System)

  • 김강온;김병학;김철성
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(1)
    • /
    • pp.325-328
    • /
    • 2001
  • In this work, Cell search which is one of the important abilities of W-CDMA system in Reyleigh s fading channel is studied by using Cell Searcher of asynchronous IMT-2000 system(3GPP) and Cell - search simulation. For the methods of cell search to optimize codes, three stages are considered: 1) slot synchronization, 2) frame synchronization, and 3) scrambling code identification. It is found that key system parameters such as Primary Synchronization Channel (P-SCH), Secondary L Synchronization Channel(S-SCH), and Common Pilot Channel (CPCH) loading factor are optimized. It is noted that the smaller Optimal threshold value, the larger SNR of the received singnal. Therefore, It is important that the optimal threshold value is selected in the region of SNR

  • PDF

SAW 소자를 이용한 직접확산방식 스펙트럼확산 통신의 고속동기 시스템 (A Fast Synchronization System of DS Spread Spectrum Communication Using SAW Components)

  • 박용서;안재영;안태천;황금찬
    • 한국통신학회논문지
    • /
    • 제13권5호
    • /
    • pp.400-410
    • /
    • 1988
  • 본 논문에서는 SAW TDL정합필터와 SAW 재순환 루프를 이용하여 SNR이 낮은 경우의 직접확산 방식 스펙트럼확산 통신의 수신단에서 포착 및 추적의 구분없이 동기를 수행할 수 있는 고속동기 시스템을 설계하여 그 특성을 조사하였다. 그 수신단에서 SNR이 -16dB인 신호를 입력시켰을때 이를 SAW TDL정합필터와 재순환루프를 통해 30회 순환시켜 동기신호를 추출하여 수신단의 PN코드를 동기시킬 수 있었다. 그리고 이 동기 시스템의 평균 동기 시간을 계산하였다. 그 결과 이동기 시스템이 수신된 신호의 SNR이 매우 낮은 환경하에서 정합필터만을 사용하는 동기 시스템보다 훨씬 고속으로 수신단의 PN 코드를 동기화 시킬 수 있음을 알 수 있었다.

  • PDF

적응형 필터와 상관기의 시간 동기 획득 성능 비교 (A Timing Synchronization Performance Comparison between Adaptive Filter and Correlator)

  • 류탁기;홍대식
    • 한국통신학회논문지
    • /
    • 제35권8C호
    • /
    • pp.697-708
    • /
    • 2010
  • 본 논문에서는 DS/SS (Direct Sequence Spread System) 시스템에서 상관기를 이용한 시간 동기 획득 기법과 LMS (Least Mean Square) 알고리즘 기반 적응형 필터를 이용한 기법과의 동기 획득 성능을 비교한다. 두 가지 기법에 대해 동기 획득 과정에 이용되는 테스트 변수를 통계적으로 수식 분석하고 이를 기반으로 동기 검파 확률과 오보 확률을 유도한다. 수식 분석한 결과를 이용하여 시간 동기 획득 성능을 비교 분석하며, 모의 실험을 통해 성능 분석 결과를 검증하고 심화 분석한다. 수식 분석과 모의 실험 결과를 통해 상관기를 이용한 시간 동기 획득 기법이 대부분의 동기 획득 환경에서 LMS 기반 적응형 필터 기법에 비해 우수한 성능을 가짐을 보인다.

부호 분할 다원 접속을 위한 직접 확산 셀룰라 통신 시스팀의 동기 (Acquisition of Direct-Sequence Cellular Communication System for Code Division Mutlipie Access)

  • 전정식;한영열
    • 한국통신학회논문지
    • /
    • 제18권2호
    • /
    • pp.207-217
    • /
    • 1993
  • 본 논문에서는 송신된 확산부호와 수신기 내의 기준 확산부호 사이의 위상차에 대한 사전 확률을 알고 있을 때, 동기가 맞을 확률이 높은 셀부터 낮은 셀의 순서로 검사하는 Expanding Window Search 방법을 이용하여 직접확산(Direct Sequence) 통신 시스팀의 초기동기 과정의 상태도를 구성한다. 각 검색에서 앞선 검색 때보다 증가하는 윈도우를 초항이 a고 공비가 r인 등비 수열의 형태로 증가하도록 하였으며, 마코프처리(Markov process)와 메이슨 이득공식(Mason’s gain formula)을 이용하여 상태도를 해석하고 평균 시간을 구한다. 그리고 검색 횟수 n과 검출 확률 $P_d$의 변화에 따른 평균동기 시간의 증감을 사전 확률이 없을 때의 평균등기 시간과 비교한다.

  • PDF