• 제목/요약/키워드: Switching Algorithm

검색결과 1,008건 처리시간 0.025초

보호 스위칭에 의한 경로 설정에 있어서 서비스 보장을 위한 복구 경로의 소비 대역 분석 (Analysis of the Bandwidth Consumed by Restoration Paths for Service Guarantee in the Protection Switching Scheme)

  • 이황규;홍석원
    • 정보처리학회논문지C
    • /
    • 제10C권2호
    • /
    • pp.155-162
    • /
    • 2003
  • 빠른 복구 시간과 함께 서비스의 보장은 망의 신뢰성을 보장하는데 있어서 주요한 목표이다. 보호 스위칭 방식에 의하여 특정 서비스를 요구하는 세션의 서비스 품질을 보장하는 한 가지 방법은 작업 경로를 설정할 때 작업 경로의 대역을 보장하는 복구 경로를 함께 설정하는 것이다. 작업 경로의 대역을 보장할 수 있는 복구 경로를 설정할 때 다른 작업 경로에 대한 복구 경로의 대역을 서로 공유하면 대역의 소비를 감소시킬 수 있다. 본 논문에서는 보호 스위칭에 의한 복구 경로 설정에 있어서 작업 경로상에 최대로 할당된 링크의 대역을 기반으로 복구 경로의 공유 대역을 결정하는 방안을 설명한다. 그리고 이러한 단순 공유 방안의 문제점과 원인을 지적하고 이것을 실제망에 적용했을 때의 결과를 시뮬레이션을 통해서 보여준다. 그리고 이러한 문제점을 해결하기 위한 방안으로 링크 데이터베이스를 통한 완전 공유를 구현할 수 있는 방안을 제시하고 그 결과를 보여준다.

다양한 호 서비스를 고려한 분산형 중계교환기의 과부하 제어 기법 (An Enhanced Overload Control Mechanism for the Distributed Switching System supporting Various Types of Call Services)

  • 이종협
    • 한국정보통신학회논문지
    • /
    • 제10권4호
    • /
    • pp.744-751
    • /
    • 2006
  • 국가 기반망의 중심인 PSTN (Public Switched Telephone Network)을 구성하는 핵심 장치 인 중계교환기는 과거의 단순 음성 호 처리뿐 아니라 지능망 호 및 이동 호 서비스를 위한 추가적인 처리 기능이 부가됨으로 인해 과거에 예측하지 못한 과부하 현상이 종종 발생되고 있다. 본 논문에서는 음성 호만을 고려한 중계교환기 과부하 제어 기능만으로는 현재의 교환기에서 망 내의 트래픽 폭주를 올바르게 제어 할 수 없다는 한계점을 제시하고 이를 해결하기 위해, 다양한 호의 특성에 따른 과부하 제어 및 예방적 폭주 제어 기능 중 하나인 망 관리 제어 기능과의 연계를 통한 효율적인 중계교환기 과부하 제어 알고리듬을 제시하였다. 제안된 과부하 제어 알고리듬에서는 과부하 상태 발생 시 무조건 적인 호 제한을 하지 않고 과부하를 유발시키는 호의 종류를 구분하여 과부하에 미치는 영향의 정도에 따른 선택적 호 제한 기능을 사용하였다. 이러한 알고리듬을 통해 과부하 상태에서도 긴급 호와 같은 중요한 호들은 제한을 하지 않도록 할 수 있는 효과도 함께 나타내었다. 시뮬레이션 결과, 본 논문에서 제안된 알고리듬은 다양한 형태의 호들이 입력되는 과부하 조건하에서도 효과적으로 호를 제어하여 중계교환기의 상태를 정상으로 유지함을 볼 수 있었다.

다중처리기 시스템에서 데드라인과 여유시간을 통합한 실시간 스케줄링 기법 (Integrating Deadline with Laxity for Real-time Scheduling in Multiprocessor Systems)

  • 조성제
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제29권11호
    • /
    • pp.611-621
    • /
    • 2002
  • 실시간 시스템에서 많은 요청을 처리하기 위해 다중처리기 구조가 필수적이 되었다. EDF나 LLA와 같은 기존의 실시간 온라인 스케줄링 알고리즘들은 다중처리기 시스템에서 실시간 태스크들을 스케줄링하는 데 적합하지 않다. EDF의 경우 문맥교환 오버헤드가 낮지만 다중처리기 이상현상을 보이며, LLA의 경우 준최적이지만 문맥교환 오버헤드가 높다. EDZL은 두 알고리즘의 문제점을 일부 해결하였으나 세 개 이상의 처리기에서는 준최적이 아니다. EDA2는 과부하 단계에서 좋은 성능을 보이지만 준최적이 아니다. 본 논문에서는 새로운 두개의 온라인 스케줄링 알고리즘 ED/LL과 ED2/LL을 제안한다. ED/LL은 다중처리기에서 준최적이며, 정상부하 단계에서 낮은 문맥교환 오버헤드와 높은 성공률을 보인다. 그러나, 시스템이 과부하 상태가 되면 ED/LL은 비효율적이다. 이를 해결하기 위해, ED2/LL은 정상 부하 단계에서는 ED/LL 또는 EDZL을 사용하고 과부하 단계에서는 EDA2를 사용한다. 실험을 통해 ED2/LL이 정상부하 단계에서는 물론 과부하 단계에서도 좋은 성능을 보임을 확인할 수 있었다.

인접블록의 움직임벡터를 이용한 고속 움직임추정 방식 (Fast Motion Estimation Algorithm Using Motion Vectors of Neighboring Blocks)

  • 소현호;김진상;조원경;김영수;서덕영
    • 한국통신학회논문지
    • /
    • 제30권12C호
    • /
    • pp.1256-1261
    • /
    • 2005
  • 본 논문에서는 곱셈을 수행할 때 발생되는 스위칭 율을 줄이는 방식의 저전력 부스 곱셈기를 제안한다. radix-4 부스 알고리즘 (radix-4 Booth algorithm)은 입력에서 연속되는 3비트가 0이나 1의 같은 값을 가지게 되면, 부스 인코딩 결과로서 0을 발생시키는 특성을 가지고 있다. 따라서 곱셈기의 두 입력 중 더 작은 활성영역을 갖는 입력을 승수로 사용할 때 부분 곱셈결과가 0이 될 확률이 높다. 제안된 곱셈기는 곱셈식을 본래의 곱셈 입력 비트보다 더 작은 비트를 갖는 여러 게의 곱셈식으로 분할한 후, 각각의 곱셈들을 독립적으로 계산하여 각각의 곱셈의 결과를 더하여 최종적인 결과를 얻는다. 따라서 곱셈의 두 입력간의 교환율은 기존의 곱셈기보다 더 높아지게 된다. 이는 제안된 곱셈기의 부스 인코딩 결과가 0이 되는 확률이 기존의 곱셈기보다 더 높은 저전력 곱셈기를 구현할 수 있음을 의미한다. 제안된 곱셈기는 기존의 부스 곱셈기보다 최대 $20\%$ 정도의 소모전력이 감소됨을 확인하였다.

랜덤 임펄스 잡음 환경에서 잡음추정에 기반한 스위칭 필터 (Switching Filter based on Noise Estimation in Random Value Impulse Noise Environments)

  • 천봉원;김남호
    • 한국정보통신학회논문지
    • /
    • 제27권1호
    • /
    • pp.54-61
    • /
    • 2023
  • IoT 기술과 인공지능의 발전에 따라 다양한 디지털 영상장비가 산업현장에서 사용되고 있다. 영상 데이터는 카메라 또는 센서에서 취득되는 과정 중 잡음에 훼손되기 쉬우며, 훼손된 영상은 영상처리 과정에서 악영향을 미치기 때문에 전처리 과정으로 잡음제거가 요구되고 있다. 본 논문에서는 랜덤 임펄스 잡음에 훼손된 영상을 복원하기 위해 잡음추정에 기반한 스위칭 필터 알고리즘을 제안하였다. 제안한 알고리즘은 영상의 국부마스크 내부의 화소값의 유사성에 따라 잡음추정과 에러 검출을 진행하였으며, 국부마스크에 존재하는 잡음 비율에 따라 필터를 선택하여 스위칭하였다. 제안하는 알고리즘의 잡음제거 성능을 분석하기 위해 시뮬레이션을 진행하였으며, 확대영상 및 PSNR 비교 결과 기존 방법에 비해 우수한 성능을 나타내었다.

GMPLS망 기반의 광 경로 설정을 위한 블로킹율 개선 방안 (Blocking probability improvement for Lightpath Setup based on GMPLS)

  • 임송빈;김경목;오영환
    • 대한전자공학회논문지TC
    • /
    • 제41권12호
    • /
    • pp.41-49
    • /
    • 2004
  • 최근 인터넷 사용자 수의 증가와 새로운 서비스의 등장으로 각 응용의 요구 대역폭이 증가하였다. 따라서 Internet 트래픽은 폭주하게 되었고, 고속의 백본(backbone) 네트워크가 필요하게 되었다. 이러한 요구는 IP packet switching과 wavelength switching 모두를 동시에 수행하면서 대용량의 대역폭을 지원할 수 있는 GMPLS(Generalized Multi-protocol Label Switching) 기반의 OXC(Optical cross-connects)에 의해 만족될 수 있다. 이러한 요구를 위해서는 Core망에 많은 수의 파장 변환기가 필요하고, 구축 및 운용비용(cost-effective)이 효율적일 뿐만 아니라 최적의 트래픽 전송제한을 받는 문제점을 갖고 있다. 따라서 본 논문에서는 GMPLS망에서 개선된 Lightpath setup을 위한 GMPLS의 RSVP-TE 시그널링을 제안하였다. 제안한 알고리즘은 setup 시그널링이 블로킹 되었을 때, edge router까지 PathErr 메시지를 전송하는 것이 아니라 파장 변환을 수행할 수 있는 최단거리에 위치한 람다 라우터를 찾고, 그 노드로부터 setup 시그널링을 다시 수행한다. 본 알고리즘은 Lightpath setup 시그널링의 블로킹 확률을 줄일 수 있으며, 적절한 파장 변환기 수를 산출하여 core망에서 람다 라우터의 효율적인 배치도 구현할 수 있을 것으로 사료된다.

ZVT 스위칭 되는 전류제어형 양방향 인버터의 구현 (An Implementation of a Current Controlled Bi-directional Inverter with ZVT Switching)

  • 李 星 龍;高 晟 勳;金 成 佑
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.129-136
    • /
    • 2002
  • 최근에 전력계통의 안정 및 고품질화에 대한 요구가 증대되기 시작하였고, 이에 따라 향상된 전력변환기술과 대체에너지원을 이용한 계통연계형 시스템에 대한 연구가 활발히 진행되고 있다 이러한 시스템에서의 인버터의 효율은 매우 중요하다. 따라서 본 논문에서는 이러한 계통연계형 시스템을 고효율화 하기 위한 방법으로 소프트-스위칭 기법이 적용 가능한 전류제어형 인버터를 제안하였다. 또한, 소프트-스위칭 기법을 적용할 수 있는 전류제어 알고리즘과 ZVT 동작원리를 이론적으로 해석하였고 이의 유용성을 시뮬레이션과 실험을 통하여 입증하였다.

Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현 (Low-Power Systolic Array Viterbi Decoder Implementation With A Clock-gating Method)

  • 류제혁;조준동
    • 정보처리학회논문지A
    • /
    • 제12A권1호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문에서는 trace-back systolic array Viterbi algorithm의 저전력 생존 메모리 구현에 관한 새로운 알고리즘을 소개한다. 이 알고리즘의 핵심 아이디어는 trace back 연산의 수를 줄이기 위하여 이미 생성된 trace-back routes를 재사용하는 것이다. 그리고 trace-back unit의 불필요한 switching activity가 발생하는 영역을 gate-clock을 사용하여 전력소모를 줄이는 것이다. Synopsys Power Estimation 툴인 Design Power를 이용하여 전력소모를 측정하였고, 그 결과 [1]의 논문에서 소개된 trace-back unit 비하여 평균 $40{\%}$ 전력감소가 있었고, $23{\%}$의 면적증가를 보였다.

Parameter Identification of a Synchronous Reluctance Motor by using a Synchronous PI Current Regulator at a Standstill

  • Hwang, Seon-Hwan;Kim, Jang-Mok;Khang, Huynh Van;Ahn, Jin-Woo
    • Journal of Power Electronics
    • /
    • 제10권5호
    • /
    • pp.491-497
    • /
    • 2010
  • This paper proposes an estimation algorithm for the electrical parameters of synchronous reluctance motors (SynRMs) by using a synchronous PI current regulator at standstill. In reality, the electrical parameters are only measured or estimated in limited conditions without fully considering the effects of the switching devices, connecting wires, and magnetic saturation. As a result, the acquired electrical parameters are different from the real parameters of the motor drive system. In this paper, the effects of switching devices, connecting wires, and the magnetic saturation are considered by simultaneously using the short pulse and closed loop equations of resistance and synchronous inductances. Therefore, the proposed algorithm can be easily and safely implemented with a reduced measuring time. In addition, it does not need any external or additional measurement equipment, information on the motor's dimensions, and material characteristics as in the case of FEM. Several experimental results verify the effectiveness of the proposed algorithm.

A Branch-and-price Approach to the ATM Switching Node Location Problem

  • Kim, Deokseong;Park, Sunsoo;Lee, Kyungsik;Park, Kyungchul
    • Industrial Engineering and Management Systems
    • /
    • 제3권2호
    • /
    • pp.92-99
    • /
    • 2004
  • We consider the ATM switching node location problem (ANLP). In this problem, there are two kinds of facilities, hub facilities and remote facilities, with different capacities and installation costs. We are given a set of customers with each demand requirements, a set of candidate installation sites of facilities, and connection costs between facilities. We need to determine the locations to place facilities, the number of facilities for each selected location, the set of customers who are connected to each installed hub via installed remote facilities with minimum cost, while satisfying demand requirements of each customer. We formulate this problem as a general integer programming problem and solve it to optimality. In this paper, we present a preprocessing procedure to tighten the formulation and develop a branch-and-price algorithm. In the algorithm, we consider the integer knapsack problem as the column generation problem. Computational experiments show that the algorithm gives optimal solutions in a reasonable time.