• 제목/요약/키워드: Slew-Rate

검색결과 72건 처리시간 0.014초

시변 가변차단주파수 저역통과필터를 이용한 심전도 고주파 잡음의 제거 (High Frequency Noise Reduction in ECG using a Time-Varying Variable Cutoff Frequency Lowpass Filter)

  • 최안식;우응제;박승훈;윤영로
    • 대한의용생체공학회:의공학회지
    • /
    • 제25권2호
    • /
    • pp.137-144
    • /
    • 2004
  • 심전도 신호에는 근 잡음과 전원잡음 둥의 잡음이 섞이는 경우가 많다. 이러한 잡음들은 심전도 신호의 주요 주파수 성분에 비하여 상대적으로 고주파 성분이지만 전체적으로 보면 주파수 스펙트럼이 중첩된다. 본 논문에서는 연속적으로 변하는 차단주파수를 가지는 시변 저역통과 디지털필터를 이용하여 원신호의 왜곡을 최소화하면서 잡음을 제거하는 신호처리 방법에 대하여 기술한다 이 필터는 차단주파수 제어기와 가변차단주파수 저역통과필터로 구성된다. 차단주파수 제어기는 잡음이 포함된 심전도 신호로부터 신호의 기울기를 이용하여 차단주파수 제어 신호를 생성한다. 가변차단주파수 저역통과필터의 구현을 위해서 본 논문에서는 컨벡스 조합 필터와 계수보간 필터로 불리는 새로운 두 가지 필터 설계방법을 제안하였으며, 이 두 가지 방법을 이용함으로써 저역통과필터의 차단주파수를 임의의 제한된 구간에서 연속적으로 변화시키는 것이 가능하였다. 고주파 잡음이 첨가된 심전도 신호에서 가변차단주파수 저역통과필터의 잡음 제거 능력이 우수함을 보였으며, 본 논문에서 제안된 가변차단주파수 저역퉁과필터는 심전도 신호의 전처리에 유용하게 사용되어질 것으로 판단된다. 특히, 제어된 환경이 아닌 일상생활 환경에서 심전도를 측정하는 재택건강관리 시스템에서 신호의 품질을 개선하는 데에 효과가 있을 것으로 기대한다.

병렬 오차 증폭기 구조를 이용하여 과도응답특성을 개선한 On-chip LDO 레귤레이터 설계 (Design of a On-chip LDO regulator with enhanced transient response characteristics by parallel error amplifiers)

  • 손현식;이민지;김남태;송한정
    • 한국산학기술학회논문지
    • /
    • 제16권9호
    • /
    • pp.6247-6253
    • /
    • 2015
  • 본 논문은 병렬 오차 증폭기 구조를 적용하여 과도응답특성 개선한 LDO 레귤레이터를 제안한다. 제안하는 LDO 레귤레이터는 고 이득, 좁은 주파수 대역의 오차증폭기 (E/A1)와, 저 이득, 넓은 주파수 대역의 오차증폭기 (E/A2)로 이루어지며, 두 오차증폭기를 병렬 구조로 설계해서 과도응답특성을 개선한다. 또한 슬루율을 높여주는 회로를 추가하여 회로의 과도응답특성을 개선하였다. 극점 불할 기법을 사용하여 외부 보상 커패시터를 온 칩 화하여 IC 칩 면적을 줄여 휴대기기 응용에 있어서도 적합하게 설계 하였다. 제안된 LDO 레귤레이터는 매그나칩/하이닉스 $0.18{\mu}m$ CMOS 공정을 사용하여 회로설계 하였고 칩은 $500{\mu}m{\times}150{\mu}m$ 크기로 레이아웃을 실시하였다. 모의실험을 한 결과, 2.7 V ~ 3.3 V의 입력 전압을 받아서 2.5 V의 전압을 출력하고 최대 100 mA의 부하 전류를 출력한다. 레귤레이션 특성은 100 mA ~ 0 mA에서 26.1 mV의 전압변동과 510 ns의 정착시간을 확인하였으며, 0 mA에서 100 mA의 부하 변동 시 42.8 mV의 전압 변동과 408 ns의 정착 시간을 확인하였다.