• 제목/요약/키워드: Silicon Electrode

검색결과 393건 처리시간 0.029초

스트레처블 기판상에 산화물 기반의 광센서 제작 (Fabrication of an Oxide-based Optical Sensor on a Stretchable Substrate)

  • 김무진
    • 산업융합연구
    • /
    • 제20권12호
    • /
    • pp.79-85
    • /
    • 2022
  • 최근 전자소자는 플렉서블 기판상에 제작된 스마트폰이 출시되었으며, 스트레처블 한 전자소자의 연구가 진행되고 있다. 본 논문에서는 실리콘 기반의 스트레처블한 소재를 만들어 이것을 기판으로 사용하여 산화물을 이용한 광센서 소자를 구현하여 평가하고자 한다. 이를 위해, 실리콘 기반의 용액성 고무를 이용하여 상온에서 잘 늘어나는 기판을 만들어 소재의 350% 연신율을 확인하였으며, 반사도, 투과도, 흡수도와 같은 광특성을 측정하였다. 다음으로 이러한 소재는 표면이 소수성을 나타내기 때문에 표면 세정 및 친수성으로 변화시키기 위하여 산소 기반의 플라즈마 표면 처리를 진행하였으며, 진공장비로 AZO(Aluminium Zinc Oxide) 기반의 산화막을 증착한 후 면봉을 이용하거나 메탈 마스트로 Ag 전극을 형성시켜 광센서를 완성하였다. 제작된 광전자소자는 빛을 조사했을 때와 하지 않았을 때의 전압에 따른 전류 변화를 분석하여 광에 의하여 생성된 캐리어들에 의한 광전류를 관찰하였으며, 벤딩 장비를 이용하여 폴딩에 따른 광센서소자 영향성을 추가 테스트하였다. 벤딩 테스트 전과 빛에 의해 생성되는 전류값 변화를 추가로 분석하였다. 향후 스트레처블 기판위에 늘어나는 반도체 물질 및 전극을 형성하여 폴딩(벤딩) 및 늘어나는 광소자를 집중적으로 연구할 계획이다.

Si-Containing Nanostructures for Energy-Storage, Sub-10 nm Lithography, and Nonvolatile Memory Applications

  • 정연식
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.108-109
    • /
    • 2012
  • This talk will begin with the demonstration of facile synthesis of silicon nanostructures using the magnesiothermic reduction on silica nanostructures prepared via self-assembly, which will be followed by the characterization results of their performance for energy storage. This talk will also report the fabrication and characterization of highly porous, stretchable, and conductive polymer nanocomposites embedded with carbon nanotubes (CNTs) for application in flexible lithium-ion batteries. It will be presented that the porous CNT-embedded PDMS nanocomposites are capable of good electrochemical performance with mechanical flexibility, suggesting these nanocomposites could be outstanding anode candidates for use in flexible lithium-ion batteries. Directed self-assembly (DSA) of block copolymers (BCPs) can generate uniform and periodic patterns within guiding templates, and has been one of the promising nanofabrication methodologies for resolving the resolution limit of optical lithography. BCP self-assembly processing is scalable and of low cost, and is well-suited for integration with existing semiconductor manufacturing techniques. This talk will introduce recent research results (of my research group) on the self-assembly of Si-containing block copolymers for the achievement of sub-10 nm resolution, fast pattern generation, transfer-printing capability onto nonplanar substrates, and device applications for nonvolatile memories. An extraordinarily facile nanofabrication approach that enables sub-10 nm resolutions through the synergic combination of nanotransfer printing (nTP) and DSA of block copolymers is also introduced. This simple printing method can be applied on oxides, metals, polymers, and non-planar substrates without pretreatments. This talk will also report the direct formation of ordered memristor nanostructures on metal and graphene electrodes by the self-assembly of Si-containing BCPs. This approach offers a practical pathway to fabricate high-density resistive memory devices without using high-cost lithography and pattern-transfer processes. Finally, this talk will present a novel approach that can relieve the power consumption issue of phase-change memories by incorporating a thin $SiO_x$ layer formed by BCP self-assembly, which locally blocks the contact between a heater electrode and a phase-change material and reduces the phase-change volume. The writing current decreases by 5 times (corresponding to a power reduction of 1/20) as the occupying area fraction of $SiO_x$ nanostructures varies.

  • PDF

Characteristics of the Ni/Cu Plating Electrode for Crystalline Silicon Solar Cell

  • 이영민;김대성;박정은;박준석;이민지;임동건
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.414.1-414.1
    • /
    • 2016
  • 스크린 프린팅법을 이용한 태양전지의 전극은 주로 고가의 은을 사용하기에 태양전지의 저가화에 한계를 가지고 있다. 고효율 결정질 실리콘 태양전지의 원가절감의 문제 해결방안으로 박형 웨이퍼 연구개발이 많은 관심을 받고 있다. 본 연구에서는 은 전극을 대체 할 수 있는 니켈/구리 전극을 사용하였고, 박형 웨이퍼에서도 전극 공정이 가능한 도금법을 사용하여 전극을 형성 하였다. 니켈 전극형성은 광유도 도금법(Light-Induced Plating), 구리 전극형성은 광유도전해도금법(Light-Induced Electro Plating)을 이용하여 실험을 진행 하였다. 니켈 광유도 도금 공정시 공정시간 3 ~ 9분까지 가변하였다. 니켈실리사이드 형성 위해 열처리 공정을 $300{\sim}450^{\circ}C$까지 가변하였고 유지시간 30초 ~ 3분까지 가변하여 실험을 진행하였다. 니켈 도금 수용액의 pH 6 ~ 7.5까지 가변하여 실험하였다. 구리 광유도 전해도금 공정 전류밀도를 $1.6mA/cm^2{\sim}6.4mA/cm^2$까지 가변하여 실험을 진행 후, 전류밀도 $3.2mA/cm^2$로 시간 5 ~ 7분까지 가변하여 실험 하였다. 니켈 도금 공정 시간 5분, 니켈실리사이드 형성 열처리 온도 $350^{\circ}C$, 유지시간 1분에서 DIV(Dark I-V) 분석결과 가장 적은 누설전류를 확인하였다. 니켈 도금액 pH 6.5에서 니켈입자 및 구리입자의 균일성이 좋은 최적의 조건임을 확인하였다. 구리 도금 공정 전류밀도 $3.2mA/cm^2$, 시간 5분에서 TLM(Transmission Line Method) 측정결과 접촉 저항 $0.39{\Omega}$과 접촉 비저항 $12.3{\mu}{\Omega}{\cdot}cm^2$의 저항을 확인하였다. 도금법을 이용하여 전극을 형성함으로써 접촉저항 및 접촉 비저항이 낮고 전극 품질이 향상됨으로서 셀의 전류밀도 $42.49mA/cm^2$를 얻을 수 있었다.

  • PDF

LiNbO3 integrated optic devices with an UV-curable polymer buffer layer

  • Jeong, Woon-Jo;Kim, Seong-Ku;Park, Gye-Choon;Lee, Jin
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 춘계학술대회 논문집 센서 박막재료 반도체재료 기술교육
    • /
    • pp.111-118
    • /
    • 2002
  • A new lithium niobate optical modulator with a polymer buffer layer on Ni in-diffused optical waveguide is proposed for the fist time, successfully fabricated and examined at a wavelength of 1.3 mm. By determining the diffusion parameters of Ni in-diffused waveguide to achieve more desirable mode size which is well matched to the mode in the fiber, the detailed results on the achievement of high optical throughput are reported. In addition, the usefulness of polymer buffer layer which can be applicable to a buffer layer in Ni in-diffused waveguide devices is demonstrated. Several sets of channel waveguides fabricated on Z-cut lithium niobate by Ni in-diffusion were obtained and on which coplanar traveling-wave type electrodes with a polymer-employed buffer layer were developed by a conventional fabrication method for characterizing of electro-optical performances of the proposed device. The experimental results show that the measured half-wave voltage is of ~10 V and the total measured fiber-to-fiber insertion loss is of ~6.4 dB for a 40 mm long at a wavelength of =1.3 mm, respectively. From the experimental results, it is confirmed that the polymer-employed buffer layer in LiNbO3 optical modulator can be a substitute material instead of silicon oxide layer which is usually processed at a high temperature of over $300^{\circ}C$. Moreover, the fabrication tolerances by using polymer materials in LiNbO3 optical modulators are much less strict in comparison to the case of dielectric buffer layer.

  • PDF

태양전지 2 단계 전극형성 공정을 위한 마스크 패턴공정 및 효율에 대한 영향성 연구 (Mask Patterning for Two-Step Metallization Processes of a Solar Cell and Its Impact on Solar Cell Efficiency)

  • 이창준;신동윤
    • 대한기계학회논문집B
    • /
    • 제36권11호
    • /
    • pp.1135-1140
    • /
    • 2012
  • 마스크를 이용하여 니켈 시드층의 형성 후 실버 도금을 통해 태양전지 상부전극을 형성하는 2 단계 전극형성 공정이 태양전지의 고효율화 방안으로 제안되었다. 본 연구에서는, 자외선 경화형 혹은 상변화 잉크를 고비용의 인쇄공정을 통해 마스크를 형성하는 방법을 대신하여, 코팅과 레이저의 복합공정을 통해 마스크를 형성하는 방법에 대해 제안하도록 한다. 마스크를 형성하는 물질로서 저비용의 저융점 왁스 혹은 플루오르카본 용액을 태양전지 웨이퍼 상에 코팅 후 레이저로 선택적으로 제거하여 전극패턴을 형성하였으며, 플루오르카본 용액 코팅이 왁스 코팅보다 패턴 균일도 측면에서 우수할 뿐만 아니라 통계적으로 0.16% 태양전지 효율증대를 유발한다는 점이 발견되었다.

파이버 레이저 투명 전극 식각을 통한 염료감응형 태양전지 효율 상승 연구 (A Study on the Improvement of the Dye-sensitized Solar Cell by the Fiber Laser Transparent Conductive Electrode Scribing Technology)

  • 손민규;서현웅;신인영;김진경;최진호;최석원;김희제
    • 전기학회논문지
    • /
    • 제59권12호
    • /
    • pp.2218-2224
    • /
    • 2010
  • Dye-sensitized solar cell (DSC) is a promising alternative solar cell to the conventional silicon solar cell due to several advantages. Development of large scale module is necessary to commercialize the DSC in the near future. A scribing technology of the transparent conductive oxide (TCO) is one of the important technologies on the fabrication of DSC module. A quality of the scribed line on the TCO has a decisive effect on the efficiency of DSC module. Among several scribing technologies, the fiber laser is a suitable for scribing the TCO more precisely and accurately because of their own characteristics. In this study, we try to improve the quality of the TCO scribed line by using the fiber laser. Consequently, the operating parameter of fiber laser is optimized to get the TCO scribed line with good quality. And the fiber laser scribing technology of the TCO is applied to the fabrication of the DSC with optimal operating parameter, operating current 3900mA. As a result, the current density and fill factor are improved and the total efficiency is increased because the internal resistances of DSC such as TCO sheet resistance and the resistance concerned to the electron movement in the $TiO_2$ are reduced. This is analyzed by the electrochemistry impedance spectroscopy (EIS) and the equivalent circuit model of the DSC.

Spin-on Dielectric 막의 전기적 특성에 미치는 전구체의 영향 (Effects of Precursor on the Electrical Properties of Spin-on Dielectric Films)

  • 이완규
    • 한국재료학회지
    • /
    • 제21권4호
    • /
    • pp.236-241
    • /
    • 2011
  • Polysilazane and silazane-based precursor films were deposited on stacked TiN/Ti/TEOS/Si-substrate by spin-coating, then annealed at $150{\sim}400^{\circ}C$, integrated further to form the top electrode and pad, and finally characterized. The precursor solutions were composed of 20% perhydro-polysilazane ($SiH_2NH$)n, and 20% hydropolymethyl silazane ($SiHCH_3NH$)n in dibutyl ether. Annealing of the precursor films led to the compositional change of the two chemicals into silicon (di)oxides, which was confirmed by Fourier transform infrared spectroscopy (FTIR) spectra. It is thought that the different results that were obtained originated from the fact that the two precursors, despite having the same synthetic route and annealing conditions, had different chemical properties. Electrical measurement indicated that under 0.6MV/cm, a larger capacitance of $2.776{\times}10^{-11}$ F and a lower leakage current of 0.4 pA were obtained from the polysilazane-based dielectric films, as compared to $9.457{\times}10^{-12}$ F and 2.4 pA from the silazane-based film, thus producing a higher dielectric constant of 5.48 compared to 3.96. FTIR indicated that these superior electrical properties are directly correlated to the amount of Si-O bonds and the improved chemical bonding structures of the spin-on dielectric films, which were derived from a precursor without C. The chemical properties of the precursor films affected both the formation and the electrical properties of the spin-on dielectric film.

게이트 절연막과 게이트 전극물질의 변화에 따른 피드백 전계효과 트랜지스터의 히스테리시스 특성 확인 (The hysteresis characteristic of Feedback field-effect transistors with fluctuation of gate oxide and metal gate)

  • 이경수;우솔아;조진선;강현구;김상식
    • 전기전자학회논문지
    • /
    • 제22권2호
    • /
    • pp.488-490
    • /
    • 2018
  • 본 연구에서는 급격한 스위칭 특성을 달성하기 위해 싱글단일-게이트 실리콘 채널에서 전하 캐리어의 양의 피드백을 이용하는 새롭게 설계된 피드백 전계 효과 트랜지스터를 제안한다. 에너지 밴드 다이어그램, I-V 특성, 문턱전압 기울기 및 on/off 전류 비는 TCAD 시뮬레이터를 이용하여 분석한다. 피드백 전계 효과 트랜지스터의 중요한 특징 중 하나인 히스테리시스의 특성을 보기 위해 게이트 절연막 물질과 게이트 전극물질을 변경하여 시뮬레이션을 진행했다. 이러한 특성변화는 피드백 전계효과 트랜지스터의 문턱전압 ($V_{TH}$)을 변화시켰고, 메모리 윈도우 폭이 작아지는 현상을 보였다.

DC/RF Magnetron Sputtering deposition법에 의한 $TiSi_2$ 박막의 특성연구

  • 이세준;김두수;성규석;정웅;김득영;홍종성
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.163-163
    • /
    • 1999
  • MOSFET, MESFET 그리고 MODFET는 Logic ULSIs, high speed ICs, RF MMICs 등에서 중요한 역할을 하고 있으며, 그것의 gate electrode, contact, interconnect 등의 물질로는 refractory metal을 이용한 CoSi2, MoSi2, TaSi2, PtSi2, TiSi2 등의 효과를 얻어내고 있다. 그중 TiSi2는 비저항이 가장 낮고, 열적 안정도가 좋으며 SAG process가 가능하므로 simpler alignment process, higher transconductance, lower source resistance 등의 장점을 동시에 만족시키고 있다. 최근 소자차원이 scale down 됨에 따라 TiSi2의 silicidation 과정에서 C49 TiSi2 phase(high resistivity, thermally unstable phase, larger grain size, base centered orthorhombic structure)의 출현과 그것을 제거하기 위한 노력이 큰 issue로 떠오르고 있다. 여러 연구 결과에 따르면 PAI(Pre-amorphization zimplantation), HTS(High Temperature Sputtering) process, Mo(Molybedenum) implasntation 등이 C49를 bypass시키고 C54 TiSi2 phase(lowest resistivity, thermally stable phase, smaller grain size, face centered orthorhombic structure)로의 transformation temperature를 줄일 수 있는 가장 효과적인 방법으로 제안되고 있지만, 아직 그 문제가 완전히 해결되지 않은 상태이며 C54 nucleation에 대한 physical mechanism을 밝히진 못하고 있다. 본 연구에서는 증착 시 기판온도의 변화(400~75$0^{\circ}C$)에 따라 silicon 위에 DC/RF magnetron sputtering 방식으로 Ti/Si film을 각각 제작하였다. 제작된 시료는 N2 분위기에서 30~120초 동안 500~85$0^{\circ}C$의 온도변화에 따라 RTA법으로 각각 one step annealing 하였다. 또한 Al을 cosputtering함으로써 Al impurity의 존재에 따른 영향을 동시에 고려해 보았다. 제작된 시료의 분석을 위해 phase transformation을 XRD로, microstructure를 TEM으로, surface topography는 SEM으로, surface microroughness는 AFM으로 측정하였으며 sheet resistance는 4-point probe로 측정하였다. 분석된 결과를 보면, 고온에서 제작된 박막에서의 C54 phase transformation temperature가 감소하는 것이 관측되었으며, Al impuritydmlwhswork 낮은온도에서의 C54 TiSi2 형성을 돕는다는 것을 알 수 있었다. 본 연구에서는 결론적으로, 고온에서 증착된 박막으로부터 열적으로 안정된 phase의 낮은 resistivity를 갖는 C54 TiSi2 형성을 보다 낮은 온도에서 one-step RTA를 통해 얻을 수 있다는 결과와 Al impurity가 존재함으로써 얻어지는 thermal budget의 효과, 그리고 그로부터 기대할 수 있는 여러 장점들을 보고하고자 한다.

  • PDF

Interfacial Layer Control in DSSC

  • Lee, Wan-In
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.75-75
    • /
    • 2011
  • Recently, dye-sensitized solar cell (DSSC) attracts great attention as a promising alternative to conventional silicon solar cells. One of the key components for the DSSC would be the nanocrystalline TiO2 electrode, and the control of interface between TiO2 and TCO is a highly important issue in improving the photovoltaic conversion efficiency. In this work, we applied various interfacial layers, and analyzed their effect in enhancing photovoltaic properties. In overall, introduction of interfacial layers increased both the Voc and Jsc, since the back-reaction of electrons from TCO to electrolyte could be blocked. First, several metal oxides with different band gaps and positions were employed as interfacial layer. SnO2, TiO2, and ZrO2 nanoparticles in the size of 3-5 nm have been synthesized. Among them, the interfacial layer of SnO2, which has lower flat-band potential than that of TiO2, exhibited the best performance in increasing the photovoltaic efficiency of DSSC. Second, long-range ordered cubic mesoporous TiO2 films, prepared by using triblock copolymer-templated sol-gel method via evaporation-induced self-assembly (EISA) process, were utilized as an interfacial layer. Mesoporous TiO2 films seem to be one of the best interfacial layers, due to their additional effect, improving the adhesion to TCO and showing an anti-reflective effect. Third, we handled the issues related to the optimum thickness of interfacial layers. It was also found that in fabricating DSSC at low temperature, the role of interfacial layer turned out to be a lot more important. The self-assembled interfacial layer fabricated at room temperature leads to the efficient transport of photo-injected electrons from TiO2 to TCO, as well as blocking the back-reaction from TCO to I3-. As a result, fill factor (FF) was remarkably increased, as well as increase in Voc and Jsc.

  • PDF