• 제목/요약/키워드: Si-wafer

검색결과 1,167건 처리시간 0.026초

SiC 단결정내의 결함 억제 (Defects control in SiC single crystals)

  • 김화목;오근호
    • 한국결정성장학회지
    • /
    • 제8권1호
    • /
    • pp.29-35
    • /
    • 1998
  • 고품질의 6H-SiC 단결정을 성장하기 위하여 기판, 원료 및 성장에 사용되는 도가니에 대한 고순도 처리공정을 통하여 고순도화하여 결정성장을 시행하였다. 특히, 원료에 대해서는 순화처리전후의 XRD 분석을 행하여 고순도화된 원료의 상태를 확인하였다. 성장된 6H-SiC 단결정의 크기는 직경이 33mm, 길이는 11mm이었고, 기판으로의 사용 및 내부결함에 대한 관찰을 위하여 결정을 절단 및 연마하여 직경 33mm, 두께 0.5mm인 wafer를 제작하였으며, 광학현미경 및 Raman 분석을 이용하여 순화공정을 통해 제작된 wafer의 내부결함밀도 및 결정성을 측정하였다. 분석결과, micropipe 및 planar defect의 밀도는 각각 100개/$\textrm{cm}^2$, 30개/$\textrm{cm}^2$으로 순화처리를 통한 내부결함의 감소로 인해 고품질의 6H-SiC 단결정의 성장이 가능하였다

  • PDF

Pseudo-MOSFET을 이용한 SiGe-on-SOI의 Ge 농도에 따른 기판의 특성 평가 및 열처리를 이용한 전기적 특성 개선 효과 (Evaluation of SGOI wafer with different concentrations of Ge using pseudo-MOSFET)

  • 박군호;정종완;조원주
    • 한국진공학회지
    • /
    • 제17권2호
    • /
    • pp.156-159
    • /
    • 2008
  • Pseudo-MOSFET 방법을 이용하여 Ge농도에 따른 SiGe-on-Insulator(SGOI) 기판의 특성을 평가하였다. SGOI 기판은 compressive-SiGe / Relaxed-Si / Buried oxide / Si-substrate 구조로 SOI 기판 위에 에피택셜 성장법으로 SiGe층을 형성하였으며 compressive SiGe층의 Ge 농도는 각각 16.2%, 29.7%, 34.3%, 56.5% 이다. 실험결과 Ge 농도가 증가함에 따라 누설전류가 증가하는 특성을 보였으며 threshold voltage는 nMOSFET의 경우 3V에서 7V로 이동하였으며 pMOSFET의 경우도 -7 V에서 -6 V로 이동하는 특성을 보였다. 급속 열처리 공정 (rapid thermal anneal) 후에 매몰 산화층과 기판 계면간의 스트레스에 의한 포획준위가 발생하여 소자특성이 열화되었지만, $H_2/N_2$ 분위기에서 후속 열처리 공정 (post RTA anneal) 을 통하여 계면 간의 포획준위를 감소시켜 SGOI Pseudo-MOSFET의 전기적 특성이 개선되었다.

UBM(Under Bump Metallurgy)이 단면 증착된 Si-wafer의 젖음성에 관한 연구 (A Study on the Wetting Properties of UBM-coated Si-wafer)

  • 홍순민;박재용;박창배;정재필;강춘식
    • 마이크로전자및패키징학회지
    • /
    • 제7권2호
    • /
    • pp.55-62
    • /
    • 2000
  • Si-wafer에 단면 코팅된 UBM(Under Bump Metallurgy)의 젖음성을 Sn-Pb 솔더에서 평가하기 위하여 wetting balance 법을 사용하였다. 단면 코팅된 UBM의 젖음곡선은 양면 코팅된 시편의 젖음 곡선과 비교할 때, 젖음곡선의 모양이 비슷하고 젖음곡선을 특징짓는 변수들의 온도에 대한 변화경향이 일치하였다. 단면 코팅된 금속층의 젖음성을 젖음곡선으로부터 정의한 새로운 젖음 지수 $F_{min}$, $F_{s}t_{s}$로 평가할 수 있었다. Au/Cu/Cr UBM은 젖음시간의 측면에서 Au/Ni/Ti UBM보다 젖음성이 우수하였다 Si-wafer에 단면 코팅된 UBM과 Sn-Pb 솔더의 접촉각을 $F_{s}$와 기울어짐각을 측정하고 메니스커스의 정적상태에서 힘의 평형으로부터 유도된 식을 이용하여 계산할 수 있었다.

  • PDF

실리콘기판 직접접합에 있어서 HF 전처리 조건에 따른 초기접합에 관한 연구 (Study on pre-bonding according with HF pre-treatment conditions in Si wafer direct bonding)

  • 강경두;박진성;정수태;주병권;정귀상
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1999년도 춘계학술대회 논문집
    • /
    • pp.370-373
    • /
    • 1999
  • Si direct bonding (SDB) technology is very attractive for both Si-on-insulator(SOI) electric devices and MEMS applications because of its stress free structure and stability. This paper presents on- pre treatment conditions in Si wafer direct bonding, The paper resents on pre-bonding according to HF pre-treatment conditions in Si wafer direct bonding. The characteristics of bonded sample were measured under different bonding conditions of HF concentration, applied pressure and annealing temperature(200~ 100$0^{\circ}C$) after pre-bonding. The bonding strength was evaluated by tensile strength method. The bonded interface and the void were analyzed by using SEM and IR camera, respectively, Components existed in the interlayer were analyzed by using FT-IR. The bond strength depends on the HF pre-treatment condition before pre-bonding(Min 2.4kgf/$\textrm{cm}^2$~ Max : 14.kgf/$\textrm{cm}^2$)

  • PDF

The New Generation Laser Dicing Technology for Ultra Thin Si wafer

  • Kumagai, Masayoshi;Uchiyama, N.;Atsumi, K.;Fukumitsu, K.;Ohmura, E.;Morita, H.
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2006년도 ISMP 2006
    • /
    • pp.125-134
    • /
    • 2006
  • Process & mechanism $\blacklozenge$ The process consists from two steps which are laser processing step and separation steop. $\blacklozenge$ The wavelength of laser beam is transmissible wavelength for the wafer. However, inside of Si wafer is processed due to temperature dependence of optical absorption coefficient Advantage & Application $\blacklozenge$ Advantages are high speed dicing, no debris contaminants, completely dry process, etc. $\blacklozenge$ The cutting edges were fine, The lifetime and endurances did not degrade the device characteristics $\blacklozenge$ A separation of a wafer with DAF was introduced as an application for SiP

  • PDF

HF 전처리시 실리콘 기판의 초기접합 메카니즘에 관한 연구 (A study on pre-bonding mechanism of Si wafer at HF pre-treatment)

  • 강경두;박진성;이채봉;주병권;정귀상
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 G
    • /
    • pp.3313-3315
    • /
    • 1999
  • Si direct bonding(SDB) technology is very attractive for both Si-on-insulator(SOI) electric devices and MEMS applications because of its stress free structure and stability. This paper presents on pre-bonding according to HF pre-treatment conditions in Si wafer direct bonding. The characteristics of bonded sample were measured under different bonding conditions of HF concentration, and applied pressure. The bonding strength was evaluated by tensile strength method. The bonded interface and the void were analyzed by using SEM and IR camera respectively. A bond characteristic on the interface was analyzed by using IT- IR. Si-F bonds on Si surface after HF pre-treatment are replaced by Si-OH during a DI water rinse. Consequently, hydrophobic wafer was bonded by hydrogen bonding of Si $OH{\cdots}(HOH{\cdots}HOH{\cdots}HOH){\cdots}OH-Si$. The bond strength depends on the HF pre-treatment condition before pre- bonding (Min:$2.4kgf/crn^2{\sim}Max:14.9kgf/crn^2$)

  • PDF

단결정 SOI트랜스듀서 및 회로를 위한 Si직접접합 (Silicon-Wafer Direct Bonding for Single-Crystal Silicon-on-Insulator Transducers and Circuits)

  • 정귀상
    • 센서학회지
    • /
    • 제1권2호
    • /
    • pp.131-145
    • /
    • 1992
  • 본 논문은 SOI트랜스듀서 및 회로를 위해, Si 직접접합과 M-C국부연마법에 의한 박막SOI구조의 형성 공정을 기술한다. 또한, 이러한 박막SOI의 전기적 및 압저항효과 특성들을 SOI MOSFET와 cantilever빔으로 각각 조사했으며, bulk Si에 상당한다는 것이 확인되었다. 한편, SOI구조를 이용한 두 종류의 압력트랜스듀서를 제작 및 평가했다. SOI구조의 절연층을 압저항의 유전체분리층으로 이용한 압력트랜스듀서의 경우, $-20^{\circ}C$에서 $350^{\circ}C$의 온도범위에 있어서 감도 및 offset전압의 변화는 자각 -0.2% 및 +0.15%이하였다. 한편, 절연층을 etch-stop막으로 이용한 압력트랜스듀서에 있어서의 감도변화를 ${\pm}2.3%$의 표준편차 이내로 제어할 수 있다. 이러한 결과들로부터 개발된 SDB공정으로 제작된 SOI구조는 집적화마이크로트랜스듀서 및 회로개발에 많은 장점을 제공할 것이다.

  • PDF

Si (111)표면에서 Cu의 확산

  • 이경민;김창민
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.215-215
    • /
    • 2012
  • Sillicon Wafer는 순도 99.9999999%의 단결정 규소를 사용하여 만들어진다. 웨이퍼의 표면은 결함이나 오염이 없어야 하고 회로의 정밀도에 영향을 미치기 때문에 고도의 평탄도와 정밀도를 요구한다. 특히 실리콘의 순도는 효율성에 영향을 주는 주요 원인으로 금속의 오염은 실리콘 웨이퍼의 수명을 단축시켜 효율성을 떨어뜨린다. 표면에 흡착된 구리와 니켈은 Silicon 오염의 주요인 중 하나로 알려져 있다. 이 연구는 Silicon Wafer 표면에 흡착된 구리가 내부로 확산되는 메커니즘을 규명하는 것을 목표로 한다. 표면에 구리가 흡착된 상태는 AES 및 LEED로 관찰하였다. 표면에 흡착된 구리의 표면(수평)및 내부(수직)확산은 SIMS를 이용하여 연구하였다.

  • PDF

전리수를 이용한 Si 웨이퍼 표면 변화 연구 (A Study on Silicon Wafer Surfaces Treated with Electrolyzed Water)

  • 김우혁;류근걸
    • 한국산학기술학회논문지
    • /
    • 제3권2호
    • /
    • pp.74-79
    • /
    • 2002
  • 80년대 반도체 산업의 급격한 성장으로 오늘날 반도체 산업은 반도체소자의 초고집접화, 웨이퍼의 대구경화로 발전이 거듭났으며, 소자의 성능과 생산 수율의 향상을 위하여 실리콘 웨이퍼의 세정하는 기술 및 연구를 계속 진행하고 있다. 기존의 반도체 세정은 과다한 화학약품의 사용으로 비 환경친화적이며, 이에 본 연구에서는 기존의 세정방법을 대체하기 위한 방법으로 환경친화적인 전리수를 이용한 반도체 세정법을 하였다. 이때 실리콘 웨이퍼 표면의 원자적 상태의 변화가 발생하여 다양한 방법으로 확인할 수 있다. 본 연구에 서는 이러한 분석을 하기 위하여 기존세정의 화학약품과 전리수로 세정한 웨이퍼의 표면을 비교하였으며, 또한 온도 및 시간별 표면상태변화를 분석하였다. 특히 접촉각 변하에 중점을 두어 변화를 관찰하였으며, 음극수의 경우 17.28°, 양극수의 경우 34.1°의 낮은 접촉각을 얻을 수 있었다.

  • PDF

방사광을 이용한 Si 웨이퍼 표면불순물 검출감도 향상 (Improvement of detection sensitivity of impurities on Si wafer surface using synchrotron radiation)

  • 김흥락;김광일;강성건;김동수;윤화식;류근걸;김영주
    • 한국진공학회지
    • /
    • 제8권1호
    • /
    • pp.13-19
    • /
    • 1999
  • 방사광을 이용한 전반사 형광 분석법으로 Si 웨이퍼 표면 금속 불순물의 검출능을 향상시켰다. 측정장치는 특정 단색광 에너지만을 선택할 수 있는 모노크로메팅부, 측정챔버안으로 유입되는 방사광은 차폐하고 원하는 크기의 단색광을 선택하는 슬릿부 그리고 Si 웨이퍼 표면에서 전반사에 의해 발생하는 형광 X-선을 검출하는 측정부로 구성되어 있다. 단색광의 에너지는 10.90 KeV로 선택하였고, 최적의 전반사 조건을 확립하기 위하여 소멸시간과 Fe의 형광 X-선의 강도비의 관계를 이용하였다. 기존 X-선원을 이용하여 관찰한 결과와 비교하였을 경우에, 최대 약 50배까지 검출감도를 향상 시킬 수 있었다. 특히, TRXFA(Total Reflection X-ray Fluorescence Analyzer)법으로는 검출하기 어려운 $5\times10^{10}\textrm{atomas/cm}^2$ 수준의 금속오염은 방사광을 이용한 TRSFA(Total Reflection Synchrotron Fluorescence Analyzer)법으로는 충분히 검출할 수 있고, $5\times10^{9}\textrm{atomas/cm}^2$금속 불순물가지 검출할 수 있는 방법 및 장치를 개발하였다. 이를 이용하여 차세대 Si 웨이퍼의 초극미량 금속 불순물 분석에 이용할 수 있는 방법으로 기대된다.

  • PDF