• 제목/요약/키워드: SVPWM implementation

검색결과 31건 처리시간 0.035초

DC-링크 전압균형과 소자의 최소 온/오프 시간을 고려한 3-레벨 인버터의 PWM 기법 및 구현 (A New PWM Method and its Implementation for a 3-Level Inverter Considering DC-Link Voltage Balancing and Minimum ON/Off Time)

  • 이요한;현동석
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 1998년도 전력전자학술대회 논문집
    • /
    • pp.35-38
    • /
    • 1998
  • In this paper, we present a new SVPWM strategy for a 3-level inverter. This SVPWM method is easily implemented without switching table like SVPWM. In addition, with proposed method, we can also keep the voltage balancing of DC-link capacitors and guarantee minimum on/off time of the devices. The principle of the proposed SVPWM method is described in detail, and its implementation method is also proposed. The usefulness of the proposed SVPWM method is verified through the simulation using MATLAB/Simulink.

  • PDF

FPGA를 이용한 전압형 인버터 구동용 SVPWM 구현 (Implementation of SVPWM Voltage Source Inverter Using FPGA)

  • 임태윤;김동희;김종무;김중기;김민희
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 1999년도 전력전자학술대회 논문집
    • /
    • pp.274-277
    • /
    • 1999
  • The paper describes a implementation of space vector pulse-width modulation (SVPWM) voltage source inverter using Field Programmable Gate Array(FPGA) for a induction motor control system. The implemented chip is included logic circuits for SVPWM, dead time compensation and speed detection using Quick Logic, QL16X24B. The maximum operating frequency and delay time can be set to 110MHz and 6 nsec. The designed FPGA for SVPWM can be incorporated with a digital signal processing to provide a simple and effective solution for high performance voltage source inverter drives. Simulation and Implementation results are shown to verify the usefulness of FPGA as a Application Specific Integrated Circuit(ASIC) in power electronics applications

  • PDF

다중모터 제어를 위한 SVPWM 모듈의 구현 (Implementation of SVPWM Module for the Multi-Motor Control)

  • 하동현;현동석
    • 조명전기설비학회논문지
    • /
    • 제23권9호
    • /
    • pp.124-129
    • /
    • 2009
  • 최근 자동차 및 자동화 등 많은 첨단 산업분야에서 산업용 모터 정밀 제어를 위한 인버터의 요구가 증가하고 있다. 본 논문에서는 FPGA를 이용하여 단일 제어 유닛으로 여러 개의 모터를 제어할 수 있는 SVPWM 모듈을 설계 제작하여 모터 정밀제어에 응용하고자 한다. 개발된 WVPWM 모듈에는 PWM 발생기뿐만 아니라 위치 및 전류센서 처리 부분과 데프타임 보상기 알고리즘도 함께 구현되었다. 개발 툴은 ALTERA Quartus 8.0을 사용하였으며 시뮬레이션에 의해 동작 특성을 검증하였고 실험을 통해 성능을 검증하였다.

비엔나 컨버터를 위한 단일 반송파를 이용한 새로운 방식의 SVPWM 구현과 PI/PR 전류제어기의 비교 (New Method of SVPWM Implementation Using Single Carrier Wave and Comparision of PI/PR Current Control for the Vienna Converter)

  • 조남수;지준근;이태원;윤봉영
    • 전기학회논문지
    • /
    • 제66권3호
    • /
    • pp.522-532
    • /
    • 2017
  • In this paper, a new method of SVPWM implementation for 3-Phase 3-Leg 3-Level AC/DC converter known as the Vienna converter is proposed. Also the performances of PI and PR controller used in AC input current controller are compared. To verify the proposed method, PSIM, a power electronics simulation program, is utilized. The performances of the proposed new method and the two existing methods are compared through simulation and experiment. Also PI and PR controller in AC input current controller are compared through 10[kW] Vienna converter system.

An Equivalent Carrier-based Implementation of a Modified 24-Sector SVPWM Strategy for Asymmetrical Dual Stator Induction Machines

  • Wang, Kun;You, Xiaojie;Wang, Chenchen
    • Journal of Power Electronics
    • /
    • 제16권4호
    • /
    • pp.1336-1345
    • /
    • 2016
  • A modified space vector pulse width modulation (SVPWM) strategy based on vector space decomposition and its equivalent carrier-based PWM realization are proposed in this paper, which is suitable for six-phase asymmetrical dual stator induction machines (DSIMs). A DSIM is composed of two sets of symmetrical three-phase stator windings spatially shifted by 30 electrical degrees and a squirrel-cage type rotor. The proposed SVPWM technique can reduce torque ripples and suppress the harmonic currents flowing in the stator windings. Above all, the equivalent relationship between the proposed SVPWM technique and the carrier-based PWM technique has been demonstrated, which allows for easy implementation by a digital signal processor (DSP). Simulation and experimental results, carried out separately on a simulation system and a 3.0 kW DSIM prototype test bench, are presented and discussed.

ASIC을 이용한 유도전동기 구동용 SVPWM 시스템 (SVPWM System for Induction Motor Drive Using ASIC)

  • 임태윤;김동희;김종무;김중기;김민회
    • 한국산업융합학회 논문집
    • /
    • 제2권2호
    • /
    • pp.103-108
    • /
    • 1999
  • The paper describes a implementation of space vector pulse-width modulation voltage source inverter and interfacing of DSP using field programmable gate array(FPGA) for a induction motor vector control system. The implemented chip is included logic circuits for SVPWM, dead time compensation and speed detection using Quick Logic, QLl6X24B. The maximum operating frequency and delay time can be set to 110MHz and 6 nsec. The designed Application Specific Integrated Circuit(ASIC) for SVPWM can be incorporated with a digital signal processing to provide a simple and effective solution for high performance induction motor drives with a voltage source inverter. Simulation and implementation results are shown to verify the usefulness of ASIC in a motor drive system and power electronics applications.

  • PDF

FPGA를 활용한 SVPWM방식의 정현파 BLDC 모터 구동 로직 설계 및 구현 (Design and implementation of BLDC motor drive logic using SVPWM method with FPGA)

  • 전병찬;박원기;이성철;이현영
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.652-654
    • /
    • 2016
  • 본 논문에서는 FPGA를 활용하여 SVPWM (Space Vector Pulse Width Modulation)방식의 정현파 BLDC 모터 구동 로직을 설계 및 구현하였다. Hall sensor를 이용한 BLDC 모터 구동 회로는 정현파 PWM 생성회로, 데드타임 회로 및 리드 앵글 생성 회로 등으로 구성 된다. 특히 PWM 생성 회로는 SVPWM방식을 이용하여 기존 정현파 PWM 대비 선형구간이 15.5% 증가된다. 설계한 회로는 VHDL을 이용하여 모의실험 하였으며 Xilinx Spartan-6 FPGA보드를 통하여 회로의 동작 및 성능을 검증하였다. 검증 결과 모터구동 전류의 THD (Total Harmonic Distortion)은 19.32% 로 기존 정현파 구동 회로 대비 우수한 특성을 보였으며 회전자 분해능은 $1.6^{\circ}$로 정밀 제어가 가능함을 확인하였다.

  • PDF

FPGA를 이용한 100 kHz 스위칭 주파수의 3상 3-level과 2-level의 SVPWM의 구현 (Three-phase 3-level and 2-level SVPWM Implementation with 100 kHz Switching Frequency using FPGA)

  • 문경록;이동명
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.19-24
    • /
    • 2020
  • 본 논문은 FPGA의 언어 중 하나인 Verilog HDL을 사용한 100 kHz 스위칭의 3-레벨, 2-레벨 SVPWM 기법을 구현에 대한 것이다. 인버터에 주로 사용되는 IGBT소자의 경우 주로 20 kHz 근방에서 스위칭 주파수를 가진다. 최근 차세대 전력 반도체 소자의 연구 개발로 100 kHz 이상의 스위칭을 구현하여 전력변환기를 소형화하고, 고조파의 주입에 따른 여러 가지 새로운 알고리즘의 적용이 가능하게 되었다. IGBT를 이용하는 기존의 시스템에서는 DSP를 이용한 제어가 이루어지는 것이 통상적이나, 100 kHz 스위칭을 위한 제어기 구성으로는 FPGA를 이용한 제어기의 적용이 요구된다. 따라서 본 논문에서는 FPGA를 사용하여 2-레벨 인버터와 3-레벨 인버터에 적용되는 SVPWM의 이론과 FPGA 구현에 대하여 설명하고 SVPWM의 출력 파형을 통해 구현 성능을 확인한다. 한편, 본 논문에서는 3-레벨 인버터에서 SVPWM 구현 시 기존의 방식에서 반송파 2개를 사용하는 방법을 대신하여 반송파 1개만을 사용하는 기법으로 3-레벨 SVPWM을 구현한다.

폴전압을 이용한 SVPWM 인버터의 과변조 기법 (An Overmodulation Strategy for SVPWM Inverter Using Pole Voltage)

  • 韓 大 雄;金 相 勳
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.149-157
    • /
    • 2002
  • 본 논문에서는 공간벡터 PWM(SVPWM) 인버터에서 직류단 전압을 최대로 이용하기 위한 새로운 과변조 기법을 제안한다. 제안된 기법은 영-시퀀스 신호인 옵셋 전압 주입 원리에 근거한 SVPWM의 개념을 사용하였다. 제안된 과변조 기법에서는 폴전압을 간단히 수정함으로써 과변조 영역 전반에 걸터 인버터의 출력전압을 선형적으로 제어할 수 있게 하였다. 제안된 기법은 시뮬레이션과 실험을 통하여 그 타당성을 확인하였다.

A Neutral-Point Voltage Balance Controller for the Equivalent SVPWM Strategy of NPC Three-Level Inverters

  • Lyu, Jianguo;Hu, Wenbin;Wu, Fuyun;Yao, Kai;Wu, Junji
    • Journal of Power Electronics
    • /
    • 제16권6호
    • /
    • pp.2109-2118
    • /
    • 2016
  • Based on the space vector pulse width modulation (SVPWM) theory, this paper realizes an easier SVPWM strategy, which is equivalently implemented by CBSPWM with zero-sequence voltage injection. The traditional SVPWM strategy has no effect on controlling the neutral-point voltage balance. In order to solve the neutral-point voltage unbalance problem for neutral-point-clamped (NPC) three-level inverters, this paper proposes a neutral-point voltage balance controller. The proposed controller realizes controlling the neutral-point voltage balance by dynamically calculating the offset superimposed to the three-phase modulation waves of an equivalent SVPWM strategy. Compared with the traditional SVPWM strategy, the proposed neutral-point voltage balance controller has a strong ability to balance the neutral-point voltage, has good steady-state performance, improves the output waveforms quality and is easy for digital implementation. An experiment has been carried out on a NPC three-level inverter prototype based on a digital signal processor-complex programmable logic device (DSP-CPLD). The obtained experimental results verify the effectiveness of the proposed neutral-point voltage balance controller.