• 제목/요약/키워드: Resistive Shunt

검색결과 38건 처리시간 0.022초

Direct Harmonic Voltage Control Strategy of Shunt Active Power Filters Suitable for Microgrid Applications

  • Munir, Hafiz Mudassir;Zou, Jianxiao;Xie, Chuan;Li, Kay;Younas, Talha;Guerrero, Josep M.
    • Journal of Power Electronics
    • /
    • 제19권1호
    • /
    • pp.265-277
    • /
    • 2019
  • The application of shunt active power filters (S-APFs) is considered to be the most popular approach for harmonic compensation due to its high simplicity, ease of installation and efficient control. Its functionality mainly depends upon the rapidness and precision of its internally built control algorithms. A S-APF is generally operated in the current controlled mode (CCM) with the detection of harmonic load current. Its operation may not be appropriate for the distributed power generation system (DPGS) due to the wide dispersion of nonlinear loads. Despite the fact that the voltage detection based resistive-APF (R-APF) appears to be more appropriate for use in the DPGS, the R-APF experiences poor performance in terms of mitigating harmonics and parameter tuning. Therefore, this paper introduces a direct harmonic voltage detection based control approach for the S-APF that does not need a remote harmonic load current since it only requires a local point of common coupling (PCC) voltage for the detection of harmonics. The complete design procedure of the proposed control approach is presented. In addition, experimental results are given in detail to validate the performance and superiority of the proposed method over the conventional R-APF control. Thus, the outcomes of this study approve the predominance of the discussed strategy.

1.5V 70dB 100MHz CMOS Class-AB 상보형 연산증폭기의 설계 (A 1.5V 70dB 100MHz CMOS Class-AB Complementary Operational Amplifier)

  • 박광민
    • 한국전기전자재료학회논문지
    • /
    • 제15권9호
    • /
    • pp.743-749
    • /
    • 2002
  • A 1.5V 70㏈ 100MHz CMOS class-AB complementary operational amplifier is presented. For obtaining the high gain and the high unity gain frequency, the input stage of the amplifier is designed with rail-to-rail complementary differential pairs which are symmetrically parallel-connected with the NMOS and the PMOS differential input pairs, and the output stage is designed to the rail-to-rail class-AB output stage including the elementary shunt stage technique. With this design technique for output stage, the load dependence of the overall open loop gain is improved and the push-pull class-AB current control can be implemented in a simple way. The designed operational amplifier operates perfectly on the complementary mode with 180$^{\circ}$ phase conversion for 1.5V supply voltage, and shows the push-pull class-AB operation. In addition, the amplifier shows the DC open loop gain of 70.4 ㏈ and the unity gain frequency of 102 MHz for $C_{L=10㎊∥}$ $R_{L=1㏁}$ Parallel loads. When the resistive load $R_{L}$ is varied from 1 ㏁ to 1 ㏀, the DC open loop gain of the amplifier decreases by only 2.2 ㏈.a$, the DC open loop gain of the amplifier decreases by only 2.2 dB.

AlGaN/GaN Based Ultra-wideband 15-W High-Power Amplifier with Improved Return Loss

  • Jeong, Jin-Cheol;Jang, Dong-Pil;Shin, Dong-Hwan;Yom, In-Bok;Kim, Jae-Duk;Lee, Wang-Youg;Lee, Chang-Hoon
    • ETRI Journal
    • /
    • 제38권5호
    • /
    • pp.972-980
    • /
    • 2016
  • An ultra-wideband microwave monolithic integrated circuit high-power amplifier with excellent input and output return losses for phased array jammer applications was designed and fabricated using commercial $0.25-{\mu}m$ AlGaN/GaN technology. To improve the wideband performance, resistive matching and a shunt feedback circuit are employed. The input and output return losses were improved through a balanced design using Lange-couplers. This three-stage amplifier can achieve an average saturated output power of 15 W, and power added efficiency of 10% to 28%, in a continuous wave operation over a frequency range of 6 GHz to 18 GHz. The input and output return losses were demonstrated to be lower than -15 dB over a wide frequency range.

바이패스 스위치와 저항센서를 이용한 저손실 전류 측정방법 (Low Power-loss Current Measurement Technique Using Resistive Sensor and Bypass Switch)

  • 이화석;다니엘;박종후
    • 전력전자학회논문지
    • /
    • 제17권5호
    • /
    • pp.416-422
    • /
    • 2012
  • This paper proposes a low power-loss current measurement using a resistor and bypass switch. Conventional current sensing method using a resistor has a disadvantage of power loss which degrades the efficiency of the entire systems. On the other hand, proposed measurement technique operating with bypass-switch connected in parallel with sensing resistor can reduce power loss significantly the current sensor. The propose measurement works for discrete-time sampling of current sensing. Even while the analog-digital conversion does not occur at the controller, the sensing voltage across the sensor still causes ohmic conduction loss without information delivery. Hence, the bypass switch bypasses the sensing current with a small amount of power loss. In this paper, a 90[W] prototype hardware has been implemented for photovoltaic MPPT experimental verification of the proposed low power-loss current measurement technique. From the results, it can be seen that PV power observation is successfully done with the proposed method.

모바일 TV 튜너용 VHF대역 및 UHF 대역 가변 이득 저잡음 증폭기 (A VHF/UHF-Band Variable Gain Low Noise Amplifier for Mobile TV Tuners)

  • 남일구;이옥구;권구덕
    • 전자공학회논문지
    • /
    • 제51권12호
    • /
    • pp.90-95
    • /
    • 2014
  • 본 논문에서는 다양한 모바일 TV 규격을 지원할 수 있는 모바일 TV 튜너용 VHF 및 UHF 대역 가변 이득 저잡음 증폭기를 제안한다. 제안한 VHF 대역 가변 이득 증폭기는 외부 매칭 소자를 제거하기 위해 저항 피드백을 이용하여 저잡음 증폭기와 저주파수 잡음 특성을 개선하기 위해 PMOS 입력을 사용하는 싱글-차동 증폭기, 이득 범위를 제어하기 위해 저항 피드백 부분과 감쇄기로 구성된다. 제안한 UHF 대역 가변 이득 증폭기는 잡음 특성과 외부 간섭 신호 제거 특성을 향상시키기 위해 협대역 저잡음 증폭기와 $g_m$ 가변 방식을 이용하여 이득을 제어할 수 있는 싱글-차동 증폭기와 감쇄기로 구성된다. 제안한 VHF 및 UHF 대역 가변 이득 저잡음 증폭기는 $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였고, 전원 전압 1.8 V에서 각각 22 mA와 17 mA 의 전류를 소모하면서 약 27 dB와 27 dB의 전압 이득, 1.6-1.7 dB와 1.3-1.7 dB의 잡음 지수, 13.5 dBm와 16 dBm의 OIP3의 성능을 보인다.

Use of a Rigid-Tipped Microguidewire for the Endovascular Treatment of Cavernous Sinus Dural Arteriovenous Fistulas with an Occluded Inferior Petrosal Sinus

  • Deniwar, Mohamed Adel;Kwon, Boseong;Song, Yunsun;Park, Jung Cheol;Lee, Deok Hee
    • Journal of Korean Neurosurgical Society
    • /
    • 제65권5호
    • /
    • pp.688-696
    • /
    • 2022
  • Objective : Transvenous embolization (TVE) via an occluded inferior petrosal sinus (IPS) in a cavernous sinus dural arteriovenous fistula (CSDAVF) is challenging, often requiring navigation of a microcatheter through resistive obstacles between the occluded IPS and shunted pouch (SP), although the reopening technique was successfully performed. We report five cases of successful access to the cavernous sinus (CS) or SP using the rigid-tipped microguidewire such as chronic total occlusion (CTO) wire aiming to share our initial experience with this wire. Methods : In this retrospective study, four patients with CSDAVF underwent five procedures using the CTO wire puncture during transfemoral transvenous coil embolization. Puncture success, shunt occlusion, and complications including any hemorrhage and cranial nerve palsy were evaluated. Results : Despite successful access through the occluded IPS, further entry into the target area using neurointerventional devices was impossible due to a short-segment stricture before the CS (three cases) and a membranous barrier within the CS (two cases). However, puncturing these structures using the rigid-tipped microguidewire was successful in all cases. We could advance the microcatheter over the rigid-tipped microguidewire for the navigation to the SP and achieved complete occlusion of the SP without complications. Conclusion : The use of the rigid-tipped microguidewire in the TVE via the occluded IPS of the CSDAVF would be feasible and safe.

Gold층을 가진 저항형 초전도 한류기에 대한 특성연구 (A study on characteristics for a resistive SFCL with gold layer)

  • 최효상;현옥배;김혜림;황시돌;김상준
    • 한국초전도학회:학술대회논문집
    • /
    • 한국초전도학회 1999년도 High Temperature Superconductivity Vol.IX
    • /
    • pp.348-351
    • /
    • 1999
  • Cold 층을 입힌 저항형 초전도 한류기의 전류 제한 특성을 통하여 다음과 같은 결론을 얻었다. 고장발생후 3.2 msec 후에 quench가 발생하였으며, 부분적인 quench가 발생한 다음 시간이 지나면서 완전한 quench로 진행되었다. 즉, 선로고장에 따른 quench 발생 후 YBCO 초전도체의 gold층으로 대부분의 전류가 흐르게 되고, quench 되면서 발생하는 열도 대부분 gold층에서 흡수하여저항이 증가하였으며 이에 따른 전류감소, 전압증가 및 소비전력증가가 발생하였다. 인가전압 V$_0$=65 V$_{peak}$이고 R$_0$는 1 ${\omega}$, 그리고 R$_L$을 7.7 ${\omega}$으로 하였을 때 사고모의 위상각 0$^{\circ}$에서 고장발생후 0.9 msec 후인 9.6 A$_{peak}$ 되는 지점에서 quench가 발생하여 13.0 A$_{peak}$의 최대한류전류값을 보인후 11.4 A$_{peak}$의 전류값에서 fast quench가 완료되었다. 이때 quench 시간은0.63 msec 이었다. 저항값은 gold층에서 발생한 열때문에 점진적인 상승을 보이다가 약 3주기후에 일정한 값에 도달하였다. 한류소자의 온도는 약 11 msec 후에 상온에 도달하였으며, 3 주기후인 54 msec에는 150 $^{\circ}C$까지 상승하였다. gold 박막을 입힌 meander line은 임계전류 이상의 전류를 통전하였을 때에 용단되지 않았으며 ??치된 상태에서 3 사이클 이상 유지하였다. 약65 A$_{rms}$가 흘렀을 때에야 ??치후 3 사이클 지나용단되었다. 이러한 YBCO/gold에 의한 초전도한류기의 용량은 gold에 발생하는 열을 gold가감당할 수 있는 전류의 크기와 관련이 있으며, gold층이 YBCO 한류소자가 quench되었을 때 발생하는 열을 효과적으로 분산시킬 뿐만 아니라 전기적으로 shunt 회로 역할을 하고 있음을 확인할 수 있다. 이에 더하여 앞으로 quench 후 한류소자에서 발생할 수 있는 인덕턴스의 저감방안에 대한 설계 및 모델 탐구를 통하여 좀더 효율적인 한류소자 구성에 대한 연구를 병행하고자 한다.

  • PDF

CMOS 공정 기반의 X-대역 위상 배열 시스템용 다기능 집적 회로 설계 (Design of CMOS Multifunction ICs for X-band Phased Array Systems)

  • 구본현;홍성철
    • 대한전자공학회논문지TC
    • /
    • 제46권12호
    • /
    • pp.6-13
    • /
    • 2009
  • X-대역의 위상 배열 시스템에 응용 가능한 전력 증폭기, 6-bit 위상 변위기, 6-bit 디지털 감쇠기 및 SPDT 송수신 스위치를 각각 설계 및 측정하였다. 모든 회로는 CMOS 0.18 um 공정을 사용하여 구현되었다. 전력 증폭기는 2-단 차동 및 cascode 구조를 가지며, 20 dBm 의 P1dB, 19%의 PAE 의 성능을 8-11 GHz 주파수 대역에서 보였다. 6-bit 위상 변위기는 Embedded switched filter 구조를 가지며, 스위치용 nMOS 트랜지스터 및 마이크로스트립 선로로 인덕턴스를 구현하였다. $360^{\circ}$ 위상 제어가 가능하며 위상 해상도는 $5.6^{\circ}$ 이다. 8-11 GHz 주파수 대역에서 RMS phase 및 amplitude 오차는 $5^{\circ}$ 및 0.8 dB 이하이며, 삽입손실은 약 $-15.7\;{\pm}\;1,1\;dB$ 이다. 6-bit 디지털 감쇠기는 저항 네트워크와 스위치가 결합된 Embedded switched Pi-및 T-구조이며, 위상 배열 시스템에서 요구하는 낮은 통과 위상 변동 특성을 가지는 구조가 적용되었다. 최대 감쇠는 31.5 dB 이며 진폭 해상도는 0.5 dB 이다. 8-11 GHz 주파수 대역에서 RMS amplitude 및 phase 오차는 0.4 dB 및 $2^{\circ}$ 이하이며, 삽입손실은 약 $-10.5\;{\pm}\;0.8\;dB$ 이다. SPDT 송수신 스위치는 series 및 shunt nMOS 트랜지스터의 쌍으로 구성되었으며 회로의 면적을 최소화하기 위해 1개의 수동 인덕터만으로 SPDT 기능을 구현하였다. 삽입손실은 약 -1.5 dB, 반사손실은 -15 dB 이하이며, 송수신 격리 특성은 -30 dB 이하이다. 각각의 칩 면적은 $1.28\;mm^2$, $1.9mm^2$, $0.34\;mm^2$, $0.02mm^2$ 이다.