• 제목/요약/키워드: Replica Regulator

검색결과 4건 처리시간 0.019초

DC정합회로를 갖는 능동 Replica LDO 레귤레이터 (A Active Replica LDO Regulator with DC Matching Circuit)

  • 유인호;방준호;유재영
    • 한국산학기술학회논문지
    • /
    • 제12권6호
    • /
    • pp.2729-2734
    • /
    • 2011
  • 본 논문에서는 DC 정합회로를 갖는 능동 Replica LDO 레귤레이터에 대하여 나타내었다. Replica단과 출력단의 DC전압을 정합하기 위하여 DC정합회로를 설계하였다. 능동 Replica LDO 레귤레이터의 PSR특성은 일반적인 레귤레이터 보다 큰 값을 가질 수 있다. 설계된 DC정합회로는 Replica 레귤레이터에서 발생할 수 있는 단점을 줄여준다. 또한 전체회로를 능동회로로 설계함으로써 칩면적을 줄이고 수동저항을 사용할 때 발생하는 열잡음을 제거할 수 있다. 0.35um CMOS 파라미터를 사용하여 HSPICE 시뮬레이션한 결과, DC정합회로를 이용하여 설계된 레귤레이터의 PSR특성은 -28dB@10Hz로써 DC정합회로를 사용하지 않는 일반적인 레귤레이터의 -17dB@10Hz보다 개선될 수 있음을 확인하였다. 레귤레이터의 DC출력 전압은 3V이다.

전원 잡음 영향을 줄이기 위한 VCO 정전압기 분석 (An Analysis of n VCO Voltage Regulator for Reducing the Effect of Power Supply Noise)

  • 허호영;정항근
    • 한국산학기술학회논문지
    • /
    • 제10권2호
    • /
    • pp.269-273
    • /
    • 2009
  • 정전압기는 VCO의 제어전압의 전원 잡음을 줄이기 위해 사용될 수 있다. 정 전압기의 최적 설계를 위해선 정전압기에 대한 정확한 해석이 필요하다. 본 논문에서는 최근 발표된 논문의 정전압기 해석 과정에 MOSFET의 기생 커패시턴스 성분을 고려하지 않은 문제점을 보완하였다. 이 문제점을 이론적으로 분석하여 정확한 해석을 유도하였고, 회로 시뮬레이션과 측정을 통해 검증하였다. 정전압기는 $0.18{\mu}m$ 1P6M CMOS 공정으로 설계되었고, 칩 면적은 $1mm^2$ 이다.

능동 Replica LDO 레귤레이터를 위한 DC정합회로 설계 (Design of DC Matching Circuit for Active Replica LDO Regulator)

  • 유재영;방준호;유인호;이우춘
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2011년도 춘계학술논문집 1부
    • /
    • pp.362-365
    • /
    • 2011
  • 본 논문에서는 PSRR특성을 향상할 수 있는 능동 Replica LDO레귤레이터 회로를 설계하였고, 능동 Replica LDO레귤레이터의 Replica단과 출력단에서 발생할 수 있는 DC전압 부정합을 최소화하기 위하여 DC정합이 가능한 전압제어회로를 설계하였다. 설계된 회로에서 DC정합을 위한 전압제어회로를 사용함으로써 PSRR 특성향상과 함께 안정된 출력특성을 얻을 수 있었다. HSPICE 시뮬레이션 결과, 5V 가변입력할 때, DC출력특성은 3V∼3.12V까지 일정한 값을 유지함을 알 수 있었으며 PSRR특성은 -28@10HZ로 확인되었다.

  • PDF

LDO 레귤레이터의 PSRR 특성개선 (The PSRR improvement of the LDO Regulator)

  • 유재영;방준호;유인호;이우춘;소병문;김송민
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2010년도 추계학술발표논문집 1부
    • /
    • pp.378-381
    • /
    • 2010
  • 본 논문에서는 LDO레귤레이터의 PSRR을 향상 및 전압가변 조정이 가능한 능동 Replica LDO 레귤레이터를 설계하였다. 일반적인 레귤레이터의 PSRR과 회로의 안정성 확보를 위해서 사용된 Replica회로의 경우, 안정된 동작을 유지하기 위해서는 DC 매칭이 이루어져야 한다. 본 논문에서는 능동 Replica LDO회로를 제안하였다. 제안된 회로는 CMFB회로에 의하여 DC 전위의 매칭이 이루어지도록 하였으며, 레귤레이터의 출력전압도 일정한 범위내에서 조정이 가능하다. 또한 HSPCIE시뮬레이션 결과, 제안된 능동 Replica LDO회로의 PSRR특성이 기존 LDO구조에 비하여 좋은 결과을 얻을 수 있음을 확인하였다.

  • PDF