• Title/Summary/Keyword: Replica Regulator

Search Result 4, Processing Time 0.026 seconds

A Active Replica LDO Regulator with DC Matching Circuit (DC정합회로를 갖는 능동 Replica LDO 레귤레이터)

  • Ryu, In-Ho;Bang, Jun-Ho;Yu, Jae-Young
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.12 no.6
    • /
    • pp.2729-2734
    • /
    • 2011
  • In this paper, an active replica Low-dropout(LDO) regulator with DC voltage matching circuit is presented. In order to match the voltage between replica and output of regulator, DC voltage matching circuit is designed. The active replica low dropout regulator has higher Power Supply Rejection(PSR) than that of conventional regulator. The designed DC voltage matching circuit can reduce the drawback that may be occurred in replica regulator. And using fully active element in regulator can reduce the chip area and heat noise with resistor. As results of HSPICE simulation with 0.35um CMOS parameter, the designed active replica LDO regulator achieves Power Supply Rejection, -28@10Hz better than -17@10Hz of conventional replica regulator without DC matching circuit. And the output voltage is 3V.

An Analysis of n VCO Voltage Regulator for Reducing the Effect of Power Supply Noise (전원 잡음 영향을 줄이기 위한 VCO 정전압기 분석)

  • Heo, Hoh-Young;Jeong, Hang-Geun
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.10 no.2
    • /
    • pp.269-273
    • /
    • 2009
  • A voltage regulator can be used to reduce the effect of the power-supply noise on the control voltage of the VCO. An accurate analysis of the voltage regulator circuit is needed for the optimal design of the voltage regulator. This paper clarifies an inaccuracy in a recent paper on the replica-compensated regulator far supply-regulated PLLs: neglect of MOSFET parasitic capacitances. As a consequence, an improved analytical model is derived for the replica-compensated voltage regulator. The derived model is verified through circuit simulation. The voltage regulator has been fabricated in a standard $0.18{\mu}m$ 1P6M CMOS technology. The chip area is $1mm^2$.

Design of DC Matching Circuit for Active Replica LDO Regulator (능동 Replica LDO 레귤레이터를 위한 DC정합회로 설계)

  • Yu, Jae-Young;Bang, Jun-Ho;Ryu, In-Ho;Lee, Woo-Choun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2011.05a
    • /
    • pp.362-365
    • /
    • 2011
  • 본 논문에서는 PSRR특성을 향상할 수 있는 능동 Replica LDO레귤레이터 회로를 설계하였고, 능동 Replica LDO레귤레이터의 Replica단과 출력단에서 발생할 수 있는 DC전압 부정합을 최소화하기 위하여 DC정합이 가능한 전압제어회로를 설계하였다. 설계된 회로에서 DC정합을 위한 전압제어회로를 사용함으로써 PSRR 특성향상과 함께 안정된 출력특성을 얻을 수 있었다. HSPICE 시뮬레이션 결과, 5V 가변입력할 때, DC출력특성은 3V∼3.12V까지 일정한 값을 유지함을 알 수 있었으며 PSRR특성은 -28@10HZ로 확인되었다.

  • PDF

The PSRR improvement of the LDO Regulator (LDO 레귤레이터의 PSRR 특성개선)

  • Yu, Jae-Young;Bang, Jun-Ho;Ryu, In-Ho;Lee, Woo-Choun;So, Byung-Moon;Kim, Song-Min
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.11a
    • /
    • pp.378-381
    • /
    • 2010
  • 본 논문에서는 LDO레귤레이터의 PSRR을 향상 및 전압가변 조정이 가능한 능동 Replica LDO 레귤레이터를 설계하였다. 일반적인 레귤레이터의 PSRR과 회로의 안정성 확보를 위해서 사용된 Replica회로의 경우, 안정된 동작을 유지하기 위해서는 DC 매칭이 이루어져야 한다. 본 논문에서는 능동 Replica LDO회로를 제안하였다. 제안된 회로는 CMFB회로에 의하여 DC 전위의 매칭이 이루어지도록 하였으며, 레귤레이터의 출력전압도 일정한 범위내에서 조정이 가능하다. 또한 HSPCIE시뮬레이션 결과, 제안된 능동 Replica LDO회로의 PSRR특성이 기존 LDO구조에 비하여 좋은 결과을 얻을 수 있음을 확인하였다.

  • PDF