• 제목/요약/키워드: Real-time compression

검색결과 366건 처리시간 0.025초

디지털 녹화 감시 카메라 시스템에 의한 군사 방위 시스템 설계 (Military surveillance System design using Digital video Recording Camera)

  • 조혜진;홍충효;최연성;김선우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 춘계종합학술대회
    • /
    • pp.175-178
    • /
    • 2003
  • 본 논문에서 제안된 시스템에서는 실시간 MPEG-2 압축과 효과적인 색인 알고리듬을 사용한 기억장소로부터 복구된 비디오를 사용한다. 시스템은 넓은 군사범위, 인접한 부대에서 확산된 장소, 그리고 장거리 이미지 전송을 감시한다.

  • PDF

Control of IEEE1394 digital home appliances using AV/C Command Set

  • Kim, Il-Jung;Park, Jong-An
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.98.2-98
    • /
    • 2001
  • It is necessary to have enough transmission capacity for advanced internet techniques and various digital home appliances networking. Home appliances interface IEEE1394 technique has much wealthy transmission skill. IEEE1394 is using home appliances through various information form image and voice change data real time print out. In this paper, AVC CTS technology and IEEE1394 technology are introduced. Digital Video Camera includes compression format using DV. System composition control is consisted of protocols like IEC-61883 and AV/C command set standard.

  • PDF

실시간 영상 압축 및 복원 기능을 갖는 JPEG 코어 설계 (Design of JPEG Core for Real-Time Image Compression and Decompression)

  • 김성오;김상현;김승호;조경순
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.301-304
    • /
    • 2002
  • This paper describes the design and implementation results of JPEG core, based on the ITU-T Recommendation T.81. We designed the RTL circuit in Verilog HDL, making reference to the JPEG program from the Independent JPEG Group. The circuit has been simulated with Verilog-XL, synthesized with Design Compiler and verified using Altera FPGA. Since the synthesized circuit includes a small number of gates, it is expected to be used as a core module in image processing SOC.

  • PDF

고속 DCT 병렬처리기의 개발 (A Development of a high speed DCT parallel processor)

  • 박종원;유기현
    • 전자공학회논문지B
    • /
    • 제32B권8호
    • /
    • pp.1085-1090
    • /
    • 1995
  • The Discrete Cosine Transform(DCT) is effective technique for image compression, which is widely used in the area of digital signal processing. In this paper, an efficient DCT processor is proposed and simulated by using Verilog HDL. This algorithm is improved 60% in processing speed, but it's somewhat complicate compared with Y. Arai's algorithm. This algorithm will be used efficiently for real time image processing.

  • PDF

2차원 마이크로폰 배열에 의한 능동 청각 시스템 (Active Audition System based on 2-Dimensional Microphone Array)

  • 이창훈;김용호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 A
    • /
    • pp.175-178
    • /
    • 2003
  • This paper describes a active audition system for robot-human interface in real environment. We propose a strategy for a robust sound localization and for -talking speech recognition(60-300cm) based on 2-dimensional microphone array. We consider spatial features, the relation of position and interaural time differences, and realize speaker tracking system using fuzzy inference profess based on inference rules generated by its spatial features.

  • PDF

Blocking Artifacts Reduction with Constrained Random Modification of Block Boundary Pixels

  • Lee, Insuh;Yongsul Joe;Byeungwoo Jeon
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -1
    • /
    • pp.35-38
    • /
    • 2000
  • Low bit rate image/video coding is essential for many visual communication applications. When bit rates become low, most compression algorithms yield visually blocking artifacts that highly degrade the perceptual quality, and post-processing approaches provide one attractive solution. In this paper, we provide simple and very efficient blocking artifacts reduction method using constrained random value addition. Our method is simple enough to be used for real-time post-processing of video.

  • PDF

Conditional Replenishment를 이용한 영상 신호 전송량 압축

  • 정윤채
    • ETRI Journal
    • /
    • 제6권1호
    • /
    • pp.10-14
    • /
    • 1984
  • A method for image data compression, Called condtional replenishment, using the interframe correlation of image signal hasbeen studied. In this study, only those picture elements between successive frames are transmitted instead of every picture element in each, frame. A real time test simulator that can demonstrate the functions of conditional replenishment coder with condition of noiseless channel has been realized, and the result shows that the transmitting pixels can be compressed to the 25% of original signal retaining good picture quality.

  • PDF

다층 변위 맵의 비손실 압축과 렌더링 (Lossless Compression and Rendering of Multiple Layer Displacement Map)

  • 전영재;김해동;조성현
    • 한국게임학회 논문지
    • /
    • 제9권6호
    • /
    • pp.171-178
    • /
    • 2009
  • 다층 변위 매핑 기법은 여러 층으로 구성된 변위 맵들을 사용하여 단층의 변위 맵으로 표현할 수 없는 복잡한 형태를 재현할 수 있으며, 영화와 게임 등의 디지털 콘텐츠에서 보다 사실적인 표현을 저비용으로 제공할 수 있다. 하지만 다층 변위 맵 자료 구조의 특성상 표현을 자세히 할수록 여러 층의 변위 맵이 필요해지고 하단부의 변위 맵일수록 변위 정보를 저장하고 있지 않은 공간이 많이 생긴다. 본 논문에서는 저장 공간을 비효율적으로 사용하는 다층 변위맵을 비손실 압축하고 렌더링하는 방법을 제안한다. 제안하는 렌더링 방법은 비손실 압축 변위맵 정보를 사용하기 때문에 원본 변위 맵의 렌더링 결과와 동일한 화질을 보장한다.

  • PDF

DFS를 이용한 추가 메모리를 요구하지 않는 제로트리 압축기법 (Zero-tree packetization without additional memory using DFS)

  • 김충길;이주경;정기동
    • 정보처리학회논문지B
    • /
    • 제10B권5호
    • /
    • pp.575-578
    • /
    • 2003
  • SPIHT는 수행속도가 빠르고 효율적인 웨이블릿 기반의 이미지 압축 알고리즘으로 잘 알려져 있다. 그러나, SPIHT는 알고리즘 수행에 필요한 제로트리 및 계수의 상태를 저장하기 위하여 리스트 구조를 사용하고 있어 추가 메모리론 요구하며, 비트율의 증가에 따라 메모리 요구량이 증가하는 단점을 가진다. 본 논문에서는 SPIHT 알고리즘을 수행하는데 있어 추가 메모리를 요구하지 않는 MZP-DFS 알고리즘을 제안한다. 제안된 기법은 깊이우선 순서에 따라 공간트리를 탐색하고 테스트 함수 및 복원 계수의 LSB를 이용함으로써 추가 메모리를 제거하였으며 SPIHT와 동일한 성능을 가진다. MZP-DFS는 추가 메모리를 요구하지 않기 때문에 하드웨어 제작비용을 절감할 수 있으며, 각각의 공간트리를 병렬적으로 수행할 수 있기 때문에 실시간 이미지 압축에 적합하다.

저용량, 고화질 비디오 압축 브라우징에 대한 설계 (The Design of Video Compression Browsing for Low Capacity and High Quality)

  • 강진석;김무영;김장형
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1999년도 추계종합학술대회
    • /
    • pp.193-198
    • /
    • 1999
  • In the 21th century, everyone feels that the multimedia system is close at hand in real life due to the rapid advance of the computer processing ability and high speed and high guality of communication services. Also the limited frequencies resource will be optimized due to rapid advances in digital video technology which is believed superior to analogue technology in information engineering. MEPG-2 has been introduced for broadcasting use such as digital TV Thus it features the high-definition and hyper-low bit rate. But, because of much throughput it has been implemented by high-priced private ASIC chip and is not in general use yet. But in this research, noticing the rapid enhancement of PC processor performance comparing with the price. MPEG-2 was developed by real time software MPEG-2 had been known impossible to implement with S/W, but the research proved the possibility of the S/W implementation and below are the pictures also in the research was improved 'Motion Vector and Compensation' Algorithm which requires the most operations and UT was made possible real time process. Multimedia Info Society has settled and accompanied by the rapid advance of image-processing technology and lots of standards.

  • PDF