• 제목/요약/키워드: RF-to-DC converter

검색결과 48건 처리시간 0.018초

5.8GHz 25W 무선전력전송 시스템 개발 및 측정 (5.8GHz 25W Microwave Wireless Power Transmission System Development and Measurement)

  • 이성훈;손명식
    • 반도체디스플레이기술학회지
    • /
    • 제18권1호
    • /
    • pp.21-24
    • /
    • 2019
  • In this paper, 5.8GHz 25W microwave wireless power transmission system was developed. The transmission system is composed of a signal generator, a 1W drive amplifier, a 25W power amplifier, and a circularly polarized transmission antenna. The receiving system was fabricated with an integrated receiver that combines a circularly polarized receiving antenna, a pass band filter, and an RF-DC converter. And a multi-integrated receiver had twelve parts, including an integrated receiver. Under the conditions, voltage and current were measured for the system at 5cm intervals from a minimum distance of 5cm to a maximum distance of 80cm. The power was calculated for the system. The results of the system are shown in tables and graphs. The power decreases with distance, but the power does not drop sharply due to a multi-integrated receiver.

Ku-band에서의 LNB 모듈을 위한 LNA 설계에 관한 연구 (A study on the design of LNA for Ku-band LNB module)

  • 곽용수;정태경;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 C
    • /
    • pp.2034-2036
    • /
    • 2004
  • In this paper, a low noise amplifier (LNA) in receiver of Low Noise Block Down Converter (LNB) for direct broadcasting service (DBS) is implemented by using GaAs HEMT. The LNA is designed for operation between 10.7GHz-12.7GHz. The LNA consists of input, output matching circuits, DC-blocks and RF-chokes. Simulation result of the LNA shows that a noise figure is less than 1.4dB and a gain is greater than 9.2dB in the bandwidth of 10.7 to 12.7GHz with good flatness of 0.1dB.

  • PDF

LNB 수신단의 LNA 설계에 관한 연구 (A Ku-band LNA for LNB module)

  • 곽용수;김형석
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2004년도 하계학술대회
    • /
    • pp.369-372
    • /
    • 2004
  • In this paper, a low noise amplifier (LNA) in receiver of Low Noise Block Down Converter (LNB) for direct broadcasting service (DBS) is implemented by using GaAs HEMT The LNA is designed for operation between 10.7GHz-12.7GHz. The LNA consists of input, output matching circuits, DC-blocks and RF-chokes. The result of simulation of the LNA shows that a noise figure is less than 1.4dB and a gain is gloater than 9.2dB in the bandwidth of 10.7 to 12.7GHz with good flatness of 0. ldB

  • PDF

Ku-Band 위성통신용 LNB 수신단의 2단 저잡음 증폭기 설계에 관한 연구 (A Study on Design of Two-Stage LNA for Ku-Band LNB Receiving Block)

  • 김형석;곽용수
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제55권2호
    • /
    • pp.100-105
    • /
    • 2006
  • In this paper, a low noise amplifier(LNA) in a receiver of a low noise block down converter (LNB) for direct broadcasting service(DBS) is implemented using GaAs HEMT. The LNA is designed for the bandwidth of 11.7 GHz-12.2 GHz. The two-stage LNA consists of a input matching circuit, a output matching circuit, DC-blocks and RF-chokes. Experimental results of the LNA show the noise figure less than 1.4 dB, the gain greater than 23 dB and the flatness of 1 dB in the bandwidth of 11.7 to 12.2 GHz.

Ku-Band 위성통신용 LNB 수신단의 2단 LNA 설계 (A Study on Design of 2-stage LNA of LNB module for Ku-band)

  • 곽용수;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 C
    • /
    • pp.2318-2320
    • /
    • 2005
  • In this paper, a low noise amplifier(LNA) in a receiver of a Low Noise Block Down Converter (LNB) for direct broadcasting service(DBS) is implemented using GaAs HEMT. The LNA is designed for the bandwidth of 11.7GHz-12.2GHz. The 2stage-LNA consists of a input matching circuit, a output matching circuit, DC-blocks and RF-chokes. The result of a simulation of the LNA using Advanced Design System(ADS) shows the noise figure less than 1.4dB, the gain greater than 23dB and the flatness of 1dB in the bandwidth of 11.7 to 12.2GHz.

  • PDF

밀리미터파 추적 레이더용 전원공급기 개발 (Development of Power Supply for Millimeter-wave Tracking Radars)

  • 이동주;최진규;주지한;권준범;변영진
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.123-127
    • /
    • 2021
  • 밀리미터파 추적 레이더는 다양한 환경조건에서 운용 가능해야하므로 기존의 추적 레이더에 비해 동등 이상의 연산능력 및 소형화를 요구한다. 본 논문에서는 밀리미터파 추적 레이더에 적용하기 위한 소형 전원공급기 설계 및 구현방안에 대해 기술한다. FPGA/DSP 등 디지털회로의 저전압/고전류 및 전압 정밀도 요구사항 충족을 위해 Point of Load (POL) 컨버터를 적용하였으며, 전력밀도를 향상시키고 시스템 효율을 개선할 수 있다. 부하가 크지 않은 출력전압에는 LDO (Low Dropout) 등을 적용하여 최대 출력 375 W, 출력 전원 8종의 단일 입력-다중 출력 전원공급기를 개발하였다. 최대 부하 조건에서 전압정밀도 <±2 %, 잡음레벨 <50 mVpp 특성을 확인하였다.

항공기용 평면형 능동 전자주사식 위상 배열(AESA) 레이더 프로토 타입 개발 (Development of Planar Active Electronically Scanned Array(AESA) Radar Prototype for Airborne Fighter)

  • 정민길;김동윤;김상근;전상미;나형기
    • 한국전자파학회논문지
    • /
    • 제21권12호
    • /
    • pp.1380-1393
    • /
    • 2010
  • 본 논문에서는 T/R(Transmit/Receive) 모듈을 이용한 항공기용 평면형 능동 전자주사식 위상 배열(AESA) 레이더 프로토 타입을 설계, 제작 및 시험하였다. LIG넥스원은 항공기용 레이더 개발에 필요한 핵심 기술 확보를 목적으로 AESA 레이더 프로토 타입을 개발하였다. 본 프로토 타입은 복사 소자 배열, 다수의 T/R 모듈, RF 급전기, 전원 분배, 빔 조향기, 아날로그/디지털 변환기(ADC)를 가지는 소형화된 수신기 및 액냉식 냉각과 지지 구조체로 구성되어 있다. 안테나 장치는 590 mm 직경에, 536개의 능동 소자를 배열할 수 있는 크기를 가진다. 각 T/R 모듈들은 삼각 배열을 적용하여 $14.7\;mm{\times}19.5\;mm$ 간격으로 배치하였다. 송신 최대 듀티 운용시 2,310 W의 전력이 입력되며, 발열은 1,554 W를 발산하게 된다. AESA 레이더 프로토 타입은 근접 전계 챔버에서 시험하였고, 그 결과 정확하고 유연한 제어에 의한 빔 조향과 빔 형성을 제공하는 빔 패턴을 확인할 수 있었다.

차세대 밀리미터파 대역 WPAN용 60 GHz CMOS SoC (60 GHz CMOS SoC for Millimeter Wave WPAN Applications)

  • 이재진;정동윤;오인열;박철순
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.670-680
    • /
    • 2010
  • 본 논문에서는 0.13 ${\mu}m$ CMOS 공정을 사용하여, 이동단말기 탑재에 적합한 저 전력, 저 잡음 구조 개별 소자 (LNA, Mixer, VCO, frequency doubler, signal generator, down converter)들을 제안하고, 나아가 이를 하나의 칩으로 집적화 시킨 60 GHz 단일 칩 수신기 구조를 제안한다. 저전력화를 위해 current re-use 구조를 적용시킨 LNA의 경우, 11.6 mW 의 전력 소모 시, 56 GHz부터 60 GHz까지 측정된 잡음지수(NF)는 4 dB 이하이다. 저전력화를 위한 resistive mixer의 경우, Cgs의 보상 회로를 통하여 낮은 LO 신호 크기에서도 동작 가능하도록 하였다. -9.4dB의 변환 이득을 보여주며, 20 dB의 LO-RF isolation 특성을 가진다. Ka-band VCO는 4.99 mW 전력 소모 시측정된 출력 신호 크기는 27.4 GHz에서 -3 dBm이 되며, 26.89 GHz에서부터 1 MHz offset 기준으로 -113 dBc/Hz의 phase noise 특성을 보인다. 49.2 dB의 원신호 억제 효과를 보이는 Frequency Doubler는 총 전력 소모가 9.08 mW일 경우, -4 dBm의 27.1 GHz 입력 신호 인가 시 -53.2 dBm의 fundamental 신호(27.1 GHz)와 -4.45dBm의 V-band second harmonic 신호(54.2 GHz)를 얻을 수 있었으며, 이는 -0.45 dB의 변환 이득을 나타낸다. 60 GHz CMOS 수신기는 LNA, resistive mixer, VCO, frequency doubler, 그리고 drive amplifier로 구성되어 있으며, 전체 전력 소모는 21.9 mW이다. WLAN과의 호환 가능성을 위하여, IF(Intermediate Frequency) bandwidth가 5.25GHz(4.75~10 GHz)이며, RF 3 dB bandwidth는 58 GHz를 중심으로 6.2 GHz이다. 이때의 변환 손실은 -9.5 dB이며, 7 dB의 NF와 -12.5 dBm의 높은 입력 P1 dB를 보여주고 있다. 이는 60 GHz RF 회로의 저전력화, 저가격화, 그리고 소형화를 통한 WPAN용 이동단말기의 적용 가능성을 입증한다.