• 제목/요약/키워드: Programmable Logic Device

검색결과 77건 처리시간 0.022초

CPLD를 이용한 침입자 방지용 보안 시스템 제작 (Fabrication of Security System for Preventing an intruder Using a Complex Programmable Logic Device(CPLD))

  • 손기환;최진호;권기룡;김응수
    • 센서학회지
    • /
    • 제12권1호
    • /
    • pp.44-50
    • /
    • 2003
  • 외부 침입자가 있을 시 적외선 센서에서 외부 침입자를 감지하고, 외부인이 출입하기 위해서는 비밀번호를 사용하여야만 출입할 수 있는 보안시스템을 제작하였다. 구현된 시스템의 제어회로는 VHDL을 이용하여 실현하였다. 제작된 시스템은 여러조건아래에서 실험을 한 결과, 안정된 동작상태를 나타내었고, 출력은 LCD, LED, buzzer를 통하여 나타내었다. 기존의 다른 보안시스템에 비해 유지보수가 간단하고 기능 추가가 용이하도록 설계하였다.

계층화 모션 추정법과 병렬처리를 이용한 차량 움직임 측정 알고리즘 개발 및 구현 (Design and Implementation of Algorithms for the Motion Detection of Vehicles using Hierarchical Motion Estimation and Parallel Processing)

  • 강경훈;정성태;이상설;남궁문
    • 한국멀티미디어학회논문지
    • /
    • 제6권7호
    • /
    • pp.1189-1199
    • /
    • 2003
  • 본 논문에서는 계층화 모션 추정법과 병렬 처리를 이용한 차량의 움직임 측정 알고리즘을 제안한다. 본 시스템에서는 CMOS 센서를 통하여 도로 영상을 캡쳐한다. 그 다음에 영상을 작은 블록들로 나누고 블록매칭을 이용하여 각 블록의 움직임을 계산한다. 그리고 움직임이 비슷한 블록들을 클러스터링하여 차량의 움직임을 측정한다. 본 논문에서는 실시간 동작을 위하여 계층화 모션 추정법과 병렬 처리에 의거한 블록매칭 알고리즘을 제안한다. 병렬처리를 위해서는 파이프라인과 데이터 플로우 기법을 도입하였다. 본 논문에서 제안된 시스템은 기존의 내장형 시스템을 이용하여 구현되었다. 제안된 블록매칭 알고리즘은 PLD(Programmable Logic Device)를 이용하여 구현하였고 클러스터링 알고리즘은 ARM 프로세서를 이용하여 구현하였다. 실험 결과에 의하면 본 논문에서 구현된 시스템은 차량의 움직임을 실시간으로 추출할 수 있었다.

  • PDF

Anti-fuse program circuits for configuration of the programmable logic device

  • Kim, Phil-Jung;Gu, Dae-Sung;Jung, Rae-Sung;Park, Hyun-Yong;Kim, Jong-Bin
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.778-781
    • /
    • 2002
  • In this paper, we designed the anti-fuse program circuit, and there are an anti-fuse program/sense/latch circuit, a negative voltage generator, power-up circuit and etc. in this circuit. An output voltage of a negative voltage generator is about -4,51V. We detected certainly it regardless of simulation result power rise time or temperature change to detect the anti-fuse program state of an anti-fuse program/sense/latch circuit and were able to know what performed a steady action. And as a result of having done a simulation while will change a resistance value voluntarily in order to check an anti-fuse resistance characteristic of this circuit oneself, it recognized as a programmed anti-fuse until 23k$\Omega$, and we were able to know that this circuit was a lot of margin than general anti-fuse resistance 500$\Omega$. Therefore, the anti-fuse program circuit of this study showed that was able to apply for configuration of the programmable logic device.

  • PDF

광 가입자망을 위한 버스트 모드 광 송수신기 개발에 관한 연구 (A Study on the development of a burst-mode optical transceiver for optical access networks)

  • 이혁재
    • 한국정보통신학회논문지
    • /
    • 제9권6호
    • /
    • pp.1346-1355
    • /
    • 2005
  • 최근 FTTH (Fiber-To-The-Home) 구현을 위한 수동형 광 가입자망 (PON, Passive Optical Network)에 대한 연구가 매우 활발하게 진행되고 있다. PON 구성에 있어, 버스트-모드 광송수신기는 핵심이 되는 모듈이다. 본 논문에서는 상용화된 칩을 이용하여 155.52Mps급 버스트 모드 광송수신기 모듈 시제품을 제작하고 성능을 측정한다. 또한, 버스트-모드 광 클록 재생의 새로운 방법을 제안하고, CPLD(Complex Programmable Logic Device)를 이용하여 구현 한 다음, 제작된 모듈 시제품에 연동하여 성능을 비교하였다.

HPD 개발수명주기를 적용한 원전 FPGA 기반 제어기의 설계와 검증 (Design and Qualification of FPGA-based Controller applying HPD Development Life-Cycle for Nuclear Instrumentation and Control System)

  • 이준구;정광일;박근옥;손광영
    • 한국전자통신학회논문지
    • /
    • 제9권6호
    • /
    • pp.681-687
    • /
    • 2014
  • 원자력 산업계는 최근 원전 계측제어계통 설비의 단종과 같은 예상치 못한 환경에 직면해오고 있으며, 이러한 문제를 근본적으로 해결하고자 노력하고 있다. IAEA, IEC, 등의 연구결과에 따르면, FPGA는 단종이 예상되는 제어계통에의 대체수단으로 주목받고 있다. FPGA가 원자력 플랜트의 PLC(Programmable Logic Controller)를 대체하기 위해서는 높은 건정성과 신뢰성을 가져야 한다. 따라서, FPGA 기반 제어기의 건전성과 신뢰성을 향상시키기 위하여 HDL 개발수명주기를 적용하여 개발하였다. 또한, 원전 계측제어계통에 적용하기 위하여 번인시험과 환경시험의 기기검증이 수행되었다. 시험수행결과, 352시간의 번인시험과 92시간의 환경시험 중에 정상적인 기능 및 성능을 수행함을 확인할 수 있었다.

Embedded System for Automatic Condensation Control of the Car

  • Lee, Dmitriy;Bae, Yong-Wook;Lee, Neung-Ho;Seo, Hee-Don
    • 센서학회지
    • /
    • 제21권1호
    • /
    • pp.21-27
    • /
    • 2012
  • In this study, we designed an embedded system for automatic condensation control(ESCC) of the car. This system heats the car glasses as and when it is needed that makes driving safer and convenient. The system was built on an ATmega128L central processing unit(CPU), using high-performance electrically erasable programmable read-only memory(EEPROM) complex programmable logic device(CPLD) ATF1504AS, using which an ESCC algorithm has been proposed. The source code was written in C language. The algorithm of work was written using the dew-point table. This system not only clears the condensation on the glass but also averts condensation. The designed ESCC system begins working once the input information comes close to the dew-point table information. This device enables a wider field of view, thereby increasing safety.

DSP를 이용한 브러쉬 없는 선형 모터 드라이브 구현 (Implementation of Brushless Linear Motor Drive using DSP)

  • 김상우;박정일;이기동;이석규;정재한
    • 한국정밀공학회지
    • /
    • 제19권8호
    • /
    • pp.155-160
    • /
    • 2002
  • In this paper, a controller design for brushless linear motor is implemented. The designed controller is mainly composed of current, speed and position controller, which are carried out by the high-speed digital signal processor (DSP). In addition the PWM inverter is controlled by space voltage PWM method. This system is implemented by using 32-bit DSP (TMS320C31), a high-integrated logic device (EPM7192), and IPM (Intelligent Power Module) for compact and powerful system design. The experimental results show the effective performance of controller for the brushless linear motor.

SERCOS 기반의 고속 고강성 이송시스템 드라이버 개발 (Development of the linear motor driver with high speed and stiffness based on SERCOS)

  • 최정원;김상은;이기동;박정일;이석규
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1997년도 추계학술대회 논문집
    • /
    • pp.64-68
    • /
    • 1997
  • In this paper, a controller for the linear motor with high speed and stiffness is implemented using SERCOS interface which is a real time communication protocol between the numerical controller(NC) and the motor driver. The proposed controller is mainly composed of current, speed, and position controller, which are designed using the 32-bit DSP(TMS320C31), a high-integrated logic device (EPM7128), and Intelligent Power Module(IPM) to enhance reliability and compactness of the system. The experimental results show the effective performance of the proposed controller for he linear motor with high speed and stiffness.

  • PDF

고속 고강성 이송시스템을 위한 리니어 모터 드라이브 개발 (Development of Linear motor diver for high speed and stiffness feed system)

  • 최정원;김상은;이기동;박정일;이석규
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2001년도 춘계학술대회 논문집
    • /
    • pp.167-169
    • /
    • 2001
  • In this paper, a controller design for high speed and stiffness linear motor is implemented. The designed controller is mainly composed of speed and current controller, which are carried out by the high-speed digital signal processor(DSP). In addition the PWM inverter is controlled by space voltage PWM method. This system is implemented by using 32-bit DSP(TMS320C31), a high-integrated logic device(EPM7128), and IPM(Intelligent Power Module) for compact and powerful system design. The experimental results show the effective performance of controller for high speed and stiffness linear motor.

  • PDF

무철심형 선형 동기전동기의 드라이브 설계에 관한 연구 (A Study on the Design of Drive for Coreless Linear Synchronous Motor)

  • 김상우;이재헌;김상은;김종무;이석규
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제50권6호
    • /
    • pp.266-271
    • /
    • 2001
  • In this paper, a controller design for coreless linear synchronous motor is proposed. The designed controller is mainly composed of speed and current control, which are carried out by the high-speed digital signal processor(DSP). In addition the PWM inverter is controlled by space voltage PWM method. This system is implemented using by 32-bit DSP(TMS320C31), a high-integrated logic device(EPM940), and IPM(Intelligent Power Modules) for compact and powerful system design. The experimental results show the effective performance of controller for coreless linear synchronous motor.

  • PDF