• 제목/요약/키워드: Path switch

검색결과 131건 처리시간 0.031초

Pt 나노입자가 분산된 SiO2 박막의 저항-정전용량 관계 (Relation between Resistance and Capacitance in Atomically Dispersed Pt-SiO2 Thin Films for Multilevel Resistance Switching Memory)

  • 최병준
    • 한국재료학회지
    • /
    • 제25권9호
    • /
    • pp.429-434
    • /
    • 2015
  • Resistance switching memory cells were fabricated using atomically dispersed Pt-$SiO_2$ thin film prepared via RF co-sputtering. The memory cell can switch between a low-resistance-state and a high-resistance-state reversibly and reproducibly through applying alternate voltage polarities. Percolated conducting paths are the origin of the low-resistance-state, while trapping electrons in the negative U-center in the Pt-$SiO_2$ interface cause the high-resistance-state. Intermediate resistance-states are obtained through controlling the compliance current, which can be applied to multi-level operation for high memory density. It is found that the resistance value is related to the capacitance of the memory cell: a 265-fold increase in resistance induces a 2.68-fold increase in capacitance. The exponential growth model of the conducting paths can explain the quantitative relationship of resistance-capacitance. The model states that the conducting path generated in the early stage requires a larger area than that generated in the last stage, which results in a larger decrease in the capacitance.

다중 제약이 있는 멀티캐스트 트리 문제에 관한 연구 (A Study of Multicast Tree Problem with Multiple Constraints)

  • 이성근;한치근
    • 인터넷정보학회논문지
    • /
    • 제5권5호
    • /
    • pp.129-138
    • /
    • 2004
  • 스위치 노드(switch node)로 구성된 네트워크에서 멀티캐스팅을 위한 트리를 구성하는 것은 NP-complete로 알려진 스타이너 트리 문제(Stainer free problem)로 정형화된다. 현재의 멀티캐스트를 요구하는 서비스들은 대개 대용량의 멀티미디어 데이터를 요구하게 된다. 이러한 서비스들은 텍스트 기반의 서비스에 비해 서비스의 질(Quality of Service)이 아주 중요한 요소가 되고, QoS는 전송에 소요되는 시간에 매우 민감하게 반응한다. 단일 제약을 갖는 멀티캐스트 트리 문제에 적용되는 휴리스틱은 이미 많이 연구되었으나, 노드 연결도 제한과 평균 흡수를 고려하는 다중 제약이 있는 멀티캐스트 트리 문제에 적용되는 휴리스틱에 대한 연구는 없었다. 본 논문에서는 다중 제약을 만족하는 효율적인 멀티캐스트 트리 문제에 적용 가능한 알고리즘을 제안하고, 실험을 통하여 성능을 평가하였다.

  • PDF

The Effect of Counterfactual Thinking on Post-purchase Behavior of Retail Management

  • Kim, Young-Ei;Yang, Hoe-Chang
    • 유통과학연구
    • /
    • 제16권2호
    • /
    • pp.25-33
    • /
    • 2018
  • Purpose - This study focused on the effect of counter-factual thinking on post-purchase behavior producing consumer regret at HMR selection and purchase. We have analyzed the factors that HMR production and distribution businesses should consider because distribution and marketing strategy reflecting consumers' demand. Research design, data, and methodology - For the purpose of carrying out this research, we conducted a direst structured questionnaire to students at 'J' college. A total of 237 valid questionnaires were collected for students and their parents at 'J' university. For the hypothesis test, exploratory factor analysis, t-test, regression and structure equation path analysis were performed. Results - The consumers who often resented HMR purchase did counter-factual thinking on post-purchase behavior were likely to do switching purchases. Counter-factual thinking on post-purchase behavior had a negative influence upon consumer's satisfaction with HMR safety and marketing characteristics. Conclusions - Consumers who had been satisfied to a certain degree might have cognitive dissonance of minor mistakes of HMR product were likely to have downward counter-factual thinking through contrast effects. Therefore, HMR producer and distribution businesses that had production, distribution and marketing strategy to satisfy consumers by raw material, freshness and safety were likely to switch to another product at one time mistake of selection, purchase and use.

A Broadband Digital Step Attenuator with Low Phase Error and Low Insertion Loss in 0.18-${\mu}m$ SOI CMOS Technology

  • Cho, Moon-Kyu;Kim, Jeong-Geun;Baek, Donghyun
    • ETRI Journal
    • /
    • 제35권4호
    • /
    • pp.638-643
    • /
    • 2013
  • This paper presents a 5-bit digital step attenuator (DSA) using a commercial 0.18-${\mu}m$ silicon-on-insulator (SOI) process for the wideband phased array antenna. Both low insertion loss and low root mean square (RMS) phase error and amplitude error are achieved employing two attenuation topologies of the switched path attenuator and the switched T-type attenuator. The attenuation coverage of 31 dB with a least significant bit of 1 dB is achieved at DC to 20 GHz. The RMS phase error and amplitude error are less than $2.5^{\circ}$ and less than 0.5 dB, respectively. The measured insertion loss of the reference state is less than 5.5 dB at 10 GHz. The input return loss and output return loss are each less than 12 dB at DC to 20 GHz. The current consumption is nearly zero with a voltage supply of 1.8 V. The chip size is $0.93mm{\times}0.68mm$, including pads. To the best of the authors' knowledge, this is the first demonstration of a low phase error DC-to-20-GHz SOI DSA.

수중 통신시 다중경로 적응 BISMO (Bi-Switch Modulation)알고리즘 설계 (Design of Multipath Adaptive BISMO-Algorithm in the Underwater Communication)

  • 임병욱;심태보
    • 한국음향학회지
    • /
    • 제27권7호
    • /
    • pp.342-349
    • /
    • 2008
  • 수중통신 시 다중 음파 경로의 생성은 명확한 메시지전송을 어렵게하는 원인중 하나이다. 본 논문에서는 이러한 문제점의 해결을 위하여 각기 다른 경로에 따라 형성된 다중 경로간의 지연 시간을 계산하여 변조주파수변환구간을 생성하는 방법을 제안하였다. 송신단에서는 생성된 변조주파수변환구간의 크기에 따라 메시지를 분할하여 두 개의 주파수를 사용하여 QPSK(Quadrature Phase Shift Keying)방식을 교대로 호핑하여 메시지를 전송 하였다. 이에 대응하여 수신단에서는 수신된 메시지를 알고리즘 설계 시 구축한 프로토콜에 의하여 복조하여 원신호로 복원하는 적응 BISMO 알고리즘을 제안 하였고 모의실험을 통하여 적응적 변조주파수변환구간, 추정 오류율을 계산하였다.

우선순위 알고리즘을 적용한 상호연결 망 구조의 ATM 스위치 설계 (Design of ATM Switch-based on a Priority Control Algorithm)

  • 조태경;조동욱;박병수
    • 한국콘텐츠학회논문지
    • /
    • 제4권4호
    • /
    • pp.189-196
    • /
    • 2004
  • 최근 ATM스위치를 위한 대부분의 연구는 병렬 하드웨어 자체에 규칙성과 자체 라우팅 특성을 가지는 다단계 상호연결 네트워크에 근거하여왔다. 그러나 네트워크는 동시에 또는 병렬로 전송되지만 서로 충돌을 피찰 수 없다는 측면에서는 블러킹 네트워크라고 할 수 있는데, 주로 밴얀 네트워크가 그 구조에 사용되어왔다. 밴얀 형태의 스위치에 있어서 처리율을 증가시키고, 블러킹을 제거하기 위해서 즉 내부링크의 속도를 증가시키고, 모든 스위치 노드에 버퍼를 두고, 병렬로 다중 연결링크를 두고, 그 네트워크 전에 부하를 균등하게 하는 통 여러 가지 방법들이 사용되어 왔다. 따라서 본 논문에서는 모든 블러킹이 제거되고 하드웨어 복잡도를 향상시키기 위하여 재순환 선플?스체인지 네트워크의 사용을 제안하였다. 이 구성은 하드웨어 복잡도 면에서 한층 단순하여진 구조인 재순환 셔플?스체인지 네트워크와, 동일한 목적지로 전달되는 패킷들에 있어서 우선순위가 결정된 후 순위가 높은 패킷은 다음 네트워크로 보내고, 순위가 낮은 패킷들을 재순환하는 트리구조의 순위 네트워크로 구성된다. 전송된 패킷은 밴얀 네트워크에서 분할 및 합성 알고리즘을 통하여 자체 라우팅 방식으로 최종 목적지에 전송되도록 구성된다. 처리율과 대기 시간 및 버퍼 크기에 따른 패킷의 손실율은 통일한 부하에 따라 각 포트에 도달한 패킷들의 확률을 이항분포로서 적용된다. 이때, $50\%$의 부하 정도면 버퍼 사이즈 $B_{size}=15$이상 즉, 16이면 허용 가능한 손실윤을 나타낸다. 그러므로 본 논문은 하드웨어의 복잡도 측면에서 기존의 바이토닉 정렬기를 재순환 셔플잌스체인지 네트워크로 구성하여 단순화 시켰다.

  • PDF

거창 레이저 추적 시스템의 광 경로 전환을 위한 회전 디스크의 우주쓰레기 레이저 추적 성능 분석 (Space Debris Tracking Coverage Analysis of Spinning Disk for Optical Path Switch of Geochang Laser Tracking System)

  • 성기평;임형철;유성열;최만수;류재철
    • 한국항공우주학회지
    • /
    • 제48권5호
    • /
    • pp.391-399
    • /
    • 2020
  • 한국천문연구원은 인공위성 레이저 추적, 적응광학, 우주쓰레기 레이저 추적 등 과학 연구 및 국가적 미션을 수행하기 위해 다목적 레이저 추적 시스템 개발을 추진해 오고 있다. 지상에서 고출력 펄스 레이저를 발진하여 우주쓰레기로부터 반사된 신호를 바탕으로 거리를 측정하는 우주쓰레기 레이저 추적 시스템은 광 경로 전환을 위해 회전 디스크 방식을 이용한다. 이러한 방식은 수신 검출기로 반사시킬 수 없는 충돌 영역이 발생하여 우주쓰레기 추적 성능에 영향을 미친다. 본 논문에서는 회전 디스크가 추적 성능에 영향을 미치는 홀 크기, 홀 개수, 회전 속도, 레이저와 홀의 중첩 비율, 레이저 빔 반경을 고려하여 추적 성능 분석 모델을 제시하였다. 제시된 성능 분석 모델을 이용하여 추적 범위 및 충돌 영역을 분석하고 거창 레이저 추적 시스템의 요구 조건을 만족하는 회전 디스크 사양을 제시하였다.

열차자율주행제어시스템을 위한 간격제어와 차상중심 분산형 연동 알고리즘 (Train interval control and train-centric distributed interlocking algorithm for autonomous train driving control system)

  • 오세찬;김경희;최현영
    • 한국산학기술학회논문지
    • /
    • 제17권11호
    • /
    • pp.1-9
    • /
    • 2016
  • 열차제어시스템은 지상 전기 중심에서 차상 통신 중심으로 변화하고 있다. 최신의 열차제어시스템인 CBTC 시스템은 차상과 지상시스템 간 양방향 무선통신을 기반으로 높은 간격제어 효율을 가진다. 하지만 지상이 제어의 중심이 되고 있기 때문에 하나의 지상시스템이 허용할 수 있는 열차 투입 대수가 제한되고 차상과 지상제어시스템 간 cyclic-path 제어흐름으로 인해 운전시격 단축에 한계를 가진다. 본 논문은 열차자율주행제어시스템을 위한 간격제어와 차상중심 분산형 연동 알고리즘을 제안한다. 열차자율주행제어시스템은 차상에서 간격제어와 함께 분기제어를 수행하므로 선로와 분기기는 공유자원인 동시에 세마포어 요소이다. 제안된 열차자율주행기반 간격제어는 지상 제어시스템의 제어명령에 의존하지 않고 열차와 열차 또는 선로변 설비와의 직접적인 무선통신을 통해 열차 간격제어를 수행한다. 제안된 연동 알고리즘은 공유자원인 선로전환기가 동시에 두 대 이상의 열차가 점유하지 못하도록 선로전환기 고유 key를 이용한 세마포어 기법을 새롭게 정의한다. 시뮬레이션을 통해 제안된 열차자율주행제어시스템의 향상된 간격제어 성능을 확인하며, 차상중심 분산형 연동알고리즘과 기존의 연동장치에서 수행하던 여러 연동논리를 비교함으로써 단순화된 연동알고리즘으로 안전한 열차제어가 가능함을 확인한다.

Design of a Wide-Frequency-Range, Low-Power Transceiver with Automatic Impedance-Matching Calibration for TV-White-Space Application

  • Lee, DongSoo;Lee, Juri;Park, Hyung-Gu;Choi, JinWook;Park, SangHyeon;Kim, InSeong;Pu, YoungGun;Kim, JaeYoung;Hwang, Keum Cheol;Yang, Youngoo;Seo, Munkyo;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권1호
    • /
    • pp.126-142
    • /
    • 2016
  • This paper presents a wide-frequency-range, low-power transceiver with an automatic impedance-matching calibration for TV-white-space (TVWS) application. The wide-range automatic impedance matching calibration (AIMC) is proposed for the Drive Amplifier (DA) and LNA. The optimal $S_{22}$ and $S_{11}$ matching capacitances are selected in the DA and LNA, respectively. Also, the Single Pole Double Throw (SPDT) switch is integrated to share the antenna and matching network between the transmitter and receiver, thereby minimizing the systemic cost. An N-path filter is proposed to reject the large interferers in the TVWS frequency band. The current-driven mixer with a 25% duty LO generator is designed to achieve the high-gain and low-noise figures; also, the frequency synthesizer is designed to generate the wide-range LO signals, and it is used to implement the FSK modulation with a programmable loop bandwidth for multi-rate communication. The TVWS transceiver is implemented in $0.13{\mu}m$, 1-poly, 6-metal CMOS technology. The die area of the transceiver is $4mm{\times}3mm$. The power consumption levels of the transmitter and receiver are 64.35 mW and 39.8 mW, respectively, when the output-power level of the transmitter is +10 dBm at a supply voltage of 3.3 V. The phase noise of the PLL output at Band 2 is -128.3 dBc/Hz with a 1 MHz offset.

PIN 다이오드를 이용한 S-대역 고출력 경로선택형 SP4T 설계 (Design of a S-Band Transfer-Type SP4T Using PIN Diode)

  • 염경환;임평순;이동현;박종설;김보균
    • 한국전자파학회논문지
    • /
    • 제27권9호
    • /
    • pp.834-843
    • /
    • 2016
  • 본 논문에서는 PIN 다이오드를 이용한 S-대역 고출력 경로선택형 SP4T 및 SP4T 구동회로의 설계를 보였다. 격리도 개선을 위하여 SP4T의 각 경로(path)는 직렬 및 병렬 PIN 다이오드 2개를 cascade하여 구성하였다. 설계된 SP4T 회로는 칩-형 PIN 다이오드와 박막(thin-film) 기법으로 제작된 20 mil AIN 기판을 사용하여 구현하였다. 또한, 설계된 SP4T의 구동회로는 1개의 multiplexer와 4개의 NMOS-PMOS push-pull 쌍을 이용하여 구성하였다. 온-웨이퍼 측정결과, 제작된 SP4T는 최대 삽입손실 1.1 dB, 최소격리도 41 dB의 특성을 보였다. 구동회로의 PIN 다이오드의 on-off, off-on 천이시간은 동일 PIN 다이오드의 패키지를 이용하여 시험하였으며, 모두 약 100 nsec 이하의 천이시간을 보였다. 150 W 입력 고출력 시험 결과, 격리도와 삽입손실은 동축 패키지의 손실 및 부정합을 고려하면 온-웨이퍼 측정결과에 준하는 결과를 얻었다.