• 제목/요약/키워드: Parasitic impedance

검색결과 80건 처리시간 0.026초

Equivalent Parallel Capacitance Cancellation of Common Mode Chokes Using Negative Impedance Converter for Common Mode Noise Reduction

  • Dong, Guangdong;Zhang, Fanghua
    • Journal of Power Electronics
    • /
    • 제19권5호
    • /
    • pp.1326-1335
    • /
    • 2019
  • Common mode (CM) chokes are a crucial part in EMI filters for mitigating the electromagnetic interference (EMI) of switched-mode power supplies (SMPS) and for meeting electromagnetic compatibility standards. However, the parasitic capacitances of a CM choke deteriorate its high frequency filtering performance, which results in increases in the design cycle and cost of EMI filters. Therefore, this paper introduces a negative capacitance generated by a negative impedance converter (NIC) to cancel the influence of equivalent parallel capacitance (EPC). In this paper, based on a CM choke equivalent circuit, the EPCs of CM choke windings are accurately calculated by measuring their impedance. The negative capacitance is designed quantitatively and the EPC cancellation mechanisms are analyzed. The impedance of the CM choke in parallel with negative capacitances is tested and compared with the original CM choke using an impedance analyzer. Moreover, a CL type CM filter is added to a fabricated NIC prototype, and the insertion loss of the prototype is measured to verify the cancellation effect. The prototype is applied to a power converter to test the CM conducted noise. Both small signal and EMI measurement results show that the proposed technique can effectively cancel the EPCs and improve the CM filter's high frequency filtering performance.

평행 결합 선로를 이용한 복합 광대역 기법 적용 마이크로스트립 안테나에 관한 연구 (A Study on Compound Technique for Increasing the Bandwidth of Microstrip Antennas using the Paralle Coupled Lines)

  • 김정일;한만군;윤영중
    • 한국전자파학회논문지
    • /
    • 제12권5호
    • /
    • pp.713-721
    • /
    • 2001
  • 본 논문에서는 이미 설계된 기생 패치 구조와 적층 구조 광대역 마이크로스트립 안테나에 평행 결합 선로 형태의 광대역 임피던스 정합 회로를 결합하여 쉽게 추가적인 대역폭 증가를 이룰 수 있음을 제안하였다. 평행결합 선로 형태의 광대역 임피던스 정합 회로 설계를 위하여 분포 회로 방식의 반복적인 방법을 제시하였고, 설계.제작한 안테나의 측정 결과 기생 패치 구조와 적층 구조에서 각각 약 1.6배 1.5배의 추가적인 임피던스 대역폭 증가를 이룰 수 있었다. 그리고 방사 패턴과 측정된 이득을 보면 평행 결합 선로의 결합으로 인한 방산 패턴에서의 큰 변화는 보이지 않았지만, 이득에서는 평행 결합 선로 부분의 커플링 손실로 인해 최대 이득이 약 1 dB와 0.5 dB 정도 감소하는 것을 확인할 수 있었다.

  • PDF

보드 선도를 이용한 LLC 컨버터의 경 부하 레귤레이션 특징 분석 (Analysis for Light Load Regulation of LLC Converter using Bode Plot)

  • 연철오;문건우
    • 전력전자학회논문지
    • /
    • 제21권6호
    • /
    • pp.506-513
    • /
    • 2016
  • In general, LLC converters show great promise in applications that require high efficiency, especially under light load conditions. In particular, LLC converters feature wide gain capability with pulse-frequency modulation and zero voltage switching over entire load conditions. However, output voltage increases in light load conditions. In this study, Bode plot and impedance asymptotes analyses were conducted to obtain insights into the regulation characteristics of LLC converters under light load conditions. To improve the regulation characteristic of LLC converters, a new resonant tank with an additional capacitor is proposed. The design guideline for the proposed LLC converter is determined by the Bode plot and impedance asymptotes analyses. Therefore, the proposed LLC converter achieves the light load regulation while maintaining the advantages of typical LLC converters.

기생 패치를 이용한 이중 대역 적층형 헬릭스 모노폴 안테나 설계 (A Design of Dual-band Stacked Helix Monopole Antenna with Parasitic Patch)

  • 정진우;김경근;이현진;임영석
    • 대한전자공학회논문지TC
    • /
    • 제44권1호
    • /
    • pp.155-161
    • /
    • 2007
  • 본 논문은 이동 통신 단말기에 사용되는 PCS 와 위성 DMB 이중 대역에서 동작 하는 기생패치를 이용한 적층형 헬릭스 모노폴안테나의 설계 및 제작 측정에 관한 논문이다. 안테나의 부피를 줄이기 위한 적층형 헬릭스 구조를 구현하기 위해 유전체의 윗면과 아랫면에 인쇄되어 있는 헬릭스 부분을 직경 0.35 mm 그리고 높이 0.4 mm 인 비아를 사용하였다. 그리고 이중 대역 동작을 위해 윗면과 아랫면 사이에 기생 패치를 삽입하였다. 이중 대역의 첫 번째 동작 주파수와 두번째 동작 주파수의 비는 기생패치의 구조적 변수에 의해 변화된다. 제작된 안테나는 유전율이 4.2 인 FR-4 기판을 사용하였고 면적은 $15.5{\times}7.6{\times}0.4 mm^3$ 이다. 측정된 대역폭(VSWR<2)은 PCS 대역에서 240 MHz 이고 위성 DMB 대역에서 250 MHz 이다.

기생 모노폴을 이용한 S-band Turnstile 안테나 설계 (Design of S-band Turnstile Antenna Using the Parasitic Monopole)

  • 이정수;오치욱;서규재;오승한
    • 한국전자파학회논문지
    • /
    • 제17권11호
    • /
    • pp.1082-1088
    • /
    • 2006
  • 과학기술위성 2호에 사용하기 위한 TT&C용 안테나로 기생 모노폴(parasitic monopole)을 사용한 Turnstile 안테나를 개발하였다. 설계된 안테나는 보우-타이 다이폴(bow-tie dipole)과 기생 모노폴의 두 복사 구조로 구성된다. 안테나의 주 복사 소자는 보우-타이 구조를 이용한 보우-타이 다이폴이며, 안테나의 대역폭을 향상시키고 안테나의 크기를 줄이는 역할을 한다 또한 기생 모노폴은 안테나의 빔 폭과 축비를 향상시키는 역할을 한다. 설계된 안테나는 특별한 정합 회로 없이 50옴의 안테나 임피던스를 가지며 과학기술위성 2호에서 사용되는 주파수 $2.075{\sim}2.282GHz$ 내에서 $140^{\circ}$ 이상의 빔 폭과 3 dB 이하의 축비 그리고 1.5 이하의 VSWR 값을 가진다.

WLAN 이중 대역 동작을 위한 수정된 야기 다이폴 안테나 (Modified Yagi dipole Antenna for WLAN Dual-band Operation)

  • 박성일;정진우
    • 한국전자통신학회논문지
    • /
    • 제13권3호
    • /
    • pp.533-538
    • /
    • 2018
  • WLAN 이중 대역 동작을 위한 수정된 야기 다이폴 안테나를 제안하였다. 제안된 안테나는 오픈 슬리브 다이폴안테나와 기생소자들로 구성되었다. 각 WLAN 동작 대역에서 오픈 슬리브의 영향, 방사 특성, 그리고 기생소자의 영향에 관하여 분석하였다. 측정 결과 제안된 안테나의 임피던스 대역폭은 320 MHz (2.4 - 2.72 GHz)와 640 MHz (5.04 - 5.68 GHz)이고 각 WLAN 대역에서의 최대 이득은 7.74 dBi와 6.93 dBi이다.

발룬을 이용한 푸쉬풀 구조의 도허티 증폭기 설계 (Design of Doherty Amplifier With Push-Pull Structure Using BALUN Transform)

  • 정형태;김성욱;장익수
    • 대한전자공학회논문지TC
    • /
    • 제41권4호
    • /
    • pp.51-58
    • /
    • 2004
  • 본 논문에서는 발룬(Balun) 임피던스 트랜스포머(transformer)를 이용한 새로운 구조의 도허티 증폭기를 설계하였다. 도허티 증폭기의 보조 증폭기는 부하변조를 위해 낮은 출력 영역에서 동작이 되지 않도록 설계되며, 일반적으로 보조 증폭기가 동작하지 않는 경우 증폭기의 출력 임피던스는 개방이 된다고 가정한다. 그러나 실제로 구현된 보조 증폭기의 출력 일피던스는 출력단 정합회로의 임피던스 변환 효과에 의해 개방이 아닌 낮은 임피던스 값을 갖게 된다. 본 논문에서는 상기와 같은 보조 증폭기의 특성을 이용하여 새로운 방식의 푸쉬풀 구조 도허티 증폭기를 설계하였다. 제작된 도허티 증폭기는 2개 반송파의 WCDMA 입력 신호에 대하여 출력전력 40㏈m에서 5㎒ 오프셋 주파수 인접채널 누설전력 비율 -37.3㏈c와 23.7%의 효율 특성을 나타내었다.

A 6-bit 3.3GS/s Current-Steering DAC with Stacked Unit Cell Structure

  • Kim, Si-Nai;Kim, Wan;Lee, Chang-Kyo;Ryu, Seung-Tak
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제12권3호
    • /
    • pp.270-277
    • /
    • 2012
  • This paper presents a new DAC design strategy to achieve a wideband dynamic linearity by increasing the bandwidth of the output impedance. In order to reduce the dominant parasitic capacitance of the conventional matrix structure, all the cells associated with a unit current source and its control are stacked in a single column very closely (stacked unit cell structure). To further reduce the parasitic capacitance, the size of the unit current source is considerably reduced at the sacrifice of matching yield. The degraded matching of the current sources is compensated for by a self-calibration. A prototype 6-bit 3.3-GS/s current-steering full binary DAC was fabricated in a 1P9M 90 nm CMOS process. The DAC shows an SFDR of 36.4 dB at 3.3 GS/s Nyquist input signal. The active area of the DAC occupies only $0.0546mm^2$ (0.21 mm ${\times}$ 0.26 mm).

유한차분 시간영역법을 이용한 갭 결합 마이크로 스트립 패치안테나의 설계 및 해석 (Design and Analysis of Gap Coupled Microstrip Patch Antenna using the FDTD method)

  • 신호섭
    • 디지털콘텐츠학회 논문지
    • /
    • 제10권3호
    • /
    • pp.389-393
    • /
    • 2009
  • 본 논문에서는 유한차분 시간영역법(Finite Difference Time Domain method)을 이용하여 단일 패치를 갖는 마이크로스트립 안테나와 2개의 패치를 갖는 광대역 갭 결합 마이크로스트립 패치안테나를 설계 및 해석하였다. 반사파를 최소로 하기 위해 Mur의 2차 흡수경계조건을 적용하였다. 이 안테나의 구동패치의 길이와 폭, 기생패치의 길이와 폭, 구동패치와 기생패치의 간격 등에 의한 반사손실, 전압정재파비, 입력 임피던스 등의 주파수 응답 특성을 해석하여 최적의 광대역 안테나의 설계치를 보여 주었고 이로부터 복사패턴을 제시하였다. 또한 광대역 안테나 특성이 일어나는 원인을 분석하였다.

  • PDF

오차 보정 방법을 이용한 시간 영역 임피던스 측정의 정확도 개선 (Accuracy Improvement of Time Domain Impedance Measurement Using Error Calibration Method)

  • 노현승;;김양석;채장범;김병성
    • 한국전자파학회논문지
    • /
    • 제23권11호
    • /
    • pp.1315-1322
    • /
    • 2012
  • 주파수 영역 반사 진단법은 케이블의 임피던스 값을 측정하여 케이블의 고장점 위치를 진단한다. 전력 케이블 진단과 같이 험한 환경 또는 활성 상태에서의 진단을 위해서는 회로망 분석기보다 오실로스코프를 이용한 시간 영역 임피던스 측정이 널리 사용되고 있다. 그러나 시간 영역에서 임피던스 측정은 주파수가 증가하면 각종 기생 성분에 의해 임피던스 오차가 증가하여, 고장점 진단의 정밀도가 떨어진다. 본 논문에서는 시간 영역 임피던스 측정에 연산증폭기를 이용한 측정 시스템을 구현하고, 오차 보정 방법을 도입하여 좀 더 광대역에서 정확한 시간 영역 임피던스 측정을 수행하는 방법을 제시하고, 실제 케이블 측정 결과를 비교하여 제안된 방법을 검증한다.