• 제목/요약/키워드: Parallel connecting

검색결과 155건 처리시간 0.03초

Application of SFCL on Bus Tie for Parallel Operation of Power Main Transformers in a Fuel Cell Power Systems

  • Chai, Hui-Seok;Kang, Byoung-Wook;Kim, Jin-Seok;Kim, Jae-Chul
    • Journal of Electrical Engineering and Technology
    • /
    • 제10권6호
    • /
    • pp.2256-2261
    • /
    • 2015
  • In the power plant using high temperature fuel cells such as Molten Carbonate Fuel Cell(MCFC), and Solid Oxide Fuel Cell(SOFC), the generated electric power per area of power generation facilities is much higher than any other renewable energy sources. - High temperature fuel cell systems are capable of operating at MW rated power output. - It also has a feature that is short for length of the line for connecting the interior of the generation facilities. In normal condition, these points are advantages for voltage drops or power losses. However, in abnormal condition such as fault occurrence in electrical system, the fault currents are increased, because of the small impedance of the short length of power cable. Commonly, to minimize the thermal-mechanical stresses on the stack and increase the systems reliability, we divided the power plant configuration to several banks for parallel operation. However, when a fault occurs in the parallel operation system of power main transformer, the fault currents might exceed the interruption capacity of protective devices. In fact, although the internal voltage level of the fuel cell power plant is the voltage level of distribution systems, we should install the circuit breakers for transmission systems due to fault current. To resolve these problems, the SFCL has been studied as one of the noticeable devices. Therefore, we analyzed the effect of application of the SFCL on bus tie in a fuel cell power plants system using PSCAD/EMTDC.

변연융선평면을 계측기준으로 한 정상교합자의 구치부 치관경사도에 관한 연구 (Crown angulations of posterior teeth of normal occlusion measured from marginal ridge plane)

  • 임성훈;윤영주;김광원
    • 대한치과교정학회지
    • /
    • 제28권5호
    • /
    • pp.731-740
    • /
    • 1998
  • 이전의 preadjusted appliance 개발을 위한 치관경사도의 계측에 있어서는 교합평면을 계측기준으로 사용했는데, 교합평면은 Spee 만곡으로 인해 브라켓 부착점들을 연결하는 선(Andrews' plane)에 평행하지 않은 문제점이 있었다. 따라서 본 연구에서는 Spee 만곡에 영향받지 않으며, Andrews' plane에 보다 평행한 계측기준으로 각각의 구치의 근, 원심측 변연융선을 잇는 가상선을 설정하고, 이를 변연융선평면으로 명명하였다. 교합평면과 변연융선평면으로부터 각각 정상교합자의 구치부 치관경사도를 계측하여 비교한 결과 교합평면을 기준으로 한 치관경사도가 특히 상, 하악 제 1소구치(P<0.05) 및 제 2대구치(P<0.01)에서 Spee 만곡의 영향을 받음을 발견하였다. 구치부 치아들의 치관경사도는 Spee 만곡의 양에 따라 변해야만 인접치간 변연융선의 불일치가 생기지 않는다. 이전의 연구들에서는 다소의 Spee만곡을 갖는 정상교합자 표본에서 교합평면을 기준으로 계측한 치관경사도를 Spee 만곡이 없는 교합평면이 치료 목표의 일부인 bracket system에 적용하는 오류가 있었다. 이러한 치관경사도와 Spee 만곡 사이의 부조화는 Spee만곡이 straight wire에 의해 완전히 leveling되었을 때 변연융선 불일치를 초래할 수 있다. 이를 해결하기 위해서는 구치부 브라켓 slot이 변연융선평면에 평행하도록 브라켓 경사도를 결정하는 것이 추천된다.

  • PDF

Logic circuit design for high-speed computing of dynamic response in real-time hybrid simulation using FPGA-based system

  • Igarashi, Akira
    • Smart Structures and Systems
    • /
    • 제14권6호
    • /
    • pp.1131-1150
    • /
    • 2014
  • One of the issues in extending the range of applicable problems of real-time hybrid simulation is the computation speed of the simulator when large-scale computational models with a large number of DOF are used. In this study, functionality of real-time dynamic simulation of MDOF systems is achieved by creating a logic circuit that performs the step-by-step numerical time integration of the equations of motion of the system. The designed logic circuit can be implemented to an FPGA-based system; FPGA (Field Programmable Gate Array) allows large-scale parallel computing by implementing a number of arithmetic operators within the device. The operator splitting method is used as the numerical time integration scheme. The logic circuit consists of blocks of circuits that perform numerical arithmetic operations that appear in the integration scheme, including addition and multiplication of floating-point numbers, registers to store the intermediate data, and data busses connecting these elements to transmit various information including the floating-point numerical data among them. Case study on several types of linear and nonlinear MDOF system models shows that use of resource sharing in logic synthesis is crucial for effective application of FPGA to real-time dynamic simulation of structural response with time step interval of 1 ms.

Compact Multi-harmonic Suppression LTCC Bandpass Filter Using Parallel Short-Ended Coupled-Line Structure

  • Wang, Xu-Guang;Yun, Young;Kang, In-Ho
    • ETRI Journal
    • /
    • 제31권3호
    • /
    • pp.254-262
    • /
    • 2009
  • This paper presents a novel simple filter design method based on a parallel short-ended coupled-line structure with capacitive loading for size reduction and ultra-broad rejection of spurious passbands. In addition, the introduction of a cross-coupling capacitor into the miniaturized coupled-line can create a transmission zero at the second harmonic frequency for better frequency selectivity and attenuation level. The aperture compensation technique is also applied to achieve a strong coupling in the coupled-line section. The influence of using the connecting transmission line to cascade two identical one-stage filters is studied for the first time. Specifically, such a two-stage bandpass filter operating at 2.3 GHz with a fractional bandwidth of 10% was designed and realized with low-temperature co-fired ceramic technology for application in base stations that need high power handling capability. It achieved attenuation in excess of -40 dB up to $4f_0$ and low insertion loss of -1.2 dB with the size of 10 mm ${\times}$ 7 mm ${\times}$ 2.2 mm. The measured and simulated results showed good agreement.

A Readout IC Design for the FPN Reduction of the Bolometer in an IR Image Sensor

  • Shin, Ho-Hyun;Hwang, Sang-Joon;Jung, Eun-Sik;Yu, Seung-Woo;Sung, Man-Young
    • Transactions on Electrical and Electronic Materials
    • /
    • 제8권5호
    • /
    • pp.196-200
    • /
    • 2007
  • In this paper, we propose and discuss the design using a simple method that reduces the fixed pattern noise(FPN) generated on the amorphous Si($\alpha-Si$) bolometer. This method is applicable to an IR image sensor. This method can also minimize the size of the reference resistor in the readout integrated circuit(ROIC) which processes the signal of an IR image sensor. By connecting four bolometer cells in parallel and averaging the resistances of the bolometer cells, the fixed pattern noise generated in the bolometer cell due to process variations is remarkably reduced. Moreover an $\alpha-Si$ bolometer cell, which is made by a MEMS process, has a large resistance value to guarantee an accurate resistance value. This makes the reference resistor be large. In the proposed cell structure, because the bolometer cells connected in parallel have a quarter of the original bolometer's resistance, a reference resistor, which is made by poly-Si in a CMOS process chip, is implemented to be the size of a quarter. We designed a ROIC with the proposed cell structure and implemented the circuit using a 0.35 um CMOS process.

그리드 컴퓨팅을 이용한 열유동 해석 기법에 관한 기초 연구 (A Basic Study of Thermal-Fluid Flow Analysis Using Grid Computing)

  • 홍승도;하만영;조금원
    • 대한기계학회논문집B
    • /
    • 제28권5호
    • /
    • pp.604-611
    • /
    • 2004
  • Simulation of three-dimensional turbulent flow with LES and DNS lakes much time and expense with currently available computing resources and requires big computing resources especially for high Reynolds number. The emerging alternative to provide the required computing power and working environment is the Grid computing technology. We developed the CFD code which carries out the parallel computing under the Grid environment. We constructed the Grid environment by connecting different PC-cluster systems located at two different institutes of Pusan National University in Busan and KISTI in Daejeon. The specification of PC-cluster located at two different institutes is not uniform. We run our parallelized computer code under the Grid environment and compared its performance with that obtained using the homogeneous computing environment. When we run our code under the Grid environment, the communication time between different computer nodes takes much larger time than the real computation time. Thus the Grid computing requires the highly fast network speed.

확장형 VLSI 리바운드 정렬기의 설계 (Design of an Expandable VLSI Rebound Sorter)

  • 윤지헌;안병철
    • 한국정보처리학회논문지
    • /
    • 제2권3호
    • /
    • pp.433-442
    • /
    • 1995
  • 시간 복잡도가 O(Ν)인 고집적 회로(VLSI)의 병렬 정렬기 설계에 관한 논문이다. 발표된 빠른 VLSI 정렬 알고리즘은 Ν개의 데이타를 정렬하기 위해 O(log Ν)시간 복 잡도를 가지고 있다. 그러나 이러한 알고리즘은 입출력 시간을 고려하지 않고, 복잡 한 네트워크 구조를 가지므로 확장이나 실용화하기 힘들다. 입출력 시간이 포함된 병 렬 정렬 알고리즘들의 칩면적과 시간 복잡도를 분석한 후 가장 효과적인 rebound sort 이론을 확장하여 VLSI로 구현한다. 이 리바운드 정렬기는 파이프라인으로 구성하여 O(Ν)의 시간 복잡도를 가지며 한 개의 칩에 8개의 16비트 레코드를 정렬할 수 있다. 그리고 이 정렬 칩은 확장성을 가지고 있어 수직으로 연결할 경우 8개 이상의 레코드 를 정렬할 수 있다.

  • PDF

유전체 장벽 방전 플라즈마의 전자파 산란 특성 분석 (Analysis of Electromagnetic Wave Scattering Characteristics of Dielectric Barrier Discharge Plasma)

  • 이수민;오일영;홍용준;육종관
    • 한국전자파학회논문지
    • /
    • 제24권3호
    • /
    • pp.324-330
    • /
    • 2013
  • 본 논문은 대기압 환경에서 발생하는 유전체 장벽 방전(dielectric barrier discharge: DBD) 플라즈마의 전자파 산란 특성을 측정하였다. 본 논문에서는 기본적인 DBD 플라즈마 발생기 구조를 병렬로 연결하여 넓은 면적의 플라즈마 발생기를 제작하였고, 14 kV, 4 kHz의 고전압 발생장치를 이용해 플라즈마가 발생하는 것을 확인하였다. 두 개의 혼 안테나와 벡터 네트워크 분석기를 이용해 S-parameter의 비교를 통해 전자파 산란 특성을 측정하였다. 전방 산란의 경우 제작된 플라즈마 발생기의 구조적 특성으로 인해 안테나의 편파에 따라 다른 결과 값을 얻었다. 편파가 수평일 때 최대 2 dB의 산란파 감쇠 특성을 확인할 수 있었다. 또한, 편파가 수평일 경우, 플라즈마 발생기 뒤에 PEC를 설치한 후 후방 산란 특성을 측정하였다. 그 결과, 5 GHz에서 안테나 관찰 각도가 $40^{\circ}C$, $60^{\circ}C$일 때 최대 2 dB 산란파 감쇠 특성을 얻었다.

학습 시스템을 위한 빅데이터 처리 환경 구축 (The Bigdata Processing Environment Building for the Learning System)

  • 김영근;김승현;조민희;김원중
    • 한국전자통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.791-797
    • /
    • 2014
  • 빅데이터의 병렬분산처리 시스템을 위한 아파치 하둡 환경을 구축하기 위해서는 다수의 컴퓨터를 연결하여 노드를 구성하거나, 하나의 컴퓨터에 다수의 가상 노드 구성을 통해 클라우딩 환경을 구축하여야 한다. 그러나 이러한 시스템을 교육 환경에서 실습용으로 구축하는 것은 복잡한 시스템 구성과 비용적인 측면에서 많은 제약이 따른다. 따라서 빅데이터 처리 분야의 입문자들과 교육기관의 실습용으로 사용할 수 있는 실용적이고 저렴한 학습 시스템의 개발이 시급하다. 본 연구에서는 라즈베리파이 보드를 기반으로 하둡과 NoSQL과 같은 빅데이터 처리 및 분석 실습이 가능한 빅데이터 병렬분산처리 학습시스템을 설계 및 구현하였다. 구현된 빅데이터 병렬분산처리시스템은 교육현장과 빅데이터를 시작하는 입문자들에게 유용한 시스템이 될 것으로 기대된다.

가상 환경과 실제 환경의 병행 강화학습을 통한 실내 자율주행 (Indoor Autonomous Driving through Parallel Reinforcement Learning of Virtual and Real Environments)

  • 정유석;이창우
    • 한국산업정보학회논문지
    • /
    • 제26권4호
    • /
    • pp.11-18
    • /
    • 2021
  • 강화 학습을 통한 실내 자율주행을 위해 가상 환경과 실제 환경에서 학습을 병행하는 방법을 제안한다. 실제 환경에서만 학습을 진행했을 경우 80시간 정도의 소요 시간이 필요하지만, 실제 환경과 가상 환경을 병행하며 학습을 진행했을 경우 50시간의 소요 시간이 필요하다. 가상 환경과 실제 환경에서 학습을 병행하면서 빠른 학습으로 다양한 실험을 거쳐 최적화된 파라미터를 얻을 수 있는 이점이 있다. 실내복도 이미지를 이용하여 가상 환경을 구성한 후 데스크톱으로 선행학습을 진행하였고 실제 환경에서의 학습은 Jetson Xavier를 기반으로 다양한 센서와 연결하여 학습을 진행하였다. 또한, 실내복도 환경의 반복되는 텍스처에 따른 정확도 문제를 해결하기 위해 복도 벽의 아랫선을 강조하는 특징점 검출을 학습하여 복도 벽 객체를 판단하고 정확도를 높일 수 있었다. 학습을 진행할수록 실험 차량은 실내복도 환경에서 복도 중앙을 기준으로 주행하며 평균 70회의 조향명령을 통해 움직인다.