• 제목/요약/키워드: PN Code Performance

검색결과 102건 처리시간 0.026초

DS-CDMA용 개선된 PN 코드 포착 시스템의 ASIC 설계 (A ASIC design of the Improved PN Code Acquisition System for DS/CDMA)

  • 조병록;박종우
    • 정보처리학회논문지D
    • /
    • 제9D권1호
    • /
    • pp.161-166
    • /
    • 2002
  • PN 코드 포착 과정에서 기존의 방식은 한 시점에서 PN 코드를 검색하므로 PN 코드 포착시간에서 문제가 있다. 본 논문에서는 서로 다른 2개의 코드시점에서 PN 코드를 검색하므로 PN 코드 포착시간을 줄일 수 있는 알고리즘을 제안한다. 본 논문에서는 새롭게 제안한 알고리즘으로 ASIC 칩을 설계하였다. 제안한 알고리즘을 이용하여 설계한 ASIC 칩은 기존의 PN 코드 포착과정보다 면적(게이트의 수)은 약간 늘어났지만 PN 코드포착의 성능은 기존의 방법보다 더 좋음을 확인했다.

위상에러를 고려한 DS/CDMA시스템의 PN 부호 획득에 관한 연구 (A Study on the PN code Acquisition for DS/CDMA System over Phas-Error)

  • 정남모
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권3호
    • /
    • pp.128-134
    • /
    • 2002
  • 본 논문에서는 나카가미-m 확률밀도함수를 이용하여 페이딩 환경을 고려한 DS/CDMA시스템의 PN 부호 획득(acquisition)에 대한 성능을 분석하였다. 성능 분석은 PN 부호 획득 시간에 영향을 미치는 검출확률(detection Probability) $P_D$와 오경보확률(false alarm probability) $P_{FA}$에 대한 식을 유도하여 시뮬레이션으로 입증하였다. 그 결과 위상 에러를 보정하기 위하여 PLL의 이득을 높이고 레이크 수신기를 동시에 적용할 경우 PN 부호의 검출확률 $P_D$는 개선되었고, 오경보확률 $P_{FA}$는 감소하여 PN 부호의 동기 획득 성능을 개선시킬 수 있음을 입증하였다.

  • PDF

안테나 다이버시티를 이용한 PN 코드 획득 성능 분석 (Performance Analysis of PN Code Acquisition with Antenna Diversity)

  • 서성일
    • 한국위성정보통신학회논문지
    • /
    • 제12권1호
    • /
    • pp.120-124
    • /
    • 2017
  • 본 본문에서는 Code division multiple access (CDMA) 사용자와 협대역 사용자가 동일 주파수 대역에 존재하는 곳에서 direct sequence/CDMA (DS/CDMA) 오버레이 시스템에 대해 pseudorandom noise (PN) 코드 획득 성능 상의 안테나 다이버시티의 효과가 분석되고 시뮬레이션 되었다. 시뮬레이션 결과는 안테나 다이버시티가 PN 획득 성능에 매우 효과적임을 보인다. 이 논문의 결과는 DS/CDMA 오버레이 환경에서 동기 구조의 설계에 적용될 수 있다.

직접대역확산 방식에서 상관기 출력의 평균편차를 이용한 최적 PN 코드획득 방법 (Optimum PN Code Acquisition Method using Mean Deviation of Correlator in DS-CDMA Systems)

  • 류영재
    • 한국위성정보통신학회논문지
    • /
    • 제2권1호
    • /
    • pp.1-6
    • /
    • 2007
  • 본 논문은 직접대역확산 방식에서 PN 코드탐색의 동기성능에 관한 내용으로 코드탐색회로의 상관기 출력 값의 평균편차로부터 수신 채널환경을 추정하고 추정된 채널환경에서 목표로 하는 코드 획득성능을 만족할 수 있도록 상관기의 탭 길이를 적응적으로 변경함으로써 고정된 상관기 탭 길이를 이용하는 방법에 비하여 획득성능을 향상시킬 수 있는 PN 코드탐색 알고리즘을 제안하였다.

  • PDF

Performance of PN Code Tracking Loop for a DS/CDMA System with Imperfect Power Control and Shadowing

  • Kim, Jin-Young
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -1
    • /
    • pp.501-504
    • /
    • 2000
  • In this paper, performance of a pseudonoise (PN) code tracking loop is analyzed and simulated for a direct-sequence/code-division multiple access ( DS/CDMA) system with imperfect power control in a multipath fading channel. A noncoherent first-order delay-locked loop (DLL) is considered as a PN code tracking loop. Power control error is modeled as a log-normally distributed random variable. From the simulation results, it is shown that for smaller discriminator offset, tracking jitter performance is improved while MTLL performance is degraded. It is shown that large power control error and heavy shadowing substantially degrade the PN tracking performance. The analysis in this paper can be applicable to design of PN code tracking loop for a DS/CDMA system.

  • PDF

위상 오류를 고려한 DS/CDMA 시스템의 PN 부호 획득에 관한 연구 (A Study on the PN code Acquisition for DS/CDMA System over Phase-Error)

  • 정남모;강찬석;장문기
    • 대한전자공학회논문지TE
    • /
    • 제39권4호
    • /
    • pp.403-408
    • /
    • 2002
  • 본 논문에서는 나카가미-m 확률밀도함수를 이용하여 페이딩 환경을 고려한 DS/CDMA(Direct Sequence Code Division Multiple Access) 시스템의 PN 부호 획득(acquisition)에 대한 성능을 분석하였다. 성능 분석은 PN 부호 획득 시간에 영향을 미치는 검출확률( P/sub D/ : detection probability)과 오경보확률(P/sub FA/ : false alarm probability) 에 대한 식을 유도하여 시물레이션으로 입증하였다. 그 결과 위상 오류를 보정하기 위하여 PLL의 이득을 높이고 레이크 수신기를 동시에 적용할 경우 PN 부호의 검출확률(P/sub D/)은 개선되었고, 오경보확률(P/sub FA/)은 감소하여 PN 부호의 동기 획득 성능을 개선시킬 수 있음을 입증하였다.

부호획득 성능이 향상된 DS-SS/TDMA 프리앰블 구조 및 부호획득방법 (DS-SS/TDMA Preamble Structure and Code Acquisition Method for Enhanced Code Acquisition Performance)

  • 류영재;장진상
    • 한국통신학회논문지
    • /
    • 제35권11B호
    • /
    • pp.1725-1731
    • /
    • 2010
  • 본 논문은 DS-SS/TDMA 패킷 통신에서 부호획득 성능을 향상시킬 수 있는 프리앰블 구조와 부호획득 방법을 제안한다. 제안된 방법은 프리앰블의 각 구간마다 짧은 확산부호의 위치를 다르게 하교 구간 간의 짧은 확산부호의 위치 차이 및 각 구간의 짧은 확산부호 위치에서 데이터 시작점의 차이를 테이블로 저장함으로써 일부 구간의 수신 오류 시에도 데이터 시작점을 정확하게 판단할 수 있다. 모의실험 결과 제안된 방법은 같은 길이의 짧은 확산부호를 사용할 때 기존 방법에 비해 최소 5dB의 이득이 있으며, 기존보다 1/4 길이의 짧은 확산부호로도 기존방법과 동일한 부호획득 성능을 나타내었다.

직접시퀀스 확산대역 시스템을 위한 Extended Kalman Filter 기반의 PN 부호 동기화 성능 (Performance of PN Code Synchronization with Extended Kalman Filter for a Direct-Sequence Spread-Spectrum System)

  • 김진영;양재수
    • 정보통신설비학회논문지
    • /
    • 제8권3호
    • /
    • pp.107-110
    • /
    • 2009
  • In this paper, a PN code tracking loop with extended Kalman filter (EKF) is proposed for a direct-sequence spread-spectrum. EKF is used to estimate amplitude and delay in a multipath. fading channel. It is shown that tracking error performance is significantly improved by EKF compared with a conventional tracking loop.

  • PDF

Effect of Imperfect Power Control on Performance of a PN Code Tracking Loop for a DS/CDMA System

  • Kim, Jin-Young
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(1)
    • /
    • pp.209-212
    • /
    • 2000
  • In this paper, effect of imperfect power control on performance of a pseudonoise (PN) code tracking loop is analyzed and simulated for a direct-sequence/code-division multiple access (DS/CDMA) system. The multipath fading channel is modeled as a two-ray Rayleigh fading model. Power control error is modeled as a log-normally distributed random variable. The tracking performance of DLL (delay-locked-loop) is evaluated in terms of tracking jitter and mean-time-to-lose-lock (MTLL). From the simulation results, it is shown that the PN tracking performance is very sensitive to the power control error.

  • PDF

슬라이딩 상관기를 적용한 디지털 직접대역확산 송수신기의 설계 및 성능분석 (Design and Performance Analysis of sliding correlator digital DS-SS Transceiver)

  • 김성철;진고환
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1884-1891
    • /
    • 2012
  • 본 논문에서는 sliding상관기를 적용한 단문 메세지 서비스를 위한 대역확산 송수신기를 설계하고 대역확산 수신기에서 필수적인 PN코드 동기회로에 대한 성능을 분석하였다. 대역확산 시스템에 대한 이론적인 분석과 대역확산 수신기에 있어서 중요한 PN 코드 동기 회로에 대한 분석을 토대로 PN 코드 발생기, 클럭 발생을 위한 분주회로, 수신기에서의 PN 코드의 상관을 위한 슬라이딩 상관기 등을 Altera사의 칩 EPM7064 SLC44-10을 사용하여 FPGA화하였으며 디지털 설계가 용이하지 않은 주변회로인 슬라이딩 상관기에 필요한 PN코드 지연 클럭 발생회로, 동기 스위치제어회로, 데이터복조회로를 설계하여 전체적인 송수신기회로를 설계하였다. 설계된 회로를 실험을 통하여 송수신기의 성능을 평가 관찰하였다. 특히, 수신기에 있어서 역 확산을 위한 PN 신호의 동기과정의 성능 즉, 동기가 이루어 졌을 때의 동기 탐색/유지신호와 동기가 이루어지지 않았을 때의 게이트 지연시간으로 인한 동기 탐색/유지신호등의 결과를 통해 성능을 평가하였다. 슬라이딩 상관기의 경우 코드 동기를 위한 시간이 송수신 PN 코드의 불확정성이 클 경우 상당히 큼을 알 수 있었다.