• 제목/요약/키워드: National Library of Korea

검색결과 1,286건 처리시간 0.028초

HEVC 부호기를 위한 효율적인 SAO의 저면적 하드웨어 설계 (Low Area Hardware Design of Efficient SAO for HEVC Encoder)

  • 조현표;류광기
    • 한국정보통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.169-177
    • /
    • 2015
  • 본 논문에서는 HEVC(High Efficiency Video Coding) 부호기를 위한 효율적인 SAO(Sample Adaptive Offset)의 저면적 하드웨어 구조를 제안한다. SAO는 HEVC 영상 압축 표준에서 채택된 새로운 루프 내 필터 기술로서 최적의 오프셋 값들을 화소 단위로 적용하여 영역 내 평균 화소 왜곡을 감소시킨다. 하지만 표준 SAO는 화소 단위 연산을 수행하기 때문에 초고해상도 영상을 처리하기 위해서 많은 연산시간과 연산량을 요구한다. 제안하는 SAO 하드웨어 구조는 SAO의 연산시간을 감소시키기 위해서 한번에 4개의 입력 화소들을 병렬적으로 처리하며, 2단계 파이프라인 구조를 갖는다. 또한 하드웨어 면적을 최소화하기 위해서 휘도 성분과 색차 성분에 대해 단일 구조를 가지며, 하드웨어에 적합한 연산기 및 공통 연산기를 사용한다. 제안하는 SAO 하드웨어 구조는 Verilog HDL로 설계하였으며, TSMC $0.13{\mu}m$ CMOS 표준 셀 라이브러리로 합성한 결과 약 190k개의 게이트로 구현되었다. 제안하는 SAO 하드웨어 구조는 200MHz의 동작주파수에서 4K UHD@60fps 영상의 실시간 처리가 가능하며, 최대 250MHz까지 동작 가능하다.

ECC 기반의 공개키 보안 프로토콜을 지원하는 보안 SoC (A Security SoC supporting ECC based Public-Key Security Protocols)

  • 김동성;신경욱
    • 한국정보통신학회논문지
    • /
    • 제24권11호
    • /
    • pp.1470-1476
    • /
    • 2020
  • 모바일 장치와 IoT의 보안 프로토콜 구현에 적합한 경량 보안 SoC 설계에 대해 기술한다. Cortex-M0을 CPU로 사용하는 보안 SoC에는 타원곡선 암호 (elliptic curve cryptography) 코어, SHA3 해시 코어, ARIA-AES 블록 암호 코어 및 무작위 난수 생성기 (TRNG) 코어 등의 하드웨어 크립토 엔진들이 내장되어 있다. 핵심 연산장치인 ECC 코어는 SEC2에 정의된 20개의 소수체와 이진체 타원곡선을 지원하며, 부분곱 생성 및 가산 연산과 모듈러 축약 연산이 서브 파이프라인 방식으로 동작하는 워드 기반 몽고메리 곱셈기를 기반으로 설계되었다. 보안 SoC를 Cyclone-5 FPGA 디바이스에 구현하고 타원곡선 디지털 서명 프로토콜의 H/W-S/W 통합 검증을 하였다. 65-nm CMOS 셀 라이브러리로 합성된 보안 SoC는 193,312 등가 게이트와 84 kbyte의 메모리로 구현되었다.

233-비트 이진체 타원곡선을 지원하는 암호 프로세서의 저면적 구현 (A small-area implementation of cryptographic processor for 233-bit elliptic curves over binary field)

  • 박병관;신경욱
    • 한국정보통신학회논문지
    • /
    • 제21권7호
    • /
    • pp.1267-1275
    • /
    • 2017
  • NIST 표준에 정의된 이진체(binary field) 상의 233-비트 타원곡선을 지원하는 타원곡선 암호(elliptic curve cryptography; ECC) 프로세서를 설계하였다. 타원곡선 암호 시스템의 핵심 연산인 스칼라 점 곱셈을 수정형 Montgomery ladder 알고리듬을 이용하여 구현함으로써 단순 전력분석에 강인하도록 하였다. 점 덧셈과 점 두배 연산은 아핀(affine) 좌표계를 기반으로 유한체 $GF(2^{233})$ 상의 곱셈, 제곱, 나눗셈으로 구현하였으며, shift-and-add 방식의 곱셈기와 확장 유클리드 알고리듬을 이용한 나눗셈기를 적용함으로써 저면적으로 구현하였다. 설계된 ECC 프로세서를 Virtex5 FPGA로 구현하여 정상 동작함을 확인하였다. $0.18{\mu}m$ 공정의 CMOS 셀 라이브러리로 합성한 결과 49,271 GE로 구현되었고, 최대 345 MHz의 동작 주파수를 갖는다. 스칼라 점 곱셈에 490,699 클록 사이클이 소요되며, 최대 동작 주파수에서 1.4 msec의 시간이 소요된다.

우리나라 민간인통제구역 내 수계 어류에 대한 비교분석: 직접조사 결과와 eDNA를 통한 간접조사 결과 비교 (Comparative Analysis of Freshwater Fish Species in Civilian Control Zone in South Korea: A Comparison between Direct Survey Results and Indirect Assessment via eDNA)

  • 엄순재;김내영;설민아;김지영
    • 한국어류학회지
    • /
    • 제35권4호
    • /
    • pp.224-235
    • /
    • 2023
  • 우리나라는 전 세계에서 유일한 분단국가로 군사분계선을 가지고 있다. 군사분계선을 기준으로 비무장지대 및 민간인통제구역이 설정되었고, 국가보안 및 안전을 위해 출입이 통제되고 있어, 우리나라 다른 지역에 비해 생태계 교란이 비교적 적은 지역이다. 하지만 유실지뢰 및 불발탄들로 인해 안전이 위협받음에 따라 생태계 연구에 많은 제한사항이 발생하기 때문에, 연구를 보완 및 대체하기 위해 eDNA 분석법을 활용하여 민간인통제구역 내부에 존재하는 평화의 길 세 지점에서 직접조사와 eDNA를 이용한 간접조사를 실시하고 비교했다. 평화의 길 인제노선, 양구노선, 화천노선 세 지점에서 2022년 5, 7, 9월에 직접조사와 eDNA 시료 채취를 진행했으며, 시료에서 채취한 유전자를 증폭한 후 library를 제작하여 Miseq를 수행하고 ASV를 생성하여 간접조사를 완료했다. 이후, 직접조사 결과와 비교했다. 그 결과 양구-1 지점에서 관찰된 2종 모두 eDNA가 검출되었으며, 양구-2 지점에서 관찰된 4종 중 2종의 eDNA가 검출되었다. 화천-1에서 관찰된 1종 중 1종의 eDNA가 검출되었고, 화천-2에서 12종 중 7종, 화천-3에서는 6종 중 4종, 화천-4에서 관찰된 1종 모두 eDNA가 검출되어 직접조사 결과 확인된 종의 약 69%의 어류의 eDNA가 검출된 간접조사 결과를 확인했다. 대륙종개, 메기 등 일부 어류가 오동정된 상태로 NCBI에 유전정보가 등재된 것은 아닌지 확인이 필요하고, 다른 서열부를 이용한 마커 개발 연구가 필요할 것으로 생각되며, 위험성 때문에 조사가 제한적인 CCZ 지역 어류 연구의 보완책으로써 적합할 것으로 생각된다.

디지털 자원의 웹 아카이빙을 위한 납본 프로세스 개발 및 기능 설계 (Development of Deposit Process and Function Design for Web Archiving of Digital Resources)

  • 오상훈;최영선
    • 정보관리학회지
    • /
    • 제25권4호
    • /
    • pp.5-23
    • /
    • 2008
  • 국립중앙도서관에서 인쇄 출판물을 대상으로 운영 중인 납본체계와는 달리 웹 아카이빙인 OASIS (Online Archiving & Searching Internet Sources)는 웹 사이트, 웹 자원 등의 온라인 디지털 자원을 대상으로 자원 수집, 관리 및 보존하기 위한 과정이 필요하다. 이에 본 논문에서는 웹 아카이빙을 위한 디지털 자원 납본 프로세스를 개발하기 위해 디지털 자원 납본 주체와 대상을 정의하였고, 납본프로세스를 위한 단계별 정의와 기능을 명시하였다. 또한 디지털 납본 시스템 구성을 위한 업무 흐름도와 단위 업무에 따른 기능 정의와 정보 흐름을 위한 구조를 제시하였다.

수동형 원격탐지 FTIR 분광계의 Radiometric Calibration (Radiometric Calibration of FTIR Spectrometer For Passive Remote Sensing Application)

  • 김대성;박도현;최승기;나성웅
    • 한국광학회지
    • /
    • 제17권5호
    • /
    • pp.391-395
    • /
    • 2006
  • 본 논문에서는 온도 제어가 가능한 blackbody를 이용하여 수동형 FTIR 분광계의 radiometric calibration을 수행하고 타당성을 살펴보았다. Radiometric calibration은 분광계로 입사되는 radiance의 온도 변화에 대한 광 검출기의 파장 별 응답특성과 기기 내부에서 발생되는 온도 및 반사율에 의해 발생되는 측정 오차를 보정하여 Planck radiance로 변환하는 기법이다. 시료에 대한 calibration 과정을 수행한 스펙트럼을 spectral library와 비교한 결과, 흡수 스펙트럼의 파장 별 선폭과 상대적인 intensity가 매우 유사하게 나타났으며 입사 광원의 온도차와 비례하여 spectral intensity가 일정하게 증가됨을 확인할 수 있었다.

모바일 시스템을 위한 저전력 HEVC 루프 내 필터의 디블록킹 필터 하드웨어 설계 (Low-power Hardware Design of Deblocking Filter in HEVC In-loop Filter for Mobile System)

  • 박승용;류광기
    • 한국정보통신학회논문지
    • /
    • 제21권3호
    • /
    • pp.585-593
    • /
    • 2017
  • 본 논문에서는 모바일 시스템을 위한 저전력 HEVC(High Efficiency Video Coding) 루프 내 필터의 디블록킹 필터 하드웨어 구조를 제안한다. HEVC의 디블록킹 필터는 영상압축 시 발생한 블록화 현상을 제거한다. 현재 다양한 모바일 시스템에서 UHD 영상 서비스를 지원하지만 전력 소모가 높은 단점이 있다. 제안하는 저전력 디블록킹 필터 하드웨어 구조는 필터를 적용하지 않을 때 내부 모듈에 클록을 차단하여 전력 소모를 최소화 하였다. 또한, 낮은 동작 주파수에서 높은 처리량을 위해 4개의 병렬 필터 구조를 가지며, 각 필터는 4단 파이프라인으로 구현하였다. 제안하는 디블록킹 필터 하드웨어 구조는 65nm CMOS 표준 셀 라이브러리를 사용하여 합성한 결과 약 52.13K개의 게이트로 구현되었다. 또한, 110MHz의 동작 주파수에서 8K@84fps의 실시간 처리가 가능하며, 동작 전력은 6.7mW이다.

웹서비스와 스마트폰앱을 이용한 연안해양모델 예측자료의 시각화시스템 구현 (Geovisualization of Coastal Ocean Model Data Using Web Services and Smartphone Apps)

  • 김형우;구본호;우승범;이호상;이양원
    • Spatial Information Research
    • /
    • 제22권2호
    • /
    • pp.63-71
    • /
    • 2014
  • 최근 해양레포츠 산업이 블루오션으로 떠오르고 있는데, 해양레포츠는 조류, 수온, 염도 등과 같은 다양한 환경조건에 영향을 받기 때문에 관측자료 뿐만 아니라 모델 예측자료도 매우 필요한 정보이다. 본 연구에서는 연안해양모델인 FVCOM(Finite Volume Coastal Ocean Model)에서 산출된 예측자료를 웹 및 스마트폰을 통해 제공하는 시각화시스템을 구현하였다. 이를 위하여 FVCOM 자료에 내삽과 샘플링 등의 전처리를 하여, 조위, 수온, 염도의 래스터 이미지와 조류(유속, 유향)의 벡터 데이터베이스를 구축하였고, 스프링 프레임워크(Spring Framework)를 활용하여 REST(Representational State Transfer) 기반의 API(Application Programming Interface)를 제공하는 웹서비스를 구축하였다. 또한 데이터베이스 자료를 데스크톱 및 이기종의 스마트폰에 탑재시킴으로써 크로스플랫폼(cross-platform) 시각화 환경을 실현하였다.

문서관리시스템을 위한 질의처리기 설계 및 구현 (Design and Implementation of a Query Processor for Document Management Systems)

  • 우종원;윤승현;유재수
    • 한국정보처리학회논문지
    • /
    • 제6권6호
    • /
    • pp.1419-1432
    • /
    • 1999
  • 문서관리시스템은 문헌 정보들에 대한 정보 검색 및 관리를 효율적으로 지원하기 위한 시스템이다. 이러한 문서관리시스템은 하나의 테이블만으로 정보들을 관리하기 때문에 기존 데이터 관리 시스템에서 사용되는 조인 연산과 뷰 연산 등 많은 비용이 소요되는 연산을 제공할 필요가 없다. 더불어 문서관리시스템은 기존 데이터베이스관리시스템에서는 제공되지 않았던 새로운 연산이 요구된다. 본 논문은 문서관리시스템에서 자료의 구조 정의, 처리 등을 표현할 수 있는 효과적인 데이터 언어를 정의한다. 특히 문서 검색에 필요한 Ranking 연산, Proximity 연산을 제공하도록 정의하고, 정의된 데이터 언어로 작성된 질의를 효율적으로 처리하기 위한 질의 처리기를 설계하고 구현한다. 구현된 문서관리시스템을 위한 질의처리기는 기존 관계형 데이터베이스 관리 시스템의 질의 처리기를 문서관리시스템의 질의 처리기로 사용할 때 나타나는 성능저하 문제점을 해결할 뿐만 아니라 문서관리시스템에서 필요로 하는 새로운 연산을 제공한다.

  • PDF

HEVC를 위한 저면적 고성능 다중 모드 1D 변환 블록 설계 (Low Area and High Performance Multi-mode 1D Transform Block Design for HEVC)

  • 김기현;류광기
    • 한국정보통신학회논문지
    • /
    • 제18권1호
    • /
    • pp.78-83
    • /
    • 2014
  • 본 논문에서는 연산 시간이 긴 곱셈기 패스를 낮은 주파수에서 동작하는 저면적의 HEVC(High Efficiency Video Coding)용 다중 모드 일차원 변환 블록을 구현하는 효율적인 방법을 제시하였다. 제시한 방법은 전체 면적을 줄이기 위하여 일반적인 변수와 변수를 입력으로 받는 곱셈기 대신 행렬의 계수 특성을 이용한 상수와 변수를 입력으로 받는 상수 곱셈기를 사용하였다. 상수 곱셈기 사용으로 인하여 전체적인 처리량을 증가시켰으며 늘어난 처리량으로 인해 남는 동작 사이클을 이용하여 연산시간이 많이 걸리는 곱셈기 부분에 멀티 사이클 패스를 구성하여 곱셈기의 동작 주파수를 낮게 하면서 전체 연산량은 유지시켰다. TSMC 0.18um CMOS 공정 라이브러리를 이용하여 실제 하드웨어를 구현한 결과 4k($3840{\times}2160$) 영상을 기준으로 최소 동작 주파수는 186MHz이고 최대 동작 주파수는 300MHz이다.