• 제목/요약/키워드: Matching circuit

검색결과 469건 처리시간 0.029초

고조파 조절 회로를 기반으로 한 출력 정합 회로를 이용한 저위상 잡음 전압 제어 발진기 (Low Phase Noise VCO using Output Matching Network Based on Harmonic Control Circuit)

  • 최재원;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권2호
    • /
    • pp.137-144
    • /
    • 2008
  • 본 논문에서는 위상 잡음 특성을 개선하기 위하여 고조파 조절 회로를 기반으로 한 출력 정합 회로를 이용한 전압 제어 발진기를 제안하였다. 위상 잡음은 2차, 3차 고조파 모두에서 단락 임피던스를 갖는 고조파 조절 회로를 통하여 억제되었으며, 출력 정합 회로에 연결되었다. 또한 전압 제어 발진기의 위상 잡음 특성을 더욱 더 개선하기 위하여 마이크로스트립 사각 개방 루프 다중 SRR를 이용하였다. 위상 잡음 특성 개선을 위하여 높은 Q값을 갖는 공진기 대신에 고조파 조절 회로를 기반으로 한 출력 정합 회로를 이용하였기 때문에 낮은 Q값을 갖는 공진기를 통하여 넓은 주파수 조절 범위를 얻을 수 있다. 고조파 조절 회로를 기반으로 한 출력 정합 회로와 마이크로스트립 사각 개방 루프 다중 SRR를 이용한 제안된 전압 제업 발진기의 위상 잡음 특성은 주파수 조절 범위, $5.744{\sim}5.839$ GHz에서 $-127.5{\sim}-126.33$ dBc/Hz @ 100 kHz이다. 고조파 조절 회로가 없는 출력 정합 회로와 마이크로스트립 선로 공진기를 이용한 전압 제어 발진기와 비교했을 경우, 제안된 전압 제어 발진기의 위상 잡음 특성은 26.66 dB 개선되었다.

정합회로 장착 고효율 소형안테나의 해석 (Analysis of High Efficiency Small Antenna with Matching Circuit)

  • 황재호
    • 한국정보통신학회논문지
    • /
    • 제16권7호
    • /
    • pp.1358-1363
    • /
    • 2012
  • 본 논문에서는 초전도체 안테나와 같은 고효율 소형안테나를 해석하고 있다. 그런데 초전도체의 표면저항은 주파수의 제곱에 비례하여 증가하기 때문에 초전도체 안테나는 낮은 주파수대역에서 유용하다. 따라서 이에 사용되는 안테나의 크기가 커지게 되는데 이와 같은 안테나를 소형화 하는데 있어 정합회로의 역할은 매우 중요하다 할 수 있다. 본 논문은 초전도체 소형안테나를 구성함에 있어 손실특성을 최소화 할 수 있는 최적의 정합회로 구조를 준정근사법을 이용하여 해석한다. 또한 결과의 유효성을 확인하기 위해 안테나의 입력임피던스특성과 방사특성을 평가한다.

고효율 전력증폭기 설계를 위한 새로운 고조파 조절 회로 기반의 입출력 정합 회로 (In/Output Matching Network Based on Novel Harmonic Control Circuit for Design of High-Efficiency Power Amplifier)

  • 최재원;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제46권2호
    • /
    • pp.141-146
    • /
    • 2009
  • 본 논문에서는 새로운 고조파 조절 회로를 이용한 Si LDMOSFET 고효율 전력증폭기를 구현하였다. 본 고조파 조절 회로는 2차, 3차 고조파 성분에 대하여 단락 임피던스를 갖으며, 입출력 정합 회로를 설계하기 위하여 사용된다. 제안된 고조파 조절 회로의 효율 개선 효과가 class-F 혹은 inverse class-F 고조파 조절 회로 보다 우수하다는 것을 증명하였다. 또한, 고조파 조절 회로가 출력 정합 회로뿐만 아니라, 입력 정합 회로에도 사용될 경우, 제안된 전력증폭기의 효율은 더욱 더 개선된다. 제안된 전력증폭기의 최대 전력 효율 (PAE)의 측정값은 1.71 GHz의 주파수 대역에서 82.68%이다. Class-F와 inverse class-F 전력증폭기와 비교할 때, 제안된 전력증폭기의 최대 PAE 측정값은 $5.08\;{\sim}\;9.91\;%$ 향상된다.

Band Stop Matching Circuit이 적용된 Inverted-F Antenna의 Bypass Capacitor를 이용한 안테나 효율 향상 기법 (Design Technique Using Bypass Capacitor to Improve Antenna Efficiency of Inverted-F Antenna with Band Stop Matching Circuit)

  • 배장환;최우철;임선호;윤영중
    • 한국전자파학회논문지
    • /
    • 제30권1호
    • /
    • pp.1-7
    • /
    • 2019
  • 본 논문에서는 bypass capacitor를 이용하여 Band Stop Matching Circuit(BSMC)을 적용한 Inverted-F Antenna(IFA)의 효율을 향상 기법을 제안한다. 본 논문에서 설계한 안테나의 동작주파수는 LTE band 26과 5(814~894 MHz) 대역이다. BSMC의 임피던스 변화를 이용하여 IFA의 대역폭을 -6 dB 기준 823~886 MHz에서 800~888 MHz로 확장하였다. 확장된 주파수 대역에서 안테나의 효율을 향상시키기 위해 BSMC가 적용된 IFA에 bypass capacitor를 적용하였다. Bypass capacitor는 BSMC가 적용된 IFA의 전류 변화량를 감소시켜 안테나의 효율을 향상시켜주는 역할을 한다. Bypass capacitor를 적용시켰을 때 대역폭은 804~895 MHz이며 확장된 주파수 대역에서 안테나 효율은 10 % 이상 증가하였다.

Class E Power Amplifiers using High-Q Inductors for Loosely Coupled Wireless Power Transfer System

  • Yang, Jong-Ryul;Kim, Jinwook;Park, Young-Jin
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권2호
    • /
    • pp.569-575
    • /
    • 2014
  • A highly efficient class E power amplifier is demonstrated for application to wireless power transfer system. The amplifier is designed with an L-type matching at the output for harmonic rejection and output matching. The power loss and the effect of each component in the amplifier with the matching circuit are analyzed with the current ratio transmitted to the output load. Inductors with a quality factor of more than 120 are used in a dc feed and the matching circuit to improve transmission efficiency. The single-ended amplifier with 20 V supply voltage shows 7.7 W output power and 90.8% power added efficiency at 6.78 MHz. The wireless power transfer (WPT) system with the amplifier shows 5.4 W transmitted power and 82.3% overall efficiency. The analysis and measurements show that high-Q inductors are required for the amplifier design to realize highly efficient WPT system.

Design of RE-DC conversion circuit for the batteryless Transponder

  • Jin, In-su;Yang, Kyeong-rok;Ryu, Hyoung-sun;Kim, Yang-mo
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -2
    • /
    • pp.1001-1004
    • /
    • 2000
  • RFID system is applied to identify, locate and track people, cars, animals. In RFID system, the passive transponder without battery has some benefits than active transponder, such as no restriction in battery exchange and in battery’s life. But it needs auxiliary RF-DC conversion circuit. RF-DC conversion circuit originated from Wireless Power Transmission (WPT). In this paper, RF-DC conversion circuit consists of a microstrip patch antenna and impedance matching circuit, Cock-croft Walton circuit. And RF-DC conversion circuits have two kinds of T-type and Cross-type impedance matching circuits.

  • PDF

질소 플라즈마의 임피이던스 특성 및 정합회로 설계 (Impedance Characteristics of N2 Plasma and Matching Circuit Design)

  • 황기웅;김원규
    • 대한전기학회논문지
    • /
    • 제35권12호
    • /
    • pp.560-566
    • /
    • 1986
  • In the design of an RF discharge system, the electrical equivalence of the gas discharge must be known. With this knowledge, one can design a suitable matching network for a maximum power transfer from the RF generator into the discharge. For this purpose, an experiment has been conducted in which the electrical impedance (conductance and capacitance) was determined as a function of power. In parallel with this, a detailed theoretical analysis has been done and the results are in accord with those of our experiment. Design equations are also given for a simple matching network, and a design example is presented to demonstrate its application. During the actual operation of an RF discharge system, however, it has been often observed that the reflected power tends to vary in small values due to the changes in the impedance of the system. This problem can be relieved by adding an automatic impedance matching circuit to the system and this paper presents such an automatic impedance matching network.

  • PDF

A Multi-Level Accumulation-Based Rectification Method and Its Circuit Implementation

  • Son, Hyeon-Sik;Moon, Byungin
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제11권6호
    • /
    • pp.3208-3229
    • /
    • 2017
  • Rectification is an essential procedure for simplifying the disparity extraction of stereo matching algorithms by removing vertical mismatches between left and right images. To support real-time stereo matching, studies have introduced several look-up table (LUT)- and computational logic (CL)-based rectification approaches. However, to support high-resolution images, the LUT-based approach requires considerable memory resources, and the CL-based approach requires numerous hardware resources for its circuit implementation. Thus, this paper proposes a multi-level accumulation-based rectification method as a simple CL-based method and its circuit implementation. The proposed method, which includes distortion correction, reduces addition operations by 29%, and removes multiplication operations by replacing the complex matrix computations and high-degree polynomial calculations of the conventional rectification with simple multi-level accumulations. The proposed rectification circuit can rectify $1,280{\times}720$ stereo images at a frame rate of 135 fps at a clock frequency of 125 MHz. Because the circuit is fully pipelined, it continuously generates a pair of left and right rectified pixels every cycle after 13-cycle latency plus initial image buffering time. Experimental results show that the proposed method requires significantly fewer hardware resources than the conventional method while the differences between the results of the proposed and conventional full rectifications are negligible.

Schottky 다이오드를 이용한 Six-port용 L/Ku-band 광대역 Power detector 설계 제작 (Design and Implementation of L/Ku-band Broadband Power Detector using Schottky Diode)

  • 김영완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.615-618
    • /
    • 2006
  • 본 논문에서는 직접 변환 방식인 six-port의 RF 출력 신호를 검파하고 요구 대역폭에서 입력 주파수 신호에 대한 진폭 및 위상차를 선형적으로 출력하는 광역 power detector를 설계 제작한다. Six-port 출력단에 접속되는 power detector는 높은 정합도를 갖고 반사파로 인한 Six-port 간 위상 불일치를 방지하고, 넓은 대역폭에서 낮은 VSWR을 유지하여야 하는 광역 특성을 갖는 power detector 설계가 필요하다. L-band의 강제 정합 회로와 Ku-band의 정합 회로 그리고 isolator와 정합 회로를 갖는 power detector 회로를 구성하여 요구하는 Six-port 형 power detector 성능을 평가한다.

  • PDF

직선으로 둘러싸인 영역과 비평면적 표면 상에서의 회로 분할과 배치를 위한 그래프 매칭 알고리즘 (A Graph Matching Algorithm for Circuit Partitioning and Placement in Rectilinear Region and Nonplanar Surface)

  • 박인철;경종민
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1988년도 전기.전자공학 학술대회 논문집
    • /
    • pp.529-532
    • /
    • 1988
  • This paper proposes a graph matching algorithm based on simulated annealing, which assures the globally optimal solution for circuit partitioning for the placement in the rectilinear region occurring as a result of the pre-placement of some macro cells, or onto the nonplanar surface in some military or space applications. The circuit graph ($G_{C}$) denoting the circuit topology is formed by a hierarchical bottom-up clustering of cells, while another graph called region graph ($G_{R}$) represents the geometry of a planar rectilinear region or a nonplanar surface for circuit placement. Finding the optimal many-to-one vertex mapping function from $G_{C}$ to $G_{R}$, such that the total mismatch cost between two graphs is minimal, is a combinatorial optimization problem which was solved in this work for various examples using simulated annealing.

  • PDF